SU1275469A1 - Device for determining variance - Google Patents

Device for determining variance Download PDF

Info

Publication number
SU1275469A1
SU1275469A1 SU853923307A SU3923307A SU1275469A1 SU 1275469 A1 SU1275469 A1 SU 1275469A1 SU 853923307 A SU853923307 A SU 853923307A SU 3923307 A SU3923307 A SU 3923307A SU 1275469 A1 SU1275469 A1 SU 1275469A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
inputs
input
elements
outputs
Prior art date
Application number
SU853923307A
Other languages
Russian (ru)
Inventor
Геннадий Антонович Ерошко
Наталья Николаевна Шубина
Original Assignee
Войсковая Часть 25840
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25840 filed Critical Войсковая Часть 25840
Priority to SU853923307A priority Critical patent/SU1275469A1/en
Application granted granted Critical
Publication of SU1275469A1 publication Critical patent/SU1275469A1/en

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в устройствах статистической , обработки информации. Целью изобретени   вл етс  расширение функциональных возможностей устройства за счет обеспечени  вычислени  дисперсии h последних чисел из поступившей последовательности. Устройство содержит генератор импульсов, счетчик, регистр, группу элементов И, блок делени , блок возведени  в квадрат, два сумматора, блок вычитани , дешифратор, две группы элементов 2И-ИЛИ, три элемента задержки , элемент И, элемент запрета с соответствук цими св з ми, обеспечивающими работоспособность устройства . 1 ил. (Л СThe invention relates to computing and can be used in statistical devices, information processing. The aim of the invention is to enhance the functionality of the device by providing a calculation of the variance h of the last numbers from the received sequence. The device contains a pulse generator, a counter, a register, a group of elements AND, a division block, a squaring block, two adders, a subtraction block, a decoder, two groups of elements 2И-OR, three delay elements, an element И, a prohibition element with corresponding connections MI, ensuring the operability of the device. 1 il. (Ls

Description

to елto eat

4four

О5O5

Claims (1)

:о I Изобретение относитс  к вычислительной технике и может быть исполь зоБано в устройствах статистической обработки информации. Целью изобретени   вл етс  р асширение функциональных возможностей устройства за счет обеспечени  вычислени  дисперсии п(п-натуральное число) последних чисел из поступившей последовательности. На чертеже представлена структур на  схема устройства. Устройство содержит генератор 1 импульсов, блок 2 делени , квадратор 3, сумматоры 4 и 5, блок 6 вы читани , счетчик 7, дешифратор 8, регистр 9, группы элементов 2И-ИЛИ 10 и 11, элементы 12-14 задержки , элемент И 15, элемент 1.6 запрета, группу элементов И 17, вхо 18 запуска устройства, информационный вход 19, вход задани  числа п 20, выходы 21 и 22 значений математического ожидани  и дисперсии устройства . Устройство работает следующим образом. Исходное состо ние всех элементов устройства - нулевое. При поступлении импульса на вход запуска устройства 18 в регистр 9 по входу 20 записываетс  число п и начинает работу генератор 1 импульсов. Первы тактовый импульс, поступивший от ге нератора 1 импульсов, проходит чере элемент 16 запрета на вход счетчика 7, переключа  его в состо  ние 1, и поступает на первые вход элементов 2И-ИПИ групп 10 и 11, раз реша  тем самым прохождение числа X J с информационного входа 19 через группу элементов 2И-РШИ 11 на входы квадратора 3, а через группу элементов 2И-ИЛИ 10 - на первую группу входов блока 2 делени , на вторую группу входов которого посту пает число п с выходов регистра 9. По окончании работы блока 2 делени  на его выходах будет значение Х./п, которое поступает на входы сумматора 4, а на выходах квадратор 3 по окончании его работы будет зна чение X - , которое поступает на входы сумматора 5, Этот же тактовый импульс, пройд  через элемент 12 за держки (на врем  работы блока 2 делени  и квадратора 3), поступает на 9 разрешение выдачи результата сумматоров 4 и 5. В сумматорах 4 и 5 определ етс  сумма последних п чисел из поступающей последовательности. По окончании работы сумматора 4 на его выходах будет значение Z-(Xf /n), а на выходах сумматора 5 по окончании его работы будет Xj . Далее этот же тактовый импульс, пройд  через элемент 13 задержки (на врем  работы сумматоров 4 и 5), поступает на третьи входы элементов 2И-ИПИ групп 10 и П,разреша  тем и 4 самым прохождение ZI X : с вьпсодов . ui . сумматора 5 через группу элементов 2И-ИЛИ 10 на первую, группу входов блока 2 делени  (делимое), на вторую группу входов KdToporo поступает число п с выходов регистра 9 (делитель ), и Е1(Х-/п) с выходов сумматоi-1 pa 4 через группу элементов 2И-ИЛИ IIна входы квадратора 3. По окончании работы блока 2 делени  на его выходах будет значение|:(Х /п ,поступающее на первую группу входов блока 6 вычитани  (уменьшаемое), а на выходах квадратора 3 по окончании его работы будет значение п г (Xj/n) , поступающее на вторую группу входов блока 6 вычитани  ( вычитаемое), Однако вычитание в блоке 6 вычитани  не происходит, так как элемент И 15 закрыт и тактовый импульс на вход разрешени  выдачи результата блока 6 вычитани  не поступает. При поступлении тактовых импульсов с второго по (п-1)-й устройство работает аналогично описанному вьш1ё. п-й тактовый импульс, поступивший -от генератора I импульсов , пройд  через элемент 16 запрета на счетный вход счетчика 7, переключит его в состо ние п . Это состо ние счетчика 7 дешифрируетс  дешифратором 8, на выходе которого по вл етс  сигнал, запрещающий поступление последующих тактовых импульсов через элемент 1б запрета на счетш 1Й вход счетчика 7, но открывающий по одному входу элемент И 15 и элементы И группы 17. Таким образом, при по- : ступлении п-го и последующих тактовых импульсов в работе устройства будут следующие изменени : а)через открытые элементы И группы 17 на выход 21 устройства по окончании работы сумматора 4 будет noctynaTb значение f (Х./п) М, где М - математическое ожидание; б)через открытый элемент И 15 и элемент 14 задержки (на врем  работы блока 2 делени  и квадратора 3) на. вход разрешени  выдачи результат блока 6 вычитани  будет поступать тактовый импульс, следовательно, на выходах блока 6 по окончании его ра f 4. J боты будет значение (Х./п)-М Д где Д - дисперси , поступающа  на выход 22 устройства.,. Следовательно, начина  с п-го такта работы устройства, при nocTvn лении каждого числа X, т.е. чисел г,, n.j 21 устройства будет значение математи ческого ожидани  М, а на выходе 22 устройства - значение дисперсии Д п последних чисел из поступающей п следовательности. Формула изобретени Устройство дл  определени  дисперсии , содержащее квадратор, блок вычитани , три элемента, задержки, элемент запрета, отличающе ес  тем, что, с целью расширени  функциональных возможностей за сче обеспечени  вычислени  дисперсии п (п - натуральное число) последни чисел из поступившей последовательнос ти, в него введены генератор импульсов счетчик, регистр, группа элементов . И, блок делени , два сумматора, дешифратор , две группы элементов 2ИИЛИ , элемент И, причем вход генератора импульсов соединен с тактовым входом регистра и  вл етс  входом запуска устройства, выход генератора импульсов соединен с пр мым вхо- 69 элемента запрета, с первыми входами элементов 2И-ИЛИ первой и второй групп, вторые входы которых  вл ютс  информационным входом устройства , и через первый элемент задержки с входами разрешени  выдачи результата первого и второго сумматоров и входом второго элемента задержки, выход которого соединен с третьими входами элементов 2И-ИЛИ первой и второй групп и с первым входом элемента И, второй вход которого соединен с выходом дешифратора, первыми входами элементов И группы и инверсным входом элемента запрета, выход которого соединен со счетным входом счетчика, выход которого соединен с входом дешифратораj выход элемента И через третий элемент задержки соединен с входом разрешени  вьщачи результата блока вычитани , выходы которого  вл ютс  выходом значени  дисперсии устройства, входы первой группы блока вычитани  соединены .с информационными входами группы первого сумматора и подключены к выходам группы блока делени , входы первой группы которого соединены с выходами элементов 2И-ИЛИ первой группы, входы второй группы - с разр дными выходами регистра, группа информационных входов которого  вл етс  входом задани  числа п устройства, выходы группы первого сумматора соединены с четвертыми входами элементов 2И-ИЛИ второй группы и с вторыми входами элементов И группы соответственно, выходы которых  вл ютс  выходом значени  математического ожидани  устройства , выходы элементов 2И-ИЛИ второй группы соединены с входами группы- квадратора, выходы которого соединены с входами второй группы блока вычитани  и информационными входами второго сумматора , выходы группы которого соединены с четвертыми входами элементов 2 И - ИЛИ первой группы.About the invention The invention relates to computing and can be used in devices for statistical processing of information. The aim of the invention is to expand the functionality of the device by providing a calculation of the variance n (n-a natural number) of the last numbers from the received sequence. The drawing shows the structures on the device diagram. The device contains a pulse generator 1, block 2 division, quad 3, adders 4 and 5, block 6 you read, counter 7, decoder 8, register 9, groups of elements 2И-OR 10 and 11, delay elements 12-14, element 15 , a prohibition element 1.6, a group of elements And 17, a device start input 18, an information input 19, a number p input input 20, a outputs 21 and 22 values of the mathematical expectation and dispersion of the device. The device works as follows. The initial state of all elements of the device is zero. When a pulse arrives at the start-up input of the device 18 into register 9, input n records the number n and the pulse generator 1 starts its operation. The first clock pulse received from generator 1 of pulses passes through element 16 of the prohibition on the input of counter 7, switching it to state 1, and arrives at the first input of elements 2I – IPI groups 10 and 11, thereby solving the passage of the number XJ c information input 19 through the group of elements 2I-RSHI 11 to the inputs of Quad 3, and through the group of elements 2I-OR 10 - to the first group of inputs of division 2, the second group of inputs of which receives the number n from the outputs of the register 9. When the unit ends 2 divisions on its outputs will be the value of H. / n, which is stubs to the inputs of the adder 4, and the outputs of the quadrant 3 at the end of its work will be the value of X -, which is fed to the inputs of the adder 5, This same clock pulse passed through the element 12 for support (for the duration of the unit 2 division and quadrant 3) , arrives at 9 resolution of outputting the result of adders 4 and 5. In adders 4 and 5, the sum of the last n numbers from the incoming sequence is determined. At the end of the operation of the adder 4, its outputs will have the value of Z- (Xf / n), and the outputs of the adder 5 at the end of its operation will be Xj. Further, the same clock pulse, passing through the delay element 13 (for the duration of the operation of adders 4 and 5), goes to the third inputs of the 2I-IPI groups of groups 10 and P, allowing those 4 most passing ZI X: from the transceivers. ui. adder 5 through the group of elements 2И-OR 10 to the first group of inputs of dividing unit 2 (divisible), the second group of inputs KdToporo receives the number n from the outputs of register 9 (divider), and Е1 (X- / n) from the outputs sumi-1 pa 4 through the group of elements 2И-OR II to the inputs of the quad 3. At the end of the operation of block 2, the division at its outputs will be |: (X / n supplied to the first group of inputs of subtraction unit 6 (decreasing), and at the outputs of quad 3 at the end his work will be the value of p r (Xj / n), arriving at the second group of inputs of block 6 subtraction (subtracted), However, you The output in subtraction unit 6 does not occur, since the AND 15 element is closed and the clock pulse does not arrive at the input of the output of the result of the subtraction unit 6. Upon receipt of the clock pulses from the second through (n-1) device, it works in the same way as described above. The first clock pulse received from the generator I of pulses, having passed through the prohibition element 16 to the counting input of counter 7, switches it to the state n. This state of the counter 7 is decrypted by the decoder 8, at the output of which a signal appears that prohibits the arrival of subsequent clock pulses through the prohibition element 1b on the 1st input of the counter 7, but the element 15 that opens one input And the elements And group 17. Thus, at the arrival of the nth and subsequent clock pulses in the operation of the device there will be the following changes: a) through the open elements AND of group 17 to the output 21 of the device after the termination of the operation of the adder 4 there will be noctynaTb the value f (Х. / п) М, where М - expected value; b) through the open element And 15 and the element 14 delay (for the time of operation of the unit 2 divisions and quadrs 3) on. the output of the output of the result of block 6 subtraction will receive a clock pulse, therefore, at the outputs of block 6 after its completion f 4. J bots will be the value (X./n) -M D where D is the dispersion received at the output 22 of the device. . Therefore, starting with the n-th cycle of operation of the device, with nocTvn of each number X, i.e. The numbers g ,, n.j 21 of the device will be the value of the expectation M, and the output 22 of the device will have the dispersion value D n of the last numbers from the incoming sequence. An apparatus for determining a dispersion, comprising a quad, a subtraction unit, three elements, delays, a prohibition element, characterized in that, in order to extend the functionality by calculating the dispersion n (n is the natural number) of the last numbers of the received sequence , impulse counter, register, group of elements are entered into it. And, dividing unit, two adders, decoder, two groups of elements 2IILI, element AND, the input of the pulse generator is connected to the clock input of the register and is the device start input, the output of the pulse generator is connected to the direct input of the prohibition element 69, with the first inputs elements 2I-OR of the first and second groups, the second inputs of which are the information input of the device, and through the first delay element with the enable inputs of the output of the result of the first and second adders and the input of the second delay element whose output is n with the third inputs of elements 2И-OR of the first and second groups and with the first input of the element I, the second input of which is connected to the output of the decoder, the first inputs of the elements of the group AND and the inverse input of the prohibition element whose output is connected to the counting input of the counter, the output of which is connected to the input of the decoder j output element And through the third delay element connected to the input resolution of the result of the subtraction unit, the outputs of which are the output value of the dispersion device, the inputs of the first group of the subtraction unit are connected. The information inputs of the group of the first adder and connected to the outputs of the group of the dividing unit, the inputs of the first group of which are connected to the outputs of the 2I-OR elements of the first group, the inputs of the second group - with the register's binary outputs, the group of information inputs of which are the input of the number n device, the groups of the first adder are connected to the fourth inputs of the 2I-OR elements of the second group and to the second inputs of the AND elements of the group, respectively, the outputs of which are the output of the mathematical expectation value of the device , the outputs of the 2I-OR elements of the second group are connected to the inputs of the quadrant group, the outputs of which are connected to the inputs of the second group of the subtraction unit and the information inputs of the second adder, the outputs of the group of which are connected to the fourth inputs of the 2 AND-OR elements of the first group.
SU853923307A 1985-07-08 1985-07-08 Device for determining variance SU1275469A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853923307A SU1275469A1 (en) 1985-07-08 1985-07-08 Device for determining variance

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853923307A SU1275469A1 (en) 1985-07-08 1985-07-08 Device for determining variance

Publications (1)

Publication Number Publication Date
SU1275469A1 true SU1275469A1 (en) 1986-12-07

Family

ID=21187107

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853923307A SU1275469A1 (en) 1985-07-08 1985-07-08 Device for determining variance

Country Status (1)

Country Link
SU (1) SU1275469A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 860080,кл. G 06 F 15/36 19787 Авторское свидетельство СССР № 960844, кл.С 06 F 15/36, 1979. *

Similar Documents

Publication Publication Date Title
SU1275469A1 (en) Device for determining variance
SU1751748A1 (en) Complex number multiplying device
SU1193672A1 (en) Unit-counting square-law function generator
SU817711A1 (en) Device for multiplying pulse repetition frequency
SU911526A1 (en) Device for multiplying unit-counting codes
SU1695389A1 (en) Device for shifting pulses
SU970706A1 (en) Counting device
SU1633529A1 (en) Device for majority sampling of asynchronous signals
SU1120345A1 (en) Computing device
RU1827719C (en) Analyzer of state of channel of multiple access
SU1193818A1 (en) Number-to-time interval converter
SU1622926A2 (en) Shaper of time intervals
SU630628A1 (en) Multiplier
SU696451A1 (en) Pulse number multiplier
SU1053291A1 (en) Reversible parallel-carry pulse counter
SU1571611A1 (en) Device for calculating of fast fourier transform
SU1566368A1 (en) Digital correlator
SU1277387A2 (en) Pulse repetition frequency divider
SU798814A1 (en) Device for comparing numbers
SU1397936A2 (en) Device for combination searching
SU1669079A1 (en) Controlled pulse repetition rate divider
SU892697A1 (en) Pulse duration discriminator
SU1420653A1 (en) Pulse synchronizing device
SU1013942A1 (en) Bcd to binary code converter
SU1661765A1 (en) Multichannel prioritizer