SU1270825A1 - Device for indicating on emergency operation conditions in isolated neutral systems - Google Patents
Device for indicating on emergency operation conditions in isolated neutral systems Download PDFInfo
- Publication number
- SU1270825A1 SU1270825A1 SU833597059A SU3597059A SU1270825A1 SU 1270825 A1 SU1270825 A1 SU 1270825A1 SU 833597059 A SU833597059 A SU 833597059A SU 3597059 A SU3597059 A SU 3597059A SU 1270825 A1 SU1270825 A1 SU 1270825A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- logical
- output
- input
- elements
- inputs
- Prior art date
Links
Landscapes
- Measurement Of Unknown Time Intervals (AREA)
- Measuring Phase Differences (AREA)
Abstract
Изобретение относитс к электротехнике , и, в частности, контролирует аварийные режимы работы в электрических сет х с изолированной нейтралью . Цель изобретени - расширение функциональных возможностей путем измерени длительности коротких замыканий. При замыкании фазы А на землю напр жение на входах компаратора 4 станет равным нулю, а на его выходе образуетс сигнал, соответствующий логической 1, на выходе компараторов 5 и 6 останетс логический О. На входы логических элементов И-НЕ 7 и 9 одновременно подаетс логический О и 1, а на элемент И-НЕ 8 две логических 1, (О ю Ч ЭО hd елThis invention relates to electrical engineering and, in particular, controls emergency operation in electrical networks with insulated neutral. The purpose of the invention is to enhance the functionality by measuring the duration of short circuits. When phase A closes to earth, the voltage at the inputs of the comparator 4 becomes zero, and a signal corresponding to logical 1 is formed at its output, logical O output is left at the output of comparators 5 and 6. At the inputs of logical elements AND –NE 7 and 9, logical O and 1, and on the element AND-NOT 8 two logical 1, (O y Ch EO hd ate
Description
что на выходе этих элементов вызовет соответственно по вление логической 1, котора поступает на элементы И.ПИ 15 и И-НЕ 16, на выходах которых по вл етс логическа 1. Эта логическа 1 поступает на вход второго элемента И 17, что соответствует по влению на его выходе логической 1, вызывающей срабатывание только счетчиков 14 и 18. При этом поскольку на вход элемента И 27 подано три логических 1 и логический О, на его выходе по витс логический О, который инвертируетс элементом НЕ 28 в логическую 1, поступающую на 1 -вход триггера 34. На К-вход триггера 35 также поступает логическа 1 с выхода элемента ИЛИ 26. Но поскольку на R-входы триггеров подаетс логический О, то с их выходов не поступит разрешающий сигНсШ на триггеры 34 и 35 дл пропускани счетных импульсов на секундомеры 36 и 37. При двухфазном коротком замыкании по вление логической 1 на /-входе триггера 34 о-беспечивает пропускание счетных импульсов на секундомер 36 до тех пор, пока на произойдет отключение короткого замыкани , вследствие чего на обоих входах компараторов 4 и 5 напр жение не станет равным нулю,, При трехфазном коротком замыкании поступление логической 1 на Э-вход триггера 35 обеспечивает пропускание счетных импульсов на секундомер 37 до момента отключени короткого замыкани . Т.обр началом отсчета электронным секундомером длительности короткого замыкани вл етс момент снижени напр жени при коротком замыкании , вызывающий срабатывание счетчика учета коротких замыканий. Поскольку напр жение на одном из вхо .ДОН компараторов при протекании короткого замыкани не равно нулю, то окончанием отсчета длительности отсчета вл етс момент срабатывани бтключающих устройств, когда напр жение на входах компараторов станет равным нулю. 1 ил.that at the output of these elements will cause respectively the appearance of a logical 1, which goes to the elements I.PI 15 and AND-NOT 16, the outputs of which appear logical 1. This logical 1 enters the input of the second element And 17, which corresponds to the appearance at its output logical 1, which triggers only counters 14 and 18. At the same time, since the input of element And 27 is supplied with three logical 1 and logical O, its output causes logical O, which is inverted by the element NOT 28 into logical 1, arriving at 1 trigger input 34. To the trigger input 35 logical 1 is also received from the output of the element OR 26. But since logical R is supplied to the R inputs of the flip-flops, then their outputs will not receive a signaling signal for the triggers 34 and 35 to pass counting pulses at the stopwatches 36 and 37. There is a two-phase short circuit logical 1 at the / -input of the trigger 34 o-provides for the transmission of counting pulses to the stopwatch 36 until the short circuit is disconnected, as a result of which at both inputs of comparators 4 and 5 the voltage is zero, when the three-phase short When the logic 1 is received at the E-input of the trigger 35, the counting pulses are transmitted to the stopwatch 37 until the short circuit is turned off. Thus, the starting point of the electronic stopwatch for the duration of a short circuit is the time when the voltage is reduced in the event of a short circuit, which triggers the short circuit meter. Since the voltage at one of the inlet .DON of the comparators during the flow of a short circuit is not equal to zero, then the end of the countdown of the counting time is the moment of activation of the switching devices when the voltage at the inputs of the comparators becomes zero. 1 il.
1one
Изобретение относитс к автоматизации систем электроснабжени и может быть использовано в устройствах сигнализации распределительных устройств .The invention relates to the automation of power supply systems and can be used in switchgear signaling devices.
Целью изобретени вл етс расширение функциональных возможностей 1тутем измерени дпительности коротких замыканий.The aim of the invention is to extend the functionality of the one by measuring the short circuit capability.
На чертеже представлена схема предлагаемого устройства.The drawing shows a diagram of the proposed device.
Устройство содержит три блока преобразовани входного сигнала 1,2 и 3, состо щих из выпр мительных мостов, резисторов делени выпр мленного напр жени , пороговых элементов в виде стабилитронов. Выход преобразователей входного сигнала соединен с одним из входов трех компараторов 4,5 и 6 через резистор уставки , а второй вход компараторов заземлен . Выходы блоков преобразовани входного сигнала 1,2 и 3, подключены к соответствующим входам первого , второго и третьего элементов И-НЕ 7,8 и 9 и соответствующим входам первого элемента ИЛИ 10. Выходы указанных элементов И-НЕ 7,8 и 9 и ИЛИ 10 подключены к входам первого элемента И 11 соответственно, выход которого подсоединен к счетчику двухфазных; коротких замыканий 12 и через согласно включенный первый диод 13 - к счетчику общего числа аварийных режимов 14. Выходы каждого из элементов И-НЕ 7,8 и 9 подключены к входам второго элемента ШШ 15 и к,входам четвертого элемента И-НЕ 16, а выходы указанных элемен- тов подключены к входам второго элемента И 17, выход которого подсоединен к счетчику однофазных коротких 0 замыканий 18 и через согласно включенньй второй диод - к счетчику общего числа аварийньк режимов 14. К выходу каждого компаратора 4,5 и 6 подключены первый, второй и третий 25 элементы НЕ 20, 21 и 22 соответ3 ственно.Входы п того,шестого и сед мого элементов И-НЕ 23,24 и 25 и третьего элемента ИЛИ 26 подключен к выходам соответствующих элементов НЕ 20, 21 и 22, а вьпсоды - к входам второго элемента И 27, выход которого подключен к четверто му элементу НЕ 28. Выход первого элемента ИЛИ 10 через п тьм элемен НЕ 29 и третий диод 30 подключен к счетчику общего числа аварийных реж мов 14 и счетчику трехфазного корот кого замыкани 31. Кроме того устройство содержит первый и второй RS-триггеры 32 и 33, первый и второй JK-триггеры 34 и 35, первый и второй счетчики 36 и 37 (электронны секундомеры), генератор счетных импульсов 38. Выход счетчика 12 через первый RS-триггер 32 подключен к -входу первого JK-триггера, к Квходу которого подключен выход четвертого элемента НЕ, а к С-входу выход генератора 38 и С-вход второго DK-триггера. К выходу первого ЛК-триггера подключен первый счетчик 36, а к выходу второго ЗК-триггера - второй счетчик 37. Выход п того, элемента НЕ подключен через второй RS-триггер к 3-входу второг ЭК-триггера, к К-входу которого подключен выход тpeтьё o элемента ИЛИ. Устройство работает следующим образом. В нормальном режиме, когда имеетс напр жение на преобразовател х входного сигнала 1,2 и 3 на вхо логических элементов 7,8,9 и 10 и вход компараторов 4,5 и 6 подаетс посто нное напр жение, принимаемое за логическую 1, что вызывает на выходе элемента ИЛИ 10 логическую 1, а на выходе элементов 7,8 и 9 логический О, который одновременно подаетс на входы элементов: вто рого. ИЛИ 15, четвертого И-НЕ 16,пер вого И 11. I-На выходах элементов ИЛИ второго 15, И-НЕ четвертого 16 по в тс соо ветственно логические О и 1, ко торые поступают на вход первого эле мента И 17, что соответствует на его выходе логическому О. Наличие логического О на выходе первого элемента И 17 не вызовет срабатывани счетчиков 14 и 18. Поступление трех сигналов, соответствующих логи25 ческому О, на вход первого элемента И 11 и одной логической 1 от первого элемента ИЛИ 10 вызывает на выходе первого элемента И 11 по вление логического О, который также запрещает работу счетчиков 12 и 14. Логическа 1 на выходе первого элемента ИЛИ 10 инвертируетс в логический О п тым, элементом НЕ 29 и поэтому счетчики 14 и 31 также не работают. Поскольку входной сигнал одновременно подаетс и на один из входов компараторов 4,5 и 6, второй вход которьгх заземлен, то на входах компараторов образуетс разность напр жени , обеспечивающа на их выходе логический О, который инвертируетс элементами НЕ 20, 21 и 22 в логическую 1, поступающую на входы элементов И-НЕ 23, 24 и 25 третьего элемента ИЛИ 26 и вызывающа на выходах элементов И-НЕ 23, 24 и 25 логический О, а на выходе третьего элемента ИЛИ 26 логическую 1. Сигнал с элементов И-НЕ 23, 24 и 25, и третьего элемента ИЛИ 26 подаетс на вход второго элемента И 27, на выходе которого по вл етс логический О, инвертируемый четвертым элементом НЕ 28 в логическую 1. Логическа 1 с выходов элементов ИЛИ 26 и НЕ 28 подаетс соответственно на К-входы первого и второго Ктриггеров 34 и 35, которые оказываютс запертыми дл пропускани счетных импульсов от генератора счетных импульсов 38 запрещающим сигналам (логическим О) поступающим с выхода первого и второго RS -триггеров 32 и 33, так как на их R-входы подан логический о с выходов элементов И 11 и НЕ 29. Поэтому первый и второй секундомеры 36 и 37 не работают. При возникновении однофазного замыкани на землю, например, в фазе А напр жение на этой фазе относительно земли близко к нулю, поэтому на вход логических элементов И-НЕ 7 и 9 одновременно подаетс логический О и 1, а на элемент И-НЕ 8 две логических 1, что на выходе этих элементов вызовет соответственно по вленйе логической 1, которые поступают на элементы ИЛИ 15 и И-НЕ 16. На выходе элементов 15 и 16 по вл етс логическа 1, котора подаетс на вход второго элемента И 17,что соответствует по вле ию на его выходе логической 1, котора вызывает срабатывание только счетчиков 1 и 18. Счетчик 12 не работает, так ка на одном из входов элемента И 11 имеетс логический О, что соответствует нулевому сигналу на его выходе . Счетчик 31 также не работает, поскольку логическа 1 на выходе первого элемента ИЛИ 10 инвертируетс в нулевой сигнал п тым элементом НЕ 29. , , . I При замыкании фазы А на землю напр жение на входах компаратора 4 ста нет равным нулю, а на его выходе образуетс сигнал, соответствующий логической 1 а на выходе компарато5 и 6 останетс логический О. ра Выходные сигналы компараторов инвертируютс элементами НЕ 20, 21 и 22, поэтому на выходе НЕ 20 будет логический О, а на выходе НЕ 21, 22 логическа 1, которые поступают на входы элементов И-НЕ 7,8 и 9, что соответствует на выходе элементов И-НЕ 23, 25 и ИЛИ 26 логической 1, а на элементе И-НЕ 8 - логическому О. В результате того, что на вход второго элемента И 27 подано три логических 1 и логический О, на его выходе по витс логический О, который инвертируетс четвертым элементом НЕ 28 в логическую 1, поступающую на Квход первого ЛК-триггера 34, На Квход второго ОК-триггера 35 также по дана логическа 1 с выхода элемент ИЛИ 26. Поскольку на R-входы первого и второго RS-триггеров 32 и 33 подаетс логический О, то с их выходов не поступит разрешающий сигнал на первый и второй jK-триггеры 34 и 35 дл пропускани счетных импульсов на электронные секундомеры 36 и 37. Таким образом, при по влении лож ного сигнала электронные секундомеры не: работают, что повышает достоверность определени длительност двух- и трехфазных замыканий. При дзухфазном коротком замыкании, напрThe device contains three input signal conversion units 1,2 and 3, consisting of rectifying bridges, dividing resistors of rectified voltage, threshold elements in the form of zener diodes. The output of the input signal converters is connected to one of the inputs of three comparators 4.5 and 6 via the setpoint resistor, and the second input of the comparators is grounded. The outputs of the input signal conversion blocks 1, 2 and 3 are connected to the corresponding inputs of the first, second and third elements NAND 7,8 and 9 and the corresponding inputs of the first element OR 10. The outputs of the indicated NAND elements 7,8 and 9 and OR 10 connected to the inputs of the first element And 11, respectively, the output of which is connected to a two-phase counter; short circuit 12 and through according to the included first diode 13 - to the counter of the total number of emergency modes 14. The outputs of each of the elements AND NOT 7.8 and 9 are connected to the inputs of the second element SHIII 15 and to the inputs of the fourth element AND NOT 16, and the outputs of these elements are connected to the inputs of the second element I 17, the output of which is connected to a counter of single-phase short circuits 18 and through a second diode connected according to the second diode to the counter of the total number of emergency modes 14. The output of each comparator 4.5 and 6 is connected to the first, the second and third 25 elements are NOT 2 0, 21, and 22, respectively. The inputs of the fifth, sixth and seventh elements are NOT 23.24 and 25, and the third element OR 26 is connected to the outputs of the corresponding elements NOT 20, 21 and 22, and the high voltage terminals - to the inputs of the second element AND 27, the output of which is connected to the fourth element HE 28. The output of the first element OR 10 is through five fifth elements NOT 29 and the third diode 30 is connected to a counter of the total number of emergency modes 14 and a three-phase short circuit counter 31. In addition, the device contains the first and the second RS triggers 32 and 33, the first and second JK triggers 34 and 35, the first and second counters 36 and 37 (electronic stopwatches), a counting pulse generator 38. The output of counter 12 through the first RS-flip-flop 32 is connected to the input of the first JK-flip-flop, to the input of which the output of the fourth element is NOT, and to the C-input of the generator 38 and C -input the second DK-flip-flop. The first counter 36 is connected to the output of the first LC-trigger, and the second counter 37 is connected to the output of the second LC-trigger. The output of the element is NOT connected via the second RS-trigger to the 3rd input to the second EK-trigger, to the input of which is connected output of item o OR. The device works as follows. In the normal mode, when there is a voltage on the converters of the input signal 1,2 and 3 at the input elements 7,8,9 and 10 and the input of the comparators 4.5 and 6 is supplied with a constant voltage, taken as logical 1, which causes at the output of the element OR 10 logical 1, and at the output of elements 7,8 and 9 logical O, which simultaneously feeds the inputs of the elements: the second. OR 15, the fourth AND-NOT 16, the first AND 11. I-At the outputs of the elements OR the second 15, AND-NOT the fourth 16, in the hardware, respectively, logical O and 1, which are fed to the input of the first element AND 17, which corresponds at its output to logical O. The presence of logical O at the output of the first element And 17 will not trigger the operation of counters 14 and 18. The arrival of three signals corresponding to logical O, to the input of the first element And 11 and one logical 1 from the first element OR 10 causes the output of the first element And the 11th appearance of logical O, which also prohibits the operation of counters 12 and 14. Logic 1 at the output of the first element OR 10 is inverted into a logical Fifth, element NOT 29 and therefore counters 14 and 31 also do not work. Since the input signal is simultaneously applied to one of the inputs of the comparators 4.5 and 6, the second input is grounded, a voltage difference is formed at the inputs of the comparators, providing at their output a logical O, which is inverted by the elements HE 20, 21 and 22 into a logical 1 arriving at the inputs of the elements AND-NO 23, 24 and 25 of the third element OR 26 and causing the outputs of the elements AND-NOT 23, 24 and 25 logical O, and the output of the third element OR 26 logical 1. The signal from the elements IS-NOT 23 , 24 and 25, and the third element OR 26 is fed to the input of the second element and AND 27, at the output of which logical O appears, inverted by the fourth element HE 28 to logical 1. Logical 1 from the outputs of the OR elements 26 and HE 28 is fed respectively to the K inputs of the first and second Crytriggers 34 and 35, which are locked for the transmission of counting pulses from the generator of counting pulses 38 prohibiting signals (logical O) coming from the output of the first and second RS triggers 32 and 33, since their R inputs are logically received from the outputs of the elements 11 and NOT 29. Therefore, the first and second stopwatches 36 and 37 do not work. When a single-phase ground fault occurs, for example, in phase A, the voltage in this phase relative to the earth is close to zero, so the logical O and 1 are simultaneously applied to the input of the logical elements AND-1, and two logical 1, which at the output of these elements will cause, respectively, the logical 1, which arrive at the elements OR 15 and AND-NOT 16. At the output of elements 15 and 16 there is a logical 1, which is fed to the input of the second element AND 17, which corresponds to fallen on its output logical 1, which causes the slave yvanie only counters 1 and 18. The counter 12 is not running, so the spacecraft on one of the inputs of AND gate 11 there is logic O, which corresponds to zero signal at its output. Counter 31 also does not work, since logical 1 at the output of the first element OR 10 is inverted into a zero signal by the fifth element NOT 29.,,. I When phase A closes to earth, the voltage at the inputs of the comparator 4 does not become equal to zero, and a signal corresponding to logical 1 is formed at its output and logical output is left at the output of the comparator 5 and 6. The output of the comparators is inverted by the elements HE 20, 21 and 22 therefore, the output NOT 20 will be a logical O, and the output will NOT 21, 22 logical 1, which will be fed to the inputs of the AND-NE elements 7.8 and 9, which corresponds to the output of the AND-NE elements 23, 25 and OR 26 logical 1 , and on the element AND-NOT 8 - logical O. As a result of the fact that the input of the second element And 27 Three logical 1 and logical O are fed, at its output, a logical O, which is inverted by the fourth element NOT 28 into a logical 1, arriving at the input of the first LC-trigger 34, and one of the OK-trigger 35 is given. OR 26. Since a logical O is applied to the R inputs of the first and second RS flip-flops 32 and 33, an output signal is not received from their outputs on the first and second jK flip-flops 34 and 35 to pass counting pulses to electronic stopwatches 36 and 37. Thus, when a false signal appears nnye stopwatches not: operate, which increases the accuracy of determining the duration of two- and three-phase fault. When dzhuhfaznom short circuit, for example
мер, в фазах А и В напр жение пр мой последовательности в этих фазах будет значительно меньше номинального, поэтому на вход логического элемента И-НЕ 7 подаетс два логических О, на входы элементов И-НЕ 8,9 логический О и 1, на вход первого элемента ИЛИ 10 два логических Оmeasures, in phases A and B, the voltage of the direct sequence in these phases will be significantly less than the nominal, therefore two logical O are fed to the input of the logical element AND-NOT 7, two logical inputs of the input of the elements of AND-NE 8.9 and 0 first element OR 10 two logical O
ра 34, обеспечива прекращение пропускани им счетных импульсов и тем самым останов первого электронного секундомера 36.34, ensuring the cessation of the passing of counting pulses and thereby stopping the first electronic stopwatch 36.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833597059A SU1270825A1 (en) | 1983-05-31 | 1983-05-31 | Device for indicating on emergency operation conditions in isolated neutral systems |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833597059A SU1270825A1 (en) | 1983-05-31 | 1983-05-31 | Device for indicating on emergency operation conditions in isolated neutral systems |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1270825A1 true SU1270825A1 (en) | 1986-11-15 |
Family
ID=21065501
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833597059A SU1270825A1 (en) | 1983-05-31 | 1983-05-31 | Device for indicating on emergency operation conditions in isolated neutral systems |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1270825A1 (en) |
-
1983
- 1983-05-31 SU SU833597059A patent/SU1270825A1/en active
Non-Patent Citations (1)
Title |
---|
Кузник Ю.С. Фиксаци коротких замыканий в электрических сет х. Электрические станции, 1980, № 10, с. 67-69. Авторское свидетельство СССР № 1053205, кл.. Н 02 Н 3/16, 1982. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1270825A1 (en) | Device for indicating on emergency operation conditions in isolated neutral systems | |
SU1322205A1 (en) | Device for automatic checking of phase alternation correctness and absence of phase loss in polyphase a.c.networks | |
RU2014707C1 (en) | Equipment for automatic synchronization of synchronous generators | |
SU1363432A1 (en) | Frequency-phase discriminator | |
SU864538A1 (en) | Device for tolerance checking | |
SU1302367A1 (en) | Device for warning emergency and incomplete phase conditions in electric networks | |
SU1656568A1 (en) | Device for lifetime testing of switching apparatus | |
SU1383303A1 (en) | Device for determining relay time lag | |
SU665401A1 (en) | Time interval-to-digital converter | |
SU1096748A1 (en) | Control device for converter | |
RU2064727C1 (en) | Device for detection of asynchronous electric power transmission mode | |
SU1226657A1 (en) | Device for checking counter | |
SU1224999A1 (en) | Pulse shaper for measuring frequency of periodic signal | |
SU1531213A1 (en) | Ring counter | |
SU1042184A1 (en) | Stand-by scaling device | |
SU1137560A1 (en) | Device for single-channel control of thyristor converter | |
SU1020908A1 (en) | Device for monitoring phase alternation in m-phase power network | |
SU1679392A1 (en) | Device for measuring air moving velocity | |
SU1686578A1 (en) | Device for voltage control in multiphase circuit | |
SU1663685A1 (en) | Device checking phase sequence | |
SU799073A1 (en) | Device for serviceability testing of disconnected high-voltage electric power transmission line | |
SU1358063A1 (en) | Digital phase-frequency comparator | |
SU547902A1 (en) | Device for blocking protection in case of voltage violation | |
SU1300594A1 (en) | Device for determining faulted phase in case of earth leakage in three-phase isolated neutral system | |
SU1042172A1 (en) | Device for detecting pulse interlace violation |