SU1269156A1 - Multiplying device - Google Patents

Multiplying device Download PDF

Info

Publication number
SU1269156A1
SU1269156A1 SU843789595A SU3789595A SU1269156A1 SU 1269156 A1 SU1269156 A1 SU 1269156A1 SU 843789595 A SU843789595 A SU 843789595A SU 3789595 A SU3789595 A SU 3789595A SU 1269156 A1 SU1269156 A1 SU 1269156A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
keys
linear
delta modulators
Prior art date
Application number
SU843789595A
Other languages
Russian (ru)
Inventor
Юрий Евгеньевич Коняшин
Original Assignee
Предприятие П/Я Р-6805
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6805 filed Critical Предприятие П/Я Р-6805
Priority to SU843789595A priority Critical patent/SU1269156A1/en
Application granted granted Critical
Publication of SU1269156A1 publication Critical patent/SU1269156A1/en

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

Изобретение относитс  к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах. Целью изобретени   вл етс  упрощение при сохранении точности работы. Множительное устройство содержит первый и второй линейные дельта-модул торы, на управл ющие входы которых поступает сигнал с выхода генератора тактовых импульсов. На информационные входы первого и второго дельта-модул торов и на входы первого и второго ключей поступают первый и второй сигналы-сомножители, которые через первый и второй ключи поступают на входы сумматора, выходной сигнал которого интегрируетс  интегратором . Множительное устройство характеризуетс  простой Аункциональной схемой при сохранении точности i работы. 1 ил. (ЛThe invention relates to electrical computing devices and can be used in analog computers. The aim of the invention is to simplify while maintaining accuracy. The multiplying device contains the first and second linear delta modulators, the control inputs of which receive a signal from the output of the clock generator. The information inputs of the first and second delta modulators and the inputs of the first and second keys receive the first and second multiplier signals, which through the first and second keys arrive at the inputs of the adder, the output signal of which is integrated by the integrator. The multiplying device is characterized by a simple Functional scheme while maintaining accuracy i of operation. 1 il. (L

Description

гоgo

о соabout with

елate

О5 Изобретение относитс  к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах. Цель изобретени  - упрощение уст ройства при сохранении точности работы. На чертеже изображена функционал на  схема множительного устройства. Устройство содержит генератор 1 тактовых импульсов, первый 2 и второй 3 линейные дельта-модул торы, первый 4 и второй 5 ключи, сузчматор 6, интегратор 7, входы 8 и 9 первого и второго сигналов-сомножи телей, выход 10. Множительное устройство работает следующим образом. Первый и второй сигналы-сомножители с входов 8 и 9 поступают на информационные входы первого 2 и второго 3 линейных дельта-модул торов и входы первого 4 и второго 5 ключей. На управл ющие входы первого 2 и второго 3 дельта-модул торов поступает сигнал от генератора тактовых импульсов. По каждому :импульсу от генератора 1 . тактовых импульсов первый 2 и второй 3 линейные дельта-модул торы формируют на своих выходах дельтасигналы , поступающие на управл ющие входы первого 4 и второго 5 югочей. На входы первого 4 и второго 5 ключей поступают первый и второй си налы-сомножители с входов 8 и 9. Первый и второй сигналы-сомножители проход т через первый 4 и второй 5 ключи на входы сумматора 6 со своим или обратным знаком в зависимости от управл ющего сигнала на соответствующем ключе. Выходной сигнал сумматора 6 интегрируетс  интегратором 7 за п так тов работы генератора 1 тактовых импульсов. При этом на выходе 10 формируетс  сигнал (X.Y), Х1.(дХь Y,+AYt Х7), (1 где Х, Уц - значени  первого и вто рого сигналов-сомножителей с первого и второго входов 8 и 9 на ;,. k-M также работы генеработа 1 тактовых импульсов; дХц, дУк - выходные сигналы первого 2 .и второго 3 линейных дельта-модул торов на k-M такте. + Е при Хц / лХ; ; J (2) - Е при Х, 5 ; ДХ(; + Е при У,, ) лУ( ; /-Ч ЛУ. Ц.-1.) L - Е при Уц ДУ1 , где Е - абсолютное значение аппроксимирующего сигнала за один такт даботы генератора 1 тактовьк импульсов. Предлагаемое множительное устройство содерзкит меньше ключей, т.е. обладает более простой функциональной схемой и сохран ет прежнюю точность работы. ФДрмула и гз обретени  Множительное устройство, содержащее первый и второй линейные дельтамодул ТорЫц информационные входы которых  вл ютс  входами соответственно первого и второго сигналовсомножителей устройства, генератор тактовых импульсов, выход которого подключен к управл ющим входам первого и второго линейных дельта-модул торов , первый и второй ключи, управл ющий вход первого ключа соединен с выходом второго линейного делбта-модул тора,, управл ющий вход второго ключа соединен с выходом первого линейного дельта-модул тор а, вькоды первого и второго ключей подключены к входам сумматора, выход которого соединен с входом интегратора, выход которого  вл етс  выходом, устройства , отличающеес  тем, что, с целью упрощени  при сохранении точности работы, информационные входы первого и второго ключей соединены с информационными входами соответственно первого и второго линейных дельта-модул торов.O5 The invention relates to electrical computing devices and can be used in analog computers. The purpose of the invention is to simplify the device while maintaining accuracy. The drawing shows the functional scheme of the multiplying device. The device contains a generator of 1 clock pulses, the first 2 and second 3 linear delta modulators, the first 4 and second 5 keys, the suzmatmator 6, the integrator 7, the inputs 8 and 9 of the first and second signal-factors, the output 10. The multiplying device works as follows in a way. The first and second signal multipliers from inputs 8 and 9 are fed to the information inputs of the first 2 and second 3 linear delta modulators and the inputs of the first 4 and second 5 keys. The control inputs of the first 2 and second 3 delta modulators receive a signal from the clock generator. For each: the pulse from the generator 1. clock pulses of the first 2 and second 3 linear delta modulators form the delta signals at their outputs, which arrive at the control inputs of the first 4 and second 5 subaccounts. At the inputs of the first 4 and second 5 keys, the first and second multiplier signals are received from inputs 8 and 9. The first and second multiplier signals pass through the first 4 and second 5 keys to the inputs of the adder 6 with their own or opposite sign depending on the control signal on the corresponding key. The output signal of the adder 6 is integrated by the integrator 7 for the clock of the generator 1 clock pulses. A signal (XY), X1 is generated at output 10. (dX Y, + AYt X7), (1 where X, Yc are the values of the first and second signal multipliers from the first and second inputs 8 and 9 on ;,. KM also the work of 1 clock pulse; dHc, dUk - output signals of the first 2 and second 3 linear delta modulators of tor on the kM clock. + E at Hz / lH;; J (2) - E at X, 5; DX (; + E at Y ,,) LU (; / -CH LU. Z.-1.) L - E at UZ DU1, where E is the absolute value of the approximating signal per pulse from generator 1 clock pulse. The proposed duplicating device contains less keys , i.e., it has a simpler functional circuit and maintains the same accuracy of operation. FDrmula and Gz Acquisition Multiplying device containing the first and second linear TorTs modules whose information inputs are the inputs of the first and second signal multipliers of the device, respectively, clock generator, the output of which is connected to the control inputs of the first and second linear delta modulators, the first and second keys, the control input of the first key is connected to the output of the second linear delbta module a ,, the control input of the second key is connected to the output of the first linear delta modulator a, the codes of the first and second keys are connected to the inputs of the adder, the output of which is connected to the input of the integrator, the output of which is the output of the device, characterized in that the purpose of simplification while maintaining accuracy, the information inputs of the first and second keys are connected to the information inputs of the first and second linear delta modulators, respectively.

Claims (1)

Формула изобретения·Claim· 30 Множительное устройство, содержащее первый и второй линейные дельтамодуляторы, информационные входы которых являются входами соответственно первого и второго сигналов35 сомножителей устройства, генератор тактовых импульсов, выход которого подключен к управляющим входам первого и второго линейных дельта-модуляторов, первый и второй ключи,30 A multiplier device containing the first and second linear delta modulators, the information inputs of which are inputs of the first and second signals, respectively, 35 device factors, a clock generator whose output is connected to the control inputs of the first and second linear delta modulators, the first and second keys, 40 управляющий вход первого ключа соединен с выходом второго линейного ’делйта-модулятора,управляющий вход второго ключа соединен с выходом первого линейного дельта-модулятора, выходы40, the control input of the first key is connected to the output of the second linear ’delta modulator, the control input of the second key is connected to the output of the first linear дель delta modulator, outputs 45 первого и второго ’ключей подключены к входам сумматора, выход которого соединен с входом интегратора, выход которого является выходом, устройства,’ о тли чающееся45 of the first and second ’keys are connected to the inputs of the adder, the output of which is connected to the input of the integrator, the output of which is the output of the device, 50 тем, что, с целью упрощения при ;сохранении точности работы, информационные входы первого и второго ключей соединены с информационными входами соответственно первого и второго линейных дельта-модуляторов.50 in that, in order to simplify while maintaining accuracy, the information inputs of the first and second keys are connected to the information inputs of the first and second linear delta modulators, respectively. юYu
SU843789595A 1984-09-13 1984-09-13 Multiplying device SU1269156A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843789595A SU1269156A1 (en) 1984-09-13 1984-09-13 Multiplying device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843789595A SU1269156A1 (en) 1984-09-13 1984-09-13 Multiplying device

Publications (1)

Publication Number Publication Date
SU1269156A1 true SU1269156A1 (en) 1986-11-07

Family

ID=21138111

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843789595A SU1269156A1 (en) 1984-09-13 1984-09-13 Multiplying device

Country Status (1)

Country Link
SU (1) SU1269156A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 769557, кл. G 06 G 7/16, 1978. Авторское свидетельство СССР 957227, кл. G 06 G 7/16, 1981. *

Similar Documents

Publication Publication Date Title
SU1269156A1 (en) Multiplying device
NO910417L (en) DEVICE FOR SYMMETRATION OF SIGNAL CURVES AND DIFFERENCE CIRCUIT SWITCHES WITH TRANSDUCING CIRCUIT BY SYMMETRATING PRE-MAGNETIZATION.
EP0254407B1 (en) Sample and hold network
SU1697079A1 (en) Device for computing modulo multiplication
RU2052846C1 (en) Power converter
SU1277399A1 (en) Device for converting sine signals to digital code
SU1681397A1 (en) Composite signal generator
SU1130875A1 (en) Digital correlator
JPS56118611A (en) Highly accurate split reader for signal
SU1356184A1 (en) Balanced modulator
SU1309047A1 (en) Analog multiplying device
SU1363266A1 (en) Function generator
SU1307531A1 (en) Frequency multiplier
SU1746534A1 (en) Converter of speed of movement into code
SU1365355A1 (en) Shaft angle-to-code converter
SU1223281A1 (en) Digital displaying device
SU705653A1 (en) Generator of pseudorandom pulse train
SU1285598A1 (en) Device for measuring amplitude of a.c.voltage
SU1272265A1 (en) Frequency transducer
JPS57110099A (en) Driving circuit for step motor
SU450162A1 (en) Tunable phase-pulse multi-stable element
SU1148121A1 (en) Converter of voltage to code of residual class system
SU1337663A1 (en) Earth-inductor digital compass
SU1238233A1 (en) Controlled frequency divider
SU1302320A1 (en) Shift register