SU1267602A1 - Device for detecting pulse loss - Google Patents

Device for detecting pulse loss Download PDF

Info

Publication number
SU1267602A1
SU1267602A1 SU853843244A SU3843244A SU1267602A1 SU 1267602 A1 SU1267602 A1 SU 1267602A1 SU 853843244 A SU853843244 A SU 853843244A SU 3843244 A SU3843244 A SU 3843244A SU 1267602 A1 SU1267602 A1 SU 1267602A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
delay
trigger
Prior art date
Application number
SU853843244A
Other languages
Russian (ru)
Inventor
Евгений Александрович Евсеев
Владимир Анатольевич Ойкин
Николай Николаевич Карабаза
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU853843244A priority Critical patent/SU1267602A1/en
Application granted granted Critical
Publication of SU1267602A1 publication Critical patent/SU1267602A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике, может быть использовано в системах приема и обработки данных дл  обнаружени  потери импульсов в последовательности, а также дл  восстановлени  импульса при пропадании его в контролируемой последовательности . Цель изобретени  расширение функциональных возможностей и повышение помехоустойчивости достигаетс  путем исключени  прохождени  импульсных помех на выход устройства , при по влении их на входной шине в интервалах между импульсами контролируемой последовательности, а также путем использовани  устройства дл  контрол  серий импульсов. Дл  этого в устройство дополнительно введены элемент ШШ 1 и два элемента 5 и 6 задержки. Кроме того, устройство содержит элементы 2 и 4 задержки, элементы И 3 и 9, элементы ШШ 7,10 и 11, триггер 8, формирователь 12 имо S пульсов, входную шину 13, выходные шины 14 и 15. Триггер 8 открывает элемент И 3 каждьш раз к моменту по влени  импульса контролируемой последовательности и закрывает его ера- ; ЗУ по окончании импульса. Это исключает прохождение помех на выход устройства . 2 ил. The invention relates to a pulse technique, can be used in data reception and processing systems for detecting the loss of pulses in a sequence, as well as for restoring a pulse when it is lost in a controlled sequence. The purpose of the invention is to enhance the functionality and increase noise immunity by eliminating the passage of impulse noise at the output of the device, when it appears on the input bus in the intervals between the pulses of the monitored sequence, and also by using the device to control a series of pulses. To do this, the device additionally introduced an element 1, 2, and two elements 5 and 6 of the delay. In addition, the device contains elements 2 and 4 of the delay, elements And 3 and 9, elements SH 7,10 and 11, trigger 8, shaper 12 imo S pulses, input bus 13, output tires 14 and 15. Trigger 8 opens element And 3 every time at the moment of occurrence of the impulse of the controlled sequence and closes its era-; Memory at the end of the pulse. This prevents interference with the output of the device. 2 Il.

Description

Изобретение относится к импульсной технике и может быть использовано в системах приема и обработки данных для обнаружения потери импульсов в последовательности импульсов, а также для восстановления импульса при пропадании его в контролируемой последовательности.The invention relates to a pulse technique and can be used in data reception and processing systems to detect pulse loss in a pulse sequence, as well as to restore a pulse when it disappears in a controlled sequence.

Цель изобретения - повышение помехоустойчивости и расширение функциональных возможностей за счет исключения прохождения импульсов помех на выход устройства при появлении их на входной шине в интервалах между импульсами контролируемой последовательности, а также за счет возможности использования устройства для контроля серий (пачек) импульсов.The purpose of the invention is improving noise immunity and expanding functionality by eliminating the passage of interference pulses to the output of the device when they appear on the input bus in the intervals between pulses of a controlled sequence, as well as by using the device to control series (packs) of pulses.

II

На фиг, 1 изображена функциональная схема устройства для обнаружения потери импульса; на фиг. 2 - временные диаграммы, поясняющие его работу.On Fig, 1 shows a functional diagram of a device for detecting pulse loss; in FIG. 2 is a timing diagram explaining its operation.

Устройство для обнаружения потери импульса содержит дополнительный элемент ИЛИ 1, второй элемент 2 задержки, первый элемент' И 3, первый элемент 4 задержки, первый 5 и второй 6 дополнительные элементы задержки, первый элемент ИЛИ 7, триггер 8, второй элемент И 9, третий 10 и второй 11 элементы ИЛИ, форг-шрователь 12 импульсов, входную шину 13,, первую 14 и вторую 15 выходные шины,,The device for detecting pulse loss contains an additional element OR 1, a second delay element 2, the first element 'AND 3, the first delay element 4, the first 5 and second 6 additional delay elements, the first element OR 7, trigger 8, the second element And 9, the third 10 and second 11 elements OR, forger-pulser 12 pulses, input bus 13 ,, first 14 and second 15 output buses ,,

Входная шина 13 соединена с первым входом элемента ИЗ, второй вход которого подключен к первому входу элемента И 9 и к выходу триггера 8, первый вход которого соединен с выходом элемента ИЛИ 7, первый вход которого соединен с выходом элемента 4 задержки, вход которого подключен к первому входу элемента ИЛИ 11„ выход элемента И 9 соединен с выходной шиной 14 и с первым входом элемента ИЛИ 10, выход которого соединен с выходной шиной 15, выход элемента ИЛИ 1 через элемент 2 задержки подключен к третьему входу элемента И 3, выход которого соединен с входом элемента 4 задержки и с вторым входом элемента ИЛИ 10, первый вход которого подключен к второму входу элемента ИЛИ 11, выход которого через формирователь 12 импульсов соединен с вторым входом триггера, первый вход элемента ИЛИ 1 подключен к входной шине 13, а его второй вход - к выхо1267602 1 ду элемента 4 задержки и к входам элементов 5 и 6 задержки, выходы которых соединены соответственно с вторыми входами элемента ИЛИ 7 и элемен5 та И 9.The input bus 13 is connected to the first input of the element FROM, the second input of which is connected to the first input of the element And 9 and to the output of the trigger 8, the first input of which is connected to the output of the element OR 7, the first input of which is connected to the output of the element 4 delay, the input of which is connected to the first input of the OR element 11 „the output of the And 9 element is connected to the output bus 14 and with the first input of the OR 10 element, the output of which is connected to the output bus 15, the output of the OR element 1 through the delay element 2 is connected to the third input of the And 3 element, the output of which is connected with input the delay element 4 and with the second input of the OR element 10, the first input of which is connected to the second input of the OR element 11, the output of which through the pulse shaper 12 is connected to the second input of the trigger, the first input of the OR element 1 is connected to the input bus 13, and its second input to output 1267602 1 to the delay element 4 and to the inputs of the delay elements 5 and 6, the outputs of which are connected respectively to the second inputs of the element OR 7 and element 5 AND 9.

Устройство работает следующим образом. ·The device operates as follows. ·

В исходном состоянии импульсом сброса (не показан) триггер 8 уста10 навливается в единичное состояние. Элемент И 3 закрыт по двум входам низкими потенциалами входной шины 13 и с выхода элемента 2 задержки соответственно, и открыт по третьему вхо15 ду высоким потенциалом с Выхода триггера 8, элемент И 9 закрыт по входу низким потенциалом с выхода элемента 6 задержки.In the initial state, a reset pulse (not shown) trigger 8 is set to a single state. Element And 3 is closed at two inputs by the low potentials of the input bus 13 and from the output of the delay element 2, respectively, and is open at the third input 15 high potential from the output of the trigger 8, element And 9 is closed at the input by low potential from the output of the delay element 6.

Входная последовательность импуль20 сов с периодом следования Т поступает с входной шины 13 (фиг.2а) на входы элементов ИЛИ 1 и И 3. На другой вход элемента И 3 импульсы входной последовательности поступают с выхо25 да элемента ИЛИ 1 через элемент 2 задержки (фиг. 2<f), время задержки которого равно Т, т.е. со сдвигом на один период по отношению к импульсам входной последовательности.The input sequence of pulses with the repetition period T is supplied from the input bus 13 (Fig. 2a) to the inputs of the elements OR 1 and AND 3. To the other input of the element And 3, the pulses of the input sequence come from the output 25 of the element OR 1 through the delay element 2 (Fig. 2 <f), whose delay time is T, i.e. with a shift of one period in relation to the pulses of the input sequence.

С поступлением первого импульса входной последовательности на вход элемента И 3 последний остается закрытым по другому входу низким потенциалом с выхода элемента 2 задержки. Через время, равное Т, на входе элемента И 3 появляется второй импульс входной последовательности, а на другом его входе - первый импульс последовательности, задержанный эле40 ментом 2 задержки. При этом элемент И 3 открывается и импульс с его выхода (фиг.26) проходит через элемент ИЛИ 10 на выходную шину 15 ( фиг.2 к).With the arrival of the first pulse of the input sequence to the input of the And 3 element, the last remains closed at the other input with a low potential from the output of the Delay element 2. After a time equal to T, a second pulse of the input sequence appears at the input of the And 3 element, and at the other input of it, the first pulse of the sequence is delayed by delay element 2. When this element And 3 opens and the pulse from its output (Fig.26) passes through the element OR 10 to the output bus 15 (Fig.2 k).

Одновременно импульс с выхода 45 элемента И 3 поступает на вход элегмента 4 задержки и через элемент ИЛИ 11 на вход формирователя 12, на выходе которого по окончании входного импульса (по заданному фронту) 50 формируется короткий импульс (фиг.At the same time, the pulse from the output 45 of the And 3 element is fed to the input of the delay elegance 4 and through the OR 11 element to the input of the shaper 12, at the output of which a short pulse is formed at the end of the input pulse (at a given edge) 50 (Fig.

2д), переключающий триггер 8 в нулевое состояние (фиг. 2 б), после чего низким потенциалом с выхода триггера закрываются элементы И 3 и 9.2e), switching the trigger 8 to the zero state (Fig. 2 b), after which the elements And 3 and 9 are closed by the low potential from the output of the trigger.

Через время, равное Т, от момента появления первого сигнала на выходе элемента И 3 (на входе элемента 4 задержки)' появляется первйй импульс на выходе элемента 4 задержки (фиг.2 г), который поступает на входы элементов 5 и 6 задержки, на вход элемента ИЛИ 1 и через элемент ИЛИ 7 на первый вход триггера 8, переключая его ? в единичное состояние. При этом высокий потенциал с выхода триггера 8 открывает элемент И 3 и поступающие на его входы третий импульс входной последовательности и задержанный второй импульс последовательности снова открывают элемент ИЗ, выходной импульс которого через элемент ИЛИ 10 поступает на выходную шину 15 (фиг. 2к). Выходной импульс элемента И 3 снова поступает на вход элемента 4 задержки и через элемент ИЛИ 11 на вход формирователя 12, который по окончании входного сигнала переключает триггер 8 в нулевое состояние.При этом- низкий потенциал с выхода триггера 8 закрывает элементы И 3 и 9.After a time equal to T, from the moment the first signal appears at the output of the And 3 element (at the input of the delay element 4), the first pulse appears at the output of the delay element 4 (Fig. 2 g), which is fed to the inputs of the delay elements 5 and 6, the input of the element OR 1 and through the element OR 7 to the first input of trigger 8, switching it? in a single state. At the same time, the high potential from the output of trigger 8 opens the And 3 element and the third pulse of the input sequence arriving at its inputs and the delayed second pulse of the sequence again open the IZ element, the output pulse of which goes through the OR element 10 to the output bus 15 (Fig. 2k). The output pulse of the And 3 element again goes to the input of the delay element 4 and through the OR element 11 to the input of the former 12, which, at the end of the input signal, switches the trigger 8 to the zero state. At the same time, the low potential from the output of the trigger 8 closes the And 3 and 9 elements.

Время задержки элемента 6 задержки выбирается несколько больше длительности импульса . Выходной импульс элемента 6 задержки (фиг.2¾) поступает на вход элемента И 9, закрытого к этому времени низким потенциалом с выхода триггера 8.The delay time of the delay element 6 is selected slightly longer than the pulse duration. The output pulse of the delay element 6 (Fig.2¾) is fed to the input of the element And 9, closed by this time with a low potential from the output of the trigger 8.

В случае пропадания на входной шине 13 очередного (четвертого) импульса входной последовательности элемент И 3 остается закрытым. Импульс с выхода элемента 4 задержки (фиг. 2г) поступает на входы элемента 5 задержки, элемента ИЛИ 1 и через элемент 6 задержки на вход элемента И 9, открытого по входу высоким потенциалом с выхода триггера 8. При этом на выходе элемента И 9 формируется импульс замены, который поступает на выходную шину 14 (фиг.2 и), подключаемую к сигнализатору пропадания входных импульсов, и на входы элементов ИЛИ 10 и 11. С выхода элемента ИЛИ 10 импульс замены поступает на выходную шину 15 устройства (фиг.2 к), восстанавливая входную последовательность. Импульс с выхода элемента ИЛИ 11 поступает на вход формирователя 12, выходной сигнал которого устанавливает триггер 8 в нулевое состояние.If the next (fourth) pulse of the input sequence disappears on the input bus 13, the And 3 element remains closed. The pulse from the output of the delay element 4 (Fig. 2d) is fed to the inputs of the delay element 5, the OR element 1 and through the delay element 6 to the input of the And 9 element, open at the input with high potential from the output of the trigger 8. At the same time, the output of the And 9 element is formed a replacement pulse, which is fed to the output bus 14 (Fig. 2 and), connected to the signaling device of the loss of input pulses, and to the inputs of the elements OR 10 and 11. From the output of the element OR 10, the replacement pulse is fed to the output bus 15 of the device (Fig. 2 ), restoring the input sequence. The pulse from the output of the element OR 11 is fed to the input of the shaper 12, the output signal of which sets the trigger 8 to zero.

Таким образом, в случае пропадания импульса во входной последовательности импульс замены формируется на выходе устройства через время Tj. от ожидаемого момента прихода пропав шего входного импульса. К моменту появления на шине 13 очередного импульса входной последовательности импульс с выхода элемента 5 задержки (фиг.2яД время задержки которого равно Т, поступает через элемент ИЛИ 7 на первый вход триггера 8 и устанавливает его в единичное состояние . Сигнал с выхода триггера 8 открывает элемент И 3. Одновременно на вход элемента И 3 поступает импульс с выхода элемента 4 задержки, задержанный на время Т элементом 2 задержки, поэтому очередной (пятый) импульс входной последовательности открывает элемент И 3, выходной сигнал которого вновь поступает на выходную шину 15 (через элемент ИЛИ 10), на вход элемента 4 задержки и через элемент ИЛИ 11 на вход формирователя 12.Thus, in the event of a pulse failure in the input sequence, a replacement pulse is generated at the output of the device after time Tj. from the expected moment of arrival of the missing input pulse. By the time of the appearance of the next pulse of the input sequence on the bus 13, the pulse from the output of the delay element 5 (Fig.2d, the delay time of which is T, enters through the element OR 7 to the first input of trigger 8 and sets it to a single state. The signal from the output of trigger 8 opens the element And 3. Simultaneously, the input of the element And 3 receives a pulse from the output of the element 4 of the delay, delayed by time T by the element 2 of the delay, therefore, the next (fifth) pulse of the input sequence opens the element And 3, the output signal of which again dulls on the output bus 15 (through the OR element 10), to the input of the delay element 4 and through the OR element 11 to the input of the shaper 12.

По окончании серин (пачки) входных импульсов через время, равное T'+'tj , на выходе элемента И 9 формируется импульс замены, который поступает на выходные шины 14 и 15 и через элемент И11И 1 1 на вход формирователя 12 импульсов, выходной сигнал которого переключает триггер 8 в нулевое состояние. Затем последний импульс с выхода элемента 5 задержки переключает триггер 8 в исходное (единичное) состояние, после чего устройство готово к приему следующей входной последовательности импульсов.·At the end of the serine (pack) of input pulses after a time equal to T '+' tj, a replacement pulse is generated at the output of the And 9 element, which is fed to the output buses 14 and 15 and through the And 11I 1 1 element to the input of the pulse shaper 12, the output signal of which Toggles trigger 8 to zero. Then, the last pulse from the output of the delay element 5 switches trigger 8 to the initial (single) state, after which the device is ready to receive the next input pulse sequence.

Таким образом, при поступлении на входную шину 13 серии импульсов с периодом следования Т на выходной шине 15 выделяется аналогичная, сдвину тая на один период Т, серия импульсов, количество импульсов в которой равно количеству импульсов входной серии, а длительности выходных импульсов равны длительности входных импульсов.Thus, when a series of pulses with a repetition period T arrives at the input bus 13 on the output bus 15, a similar series of pulses shifted by one period T is allocated, the number of pulses in which is equal to the number of pulses of the input series, and the duration of the output pulses is equal to the duration of the input pulses .

- При пропадании на входной шине одного из импульсов последовательности на выходе элемента И 9 формируется импульс замены, который поступает на выходную шину 14, подключаемую к сигнализатору пропадания входных импульсов, а также через элемент ИЛИ 10 на выходную шину 15, восстанавливая входную последовательность.- If one of the pulses of the sequence disappears on the input bus, the replacement pulse is generated at the output of the And 9 element, which is fed to the output bus 14, connected to the signaling device for the loss of input pulses, and also through the OR 10 element to the output bus 15, restoring the input sequence.

Триггер 8, выход которого подключен к входу элемента И 3, открывает элемент И 3 каждый раз к моменту появления импульса контролируемой пос$ 1267602 6 ледовательности и закрывает его сра- третьего элемента ИЛИ, выход которозу по окончании импульса, поэтому, если на входной шине 13 наряду с сигналами входной последовательности будут появляться импульсы помех,они 5 не пройдут на выход устройства.Trigger 8, the output of which is connected to the input of the And 3 element, opens the And 3 element every time a pulse of a controlled sequence appears and closes its third OR element, which will exit at the end of the pulse, therefore, if there is 13 on the input bus along with the signals of the input sequence, interference pulses will appear, they 5 will not pass to the output of the device.

Claims (1)

Изобретение относитс  к импульсной технике и может быть использовано в системах приема и обработки дан ных дл  обнаружени  потери импульсов в последовательности импульсов, а также дл  восстановлени  импульса при пропадании его в контролируемой последовательности, ; Цель изобретени  - повышение помехоустойчивости и расширение функциональных возможностей за счет исключени  прохождени  импульсов помех на выход устройства при по влении их на входной шине в интервалах между импульсами контролируемой последовательности , а также за счет возможности использовани  устройства ,дп контрол  серий (пачек) импульсов. На фиг, 1 изображена функциональна  схема устройства дл  обнаружени  потери импульса; на фиг, 2 - временные диаграммы, по сн ющие его работу . Устройство дл  обнаружени  потери импульса содержит дополнительный элемент ИЛИ 1, второй элемент 2 задержки , первый элемент И 3, первьй элемент 4 задержки, первый 5 и второй 6 дополнительные элементы задерж ки, первый элемент ИЛИ 7,, триггер 8 второй элемент И 9, третий 10 и второй 11 элементы ИЛИ, форг41-фователь 12 импульсов, входную шину 13,, первую 14 и вторую 15 выходные шины,, Входна  шина 13 соединена с первым входом элемента И 3, второй вход которого подключен к первому входу элемента И 9 и к выходу триггера 8, первый вход которого соединен с выхо дом элемента ИЛИ 7, первый вход кото рого соединен с выходом элемента 4 задержки, вход которого подключен к первому входу элемента ШЩ 11 „ выход элемента И 9 соединен с выходной шиной 14 и с первым входом элемента ЮШ 10, выход которого соеданен с выходной шиной 15, выход элемента ШШ 1 через элемент 2 задержки подключен к третьему входу элемента И 3 выход которого соединен с входом эле мента 4 задержки и с вторым входом элемента ИЛИ 10, первый вход которого подключен к второму входу элемента ШШ 1 I, выход которого формирователь I2 импульсов соединен с вторым входом тригтера, первьй вход элемента ИЛИ 1 подключен к входной шине 13J а его второй вход - к выхр02у элемента 4 задернски и к входам элементов 5 и 6 задержки, выходы которых соединены соответственно с вторыми входами элемента ИЛИ 7 и элемента И 9. Устройство работает следующим образом . В исходном состо нии импульсом сброса (не показан) триггер 8 устанавливаетс  в единичное состо ние. Элемент И 3 закрыт по двум входам низкими потенциалами входной шины 13 и с выхода элемента 2 задержки соответстве1П1о , и открыт по третьему входу высоким .потенциалом с йыхода триггера 8, элемент И 9 закрыт по входу низким потенциалом с выхода элемента 6 задержки. Входна  последовательность импульсов с периодом следовани  Т поступает с входной шины 13 (фиг.2а)на входы элементов ИЛИ 1 и И 3. На другой вход элемента И 3 импульсы входной последовательности поступают с выхода элемента ШШ 1 через элемент 2 задержки (фиг, 2о), врем  задержки которого равно Т, т.е. со сдвигом на один период по отношению к импульсам входной последовательности, С поступлением первого ш шульса входной последовательности на вход элемента И 3 последний остаетс  закрытым по другому входу низким потенциалом с выхода элемента 2 задержки. Через врем , равное Т, на входе элемента И 3 по вл етс  второй импульс входной последовательности, а на другом его входе - первый Ш пульс последовательности, задержанный злементом 2 задержки. При этом элемент И 3 открываетс  и импульс с его выхода (йиг.2б) проходит через элемент ИЛИ 10 на выходную шину 15 ( фиг.2 к). Одновременно импульс с выхода элемента И 3 поступает на вход элемента 4 задержки и через элемент ШШ 11 на вход формировател  12, на выходе которого по окончании входного импульса (по заданному фронту) фop иpyeтc  короткий импульс (фиг, 2д), переключаю1чий триггер 8 в нулевое состо ние (фиг. 2 е), после чего низким потенциалом с выхода триггера закрываютс  элементы И 3 и 9, Через врем , равное Т, от момента по влени  первого сигнала на выходе элемента И 3 (на входе элемента 4 задерлски ) по вл етс  первйй импульс на 3 выходе элемента 4 задержки (фиг.2г) который поступает на входы элементов 5 и 6 задержки, на вход элемента ИЛИ 1 и через элемент ИЛИ 7 на первый вход триггера 8, переключа  его в единичное состо ние. При этом высо кий потенциал с выхода триггера 8 от крывает элемент И 3 и поступающие на его входы третий импульс входной последовательности и задержанный вто рой импульс последовательности снова открывают элемент ИЗ, выходной импульс которого через элемент ШИ 10 поступает на выходную шину 15 (фиг. 2). Выходной импульс элемента И 3 снова поступает на вход элемента 4 задержки и через элемент ИЛИ 11 на вход формировател  12, который по окончании входного сигнала переключа ет триггер В в нулевое .состо ние.При этом низкий потенциал с выхода триггера 8 закрывает элементы И 3 и 9. Врем  задержки элемента 6 задержки выбираетс  несколько больше длительности импульса -и Выходной импульс элемента 6 задержки (фиг.2) поступает на вход элемента И 9, закрытого к этому времени низким потенциалом с выхода триггера 8. В случае пропадани  на входной шине 13 очередного (четвертого) импульса входной последовательности элемент И 3 остаетс  закрытым. Импульс с выхода элемента 4 задержки (фиг. 2г) поступает на входы элемента 5 задержки, элемента 1 и через элемент 6 задержки на вход элемента И 9, открытого по входу высоким потенциалом с выхода триггера 8. При этом на выходе элемента И 9 формируетс  импульс замены, который пос тупает на выходную шину 14 (фиг.2 и),, подключаемую к сигнализатору пропадани  входных импульсов, и на входы элементов ИЛИ 10 и 11. С выхода элемента ИЛИ 10 импульс замены поступает на выходную шину 15 устройства (фиг,2 к), восстанавлива  входную пос ледовательность. Импульс с выхода элемента ИЛИ 11 поступает на вход формировател  12, выходной сигнал ко торого устанавливает триггер 8 в нулевое состо ние. Таким образом, в случае пропадани  импульса во входной последовательности импульс замены формируетс  на выходе устройства через врем  Т от ожидаемого момента прихода пропав 02ч шего входного и myльca. К моменту по влени  на шине I3 очередного импульса входной последовательности импульс с выхода элемента 5 задержки (фиг. врем  задержки которого равно Т, поступает через элемент ИЛИ 7 на первый вход триггера 8 и устанавливает его в единичное состо ние . Сигнал с выхода триггера 8 открывает элемент И 3. Одновременно на вход элемента И 3 поступает импульс с вьпхода элемента 4 задержки, задержанный на врем  Т элементом 2 задержки, поэтому очередной (п тый) импульс входной последовательности открывает элемент И 3, выходной сигнал которого вновь поступает на выходную шину 15 (через элемент ИЛИ 10)у на вход элемента 4 задерлжи и через элемент ШШ 1 1 на вход формировател  12. По окончании cepiffl (пачки) входных импульсов через врем , равное Т+ Т , на выходе элемента И 9 формируетс  импульс замены, который поступает на выходные шины 14 и 15 и через элемент Ш1И 11 на вход формировател  12 импульсов, выходной сигнал которого переключает триггер 8 в нулевое состо ние. Затем последний импульс с выхода элемента 5 задержки переключает триггер В в исходное (единичное) состо ние, после чего устройство готово к следующей входной последовательности импульсов. Таким образом, при поступлении на входную шину 13 cepiiH импульсов с периодом следовани  Т на выходной шине 15 вьщел етс  аналогична , сдвиHi та  на один период Т, сери  импульсов , количество импульсов в которой равно количеству импульсов входной серии, а длительности выходных импульсов равны длительности входных импульсов. - При пропадании на входной шине одного из импульсов последовательности на выходе элемента И 9 формируетс  импульс замены, который поступает на выходную шину 14, подключаемую к сигнализатору пропадани  входных импульсов , а также через элемент ИШ1 10 на выходную шину 15, восстанавлива  ходную последовательность. Триггер 8, выход которого подклюен к входу элемента И 3, открьшает лемент И 3 каждый раз к моменту повлени  импульса контролируемой пос- ледовательности и закрывает аго сразу по окончании импульса, позтомур если на входной шине 13 нар ду с сигналами входной последовательности будут по вл тьс  импульсы помех,они не пройдут на выход устройства. Формула изобретени  Устройство дл  обнаружени  потери импульса, содержащее три элемента ИЛИ, два элемента И, два элемента задержки , формирователь импульсов, триггер, две выходные шины л входную шину, соединенную с первым входом первого элемента И, второй вход которого подключен к первому входу -второго элемента И и к выходу триггера), первый вход которого соединен с выходом первого элемента ИЛИ, первый вход которого соединен с выходом пер вого элемента задержки, вход которого подключен к первому входу второго элемента HJDi, при этом вьпсод второго элемента И соединен с первой вы Ходной шиной и с первым входом : третьего элемента ИЛИ, выход которого соединен с второй выходной шиной, отличающеес  тем, что, с целью повьппени  помехоустойчивости и расширени  функциональных возможностей , в него дополнительно введены два элемента задержки и -элемент ШШ, выход которого Через второй элемент задержки подключен к третьему входу первого элемента И, выход которого соединен с входом первого элемента задержки и с вторым входом третьего элемента ИЛИ, первый вход которого подключен к второму входу второго элемента ИЛИ, выход которого через формирователь импульсов соединен с вторым входом триггера, при- чем первый вход дополнительного элемента ИЛИ подключен к входной шине, а его второй вход - к выходу первого элемента задержки и к входам первого и второго дополнительных элементов задержзсн, выходы которых соединены соответственно с вторыми входами первого элемента ИЛИ и второго элемента И„The invention relates to a pulse technique and can be used in data reception and processing systems for detecting the loss of pulses in a sequence of pulses, as well as for restoring a pulse when it disappears in a controlled sequence; The purpose of the invention is to improve noise immunity and enhance functionality by eliminating the passage of interference pulses at the output of the device when they appear on the input bus in the intervals between the pulses of the monitored sequence, and also due to the possibility of using the device, dp control of a series of packets of pulses. Fig. 1 is a functional block diagram of the device for detecting the loss of a pulse; FIG. 2 shows timing diagrams explaining his work. A device for detecting the loss of a pulse contains an additional element OR 1, the second delay element 2, the first element AND 3, the first delay element 4, the first 5 and the second 6 additional delay elements, the first element OR 7 ,, trigger 8 the second element AND 9, the third 10 and second 11 elements OR, forg41 puller 12 pulses, input bus 13 ,, first 14 and second 15 output buses ,, Input bus 13 is connected to the first input of an AND 3 element, the second input of which is connected to the first input of the AND 9 element and trigger output 8, the first input of which is connected to the output of the house The element OR 7, the first input of which is connected to the output of the delay element 4, whose input is connected to the first input of the element 11, the output of the element 9 is connected to the output bus 14 and to the first input of the element 10, the output of which is connected to the output bus 15, the output of the SHS 1 element through the delay element 2 is connected to the third input of the AND 3 element whose output is connected to the input of the 4 delay element and to the second input of the OR 10 element, the first input of which is connected to the second input of the SHSh 1 I element whose output of the pulse former I2 is connected from the second m input of the trigger, the first input of the element OR 1 is connected to the input bus 13J and its second input - to the output of the element 4 sternly and to the inputs of the delay elements 5 and 6, the outputs of which are connected respectively to the second inputs of the element OR 7 and the element AND 9. The device works in the following way . In the initial state, by a reset pulse (not shown), the trigger 8 is set to one. Element And 3 is closed at two inputs by low potentials of the input bus 13 and from the output of element 2, the delay is 1P1o, and is open at the third input by a high potential from the trigger output 8, and element 9 is closed at the input by low potential from the output of delay element 6. The input pulse sequence with the following period T comes from the input bus 13 (Fig.2a) to the inputs of the OR 1 and AND 3 elements. To the other input of the AND 3 element the pulses of the input sequence are received from the output of the SHSh 1 element through the delay element 2 (Fig 2O) whose delay time is T, i.e. with a shift of one period in relation to the pulses of the input sequence. With the arrival of the first pulse of the input sequence at the input of the element And 3, the latter remains closed at the other input by a low potential from the output of the delay element 2. After a time equal to T, the second pulse of the input sequence appears at the input of the AND 3 element, and the first W pulse of the sequence, delayed by the 2 delays, appears at its other input. In this case, the element AND 3 opens and the pulse from its output (yig.2b) passes through the element OR 10 to the output bus 15 (FIG. 2k). At the same time, the pulse from the output of the element I 3 arrives at the input of the element 4 of the delay and through the element SHSh 11 to the input of the former 12, the output of which at the end of the input impulse (at a given front) takes a short impulse (FIG. 2d) and switches the trigger 8 to zero state (fig. 2 e), after which the low potential from the trigger output closes the elements 3 and 9, after a time equal to T, from the moment of the appearance of the first signal at the output of the element 3 and 3 (at the input of the element 4 zaderlski) the first pulse on the 3rd output of the element 4 delay (figg) The first one is fed to the inputs of delay elements 5 and 6, to the input of the element OR 1 and through the element OR 7 to the first input of the trigger 8, switching it to one state. In this case, a high potential from the output of the trigger 8 opens the element I 3 and the third pulse of the input sequence arriving at its inputs and the delayed second pulse of the sequence again open the OZ element, the output pulse of which through the SHI element 10 enters the output bus 15 (Fig. 2 ). The output pulse of element 3 again enters the input of element 4 of the delay and through element OR 11 at the input of shaper 12, which, at the end of the input signal, switches trigger B to zero. The low potential from output of trigger 8 closes elements AND 3 and 9. The delay time of the delay element 6 is chosen somewhat longer than the pulse duration —and the output pulse of the delay element 6 (FIG. 2) is fed to the input of the AND 9 element closed by a low potential at that time from the output of the trigger 8. In case of a loss on the input bus 13 oche In the middle (fourth) pulse of the input sequence, the And 3 element remains closed. The pulse from the output of the delay element 4 (Fig. 2d) is fed to the inputs of the delay element 5, element 1 and through the delay element 6 to the input element And 9 open at the input high potential from the output of the trigger 8. At the same time, an output is generated at the output of element 9 replacement, which arrives at the output bus 14 (FIG. 2 and), connected to the signal impairment indicator of input pulses, and to the inputs of the OR 10 and 11 elements. From the output of the OR 10 element, the replacement pulse goes to the output bus 15 of the device (Fig. 2 k), restoring the input sequence. The pulse from the output of the element OR 11 is fed to the input of the generator 12, the output of which sets the trigger 8 to the zero state. Thus, in the case of a missing pulse in the input sequence, a replacement pulse is formed at the output of the device through time T from the expected arrival time of the missing input and myca. By the time the next pulse of the input sequence arrives on bus I3, the pulse from the output of delay element 5 (fig. Whose delay time is T goes through the OR element 7 to the first input of trigger 8 and sets it to one state. The signal from trigger output 8 opens element AND 3. At the same time, the input of element AND 3 receives a pulse from the input of delay element 4 delayed by time T by delay element 2, therefore the next (fifth) pulse of the input sequence opens AND 3, the output signal of which is again It arrives at the output bus 15 (through the element OR 10) at the input of the element 4 delayed and through the element ШШ 1 1 at the input of the generator 12. At the end of the cepiffl (packs) of the input pulses through time equal to T + T, the output of the element 9 is formed the replacement pulse that goes to the output buses 14 and 15 and through the element Sh1I 11 to the input of the imaging unit 12 pulses, the output signal of which switches the trigger 8 to the zero state. Then the last pulse from the output of the delay element 5 switches the trigger B to the initial (single) state then the device is ready to the next input pulse sequence. Thus, when pulses arriving at the input bus 13 cepiiH with a period of following T on the output bus 15 are similar, shifting by one period T, a series of pulses, the number of pulses equal to the number of pulses of the input batch, and the duration of the output pulses are equal to the duration of the input pulses. - When one of the impulses of the sequence disappears on the input bus at the output of element 9, a replacement impulse is generated, which is fed to the output bus 14 connected to the signal impairment indicator of the input impulses, as well as through the ICh1 element 10 to the output bus 15, restoring the input sequence. Trigger 8, the output of which is connected to the input of the element And 3, opens element 3 and 3 each time the impulse of the controlled sequence appears and closes it immediately after the end of the pulse, after the signal on the input bus 13, along with the input sequence signals appear interference pulses, they will not pass to the output device. The invention The device for detecting the loss of a pulse containing three OR elements, two AND elements, two delay elements, a pulse shaper, a trigger, two output buses and an input bus connected to the first input of the first element AND, the second input of which is connected to the first input of element AND to the trigger output), the first input of which is connected to the output of the first OR element, the first input of which is connected to the output of the first delay element, the input of which is connected to the first input of the second HJDi element, while The second element AND is connected to the first VOLUME bus and to the first input: the third OR element, whose output is connected to the second output bus, characterized in that, in order to increase noise immunity and enhance the functionality, two additional elements are introduced into it and ШШ, the output of which Through the second delay element is connected to the third input of the first element And, the output of which is connected to the input of the first delay element and with the second input of the third element OR, the first input of which is connected to The second input of the second OR element, the output of which is connected to the second trigger input through the pulse shaper, the first input of the additional OR element is connected to the input bus, and its second input is connected to the output of the first delay element and to the inputs of the first and second additional delay elements, the outputs of which are connected respectively to the second inputs of the first element OR and the second element AND "
SU853843244A 1985-01-16 1985-01-16 Device for detecting pulse loss SU1267602A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853843244A SU1267602A1 (en) 1985-01-16 1985-01-16 Device for detecting pulse loss

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853843244A SU1267602A1 (en) 1985-01-16 1985-01-16 Device for detecting pulse loss

Publications (1)

Publication Number Publication Date
SU1267602A1 true SU1267602A1 (en) 1986-10-30

Family

ID=21158388

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853843244A SU1267602A1 (en) 1985-01-16 1985-01-16 Device for detecting pulse loss

Country Status (1)

Country Link
SU (1) SU1267602A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 894851, кл. Н 03 К 5/20, 6.05.80. Авторское свидетельство СССР № 1064447, кл. Н 03 К 5/19, 29.10.82. *

Similar Documents

Publication Publication Date Title
US4694291A (en) Device for transmitting a clock signal accompanied by a synchronization signal
SU1267602A1 (en) Device for detecting pulse loss
RU1811003C (en) Device for separating pulses
SU839034A1 (en) Pulse shaper
SU741441A1 (en) Pulse synchronizing device
SU1706026A1 (en) Former of difference frequency of pulse signals
SU477531A1 (en) Periodic Pulse Isolation Device
SU1018217A1 (en) Device for discriminating the first and the last pulse in pulse burst
SU1707749A1 (en) Device for time division of signal pulses
SU1372326A1 (en) Device for majority sampling of asynchronous signals
SU1451840A1 (en) Pulse shaper
SU1226638A1 (en) Pulse discriminator
SU1292025A1 (en) Information reception device
SU1104663A1 (en) Selector of temporal superpositions of pulses
SU1661979A1 (en) Device for separating the first and the letter pulses in packet
SU493930A1 (en) Device for protecting telegraph equipment from splitting received signals
SU1367162A1 (en) Time-pulse code decoder
SU1181128A1 (en) Device for producing difference pulse frequency
SU711671A1 (en) Pulse shaper by front and drop
SU790248A2 (en) Pulse train duration selector
SU1064444A1 (en) Device for checking pulse sequences
SU993465A1 (en) Pulse discriminator
SU801308A1 (en) Device for regeneration of fields suncmronizing pulses
SU1095427A1 (en) Device for protecting against pulse noise
SU1091162A2 (en) Priority block