и-I Изобретение относитс к импульсной технике, а именно к устройствам, обеспечивающим формирование на своем выходе сигнала, соответствующего логической единице при по влении на его обоих входах напр жений. Цель изобретени - расширение области использовани путем обеспечени возможности использовани без ис . точника питани , при налггчии высоковольтных входных сигналов и обеспечение стабилизаи;ии уровн выходного нап р жени . На чертеже представлена принципиальна схема логического элемента И. Логический элемент И содержит пер вый и второй входы 1 и 2, которые подключены к первым выводам первого и второго резисторов 3 и 4, вторые выводь которых через третий резистор 5 подключены к общей шине и через по роговый элемент 6 подключены к базе первого транзистора 7 первого типа проводимости, эмиттер которого соеди нен с общей шиной, а коллектор через четвертый резистор 8 подключен к базе второго транзистора 9 второго ти па проводимости, коллектор которого соединен с выходом 10, а база - с вторыми выводами первого и второго резисторов 3 и 4. Логический элемент И работает следующим образом. При отсутствии входных напр жений на входах I и 2 логический элемент И не потребл ет электрической энергии, все его элементы обесточеньг, т.е.на этом этапе имеетс максимально возможна надежность логического элемента и максимально возможный коэффициент полезного действи . При наличии сигнала на одном из входов, например на входе 1 величиной 220В посто нного тока, на выходе делител напр жени на резисторах 3 и 5 напр жение (может быть от 5 до 7 В) меньше начала проводимости порогового элемента 6, который, например выполнен на стабилитроне с порогом проводимости 8 В, на выходе 10 напр жение равно нулю и транзисторы 7 и 9 закрыты. Если имеетс наличие на двух входах 1 и 2 сигнала, например по 220 В каждый, то напр жение на эмиттере транзистора 9 превысит уровень напр жени проводимости порогового элемента 6, вследствие чего чёреэ порогр1 162 вый элемент 6 потечет ток, которьй будет втекать в базу транзистора 7, транзистор 4 открываетс и ток его коллектора протекает через резистор 8 в базу транзистора 9 и насыщает этот транзистор, и на выходной шине 10 формируетс напр жение с величиной , определ емой величиной напр - жени на эмиттере транзистора 9, котора стабильна и равна напр жению проводимости порогового элемента 6. Ток на выходе 10 равен разности токов резисторов 3 и 4 и тока через пороговый элемент 6. При увеличении тока на выходе 10 ток через пороговый элемент 6 уменьшаетс и наоборот при, уменьшении тока на выходе 10 увеличиваетс ток через пороговый элемент 6. Это происходит из-за того, что ток резисторов 3 и 4 практически посто нен, так как величина сопротивлений резисторов 3 и 4 намного больше величины Сопротивлени резистора 5 и малого дифференциального сопротивлени открытого порогового элемента 6, и поэтому изменени токов на выходе 10 и пороговом элементе 6 одинаковы , но с разными знаками. Это обеспечивает стабилизацию выходной амплитуды при подключении к входу разных сопротивлений нагрузок. Если входной сигнал с одной из двух шин исчезнет, то напр жение на резисторе 5 становитс меньшим напр жени пробо порогового элемента 6, ток через него и транзисторы 7 и 9 становитс равным нулю и выходное напр жение равно нулю. Если необходимо,чтоб предложенное устройство работало с другими логическими элементами, реагирзтощими на величину выходного сопротивлени ,то иоследозательно с выходом 10 через резистор включают дополнительный транзистор (не показан), включенный по схеме с общим эмиттером, при этом при наличии напр жени на выходе 10 этот дополнительный транзистор будет насьпцен, а при отсутствии напр жени на выходе 10 - закрыт. Формула изобретени Логический элемент И, содержащий выход, два транзистора и четыре реsMCTopa , первые выводы первого и второго резисторов соединены соответственно с первым и вторым входами, а второй вывод первого резистора - с : первым выводом третьего резистора, отличающийс тем, что, с цепью расширени области использовани , в него введен пороговый элемент, а транзисторы выполнены разного типа проводимости, при этом эмиттер первого транзистора первого типа проводи12 : с 164 мости соединен с общей шиной и вторым выводом третьего резистора, база через пороговый элемент - с вторыми выводами первого и второго резисторов и эмиттером второго транзистора второго типа проводимости, коллектор которого подключен к выходу, а база через четвертый резистор соединена с коллектором первого транзистора.