SU849502A1 - Устройство согласовани - Google Patents
Устройство согласовани Download PDFInfo
- Publication number
- SU849502A1 SU849502A1 SU792759509A SU2759509A SU849502A1 SU 849502 A1 SU849502 A1 SU 849502A1 SU 792759509 A SU792759509 A SU 792759509A SU 2759509 A SU2759509 A SU 2759509A SU 849502 A1 SU849502 A1 SU 849502A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transistor
- resistor
- diode
- output
- bus
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Description
С54)УСТРОЙСТВО СОГЛАСОВАНИЯ
Изобретение относитс к радиотехнике и может использоватьс дл соединений цифровых логических узлов работающих с высокочастотными сигнал ми и использующих соединительные кабели . Известно устройство согласовани , содержащее токовый переключатель на двух транзисторах, у которых эмиттерные выводы транзисторов через резистор подключены к нулевой тине, коллек торный вывод второго транзистора подключен к выходной шине и через резистор- к шине питани , а базовый вывод - к источнику опорного напр жени , причем выход линии св зи соединен с анодом первого диода и с катодом второго диода, кат.од и анод которых соответственно подключены к шинам питани и нулевой шине Dj. Однако известное устройство имее-х сравнительно невысокую точность согла совани . Цель изобретени - повышение точ ности согласовани . . Дл этого в известное устройство введены третий транзистор, третий и четвертый диоды, третий резистор и переменный, резистор, причем катод третьего диода подключен к линии св зи, а анод - к базовому выводу первого транзистора, коллекторному выводу третьего транзистора .и к выводу третьего резистора, второй вывод которого подключен к шине питани , причем эмиттерный вывод третьего тра зистора через переменный резистор подключен к шине питани , а базовый вывод третьего транзистора подключен . к коллекторному выводу первого транakcTopa и к катоду четвертого диода,, анод которого соединен с шиной питани , подключенной к подвижному контакту переменного резистора. На чертеже приведена принципиальна электрическа схема предлагаемого устройства.
Устройство согласовани содержит токовый переключатель, выполненный на двух транзисторах 1 и 2, резисторы 3 и 4, линию 5 св зи, первый и второй диоды 6 и 7, третий диод 8, , третий транзистор 9, третий резистор 10, переменный резистор 11 и четвертый диод 12, предьщущий каскад на транзисторах 13 и 14.
Устройство работает следующим обр зон.
При по влении на выходе линии 5 уровн напр жени , соответствующего логической 1, третий диод 8 запираетс , и базовый вывод транзистора 1 оказываетс подключенным через третий резистор 10 к шине питани . Транзистор I и третий транзистор 9 открываютс . Ток, протекающий при этом через транзистор 1, создает на резисторе 3 падение напр жени , превьшающее величину опорного напр жени , подаваемого на базовый вывод транзистора 2. В результате транзистор 2 закрываетс , и его коллекторный вывод, а , следовательно , и выход устройства сказывгиотс подключенными через резистор 4 к шине источ шка питани (не показан} что соответствует состо нию логической 1.
При изменении логической информации на выходе линии 5 с логической 1 на О третий диод 8 отпираетс и закорачивает базовый вывод транзистора 1 на шину нулевого потенциала . При зтом транзистор 1 и третий транзистор 9 закрываютс , а транзистор 2 открываетс и на его коллекторном выводе, а , следовательно , и на выходе устройства формируетс уровень логического О.
Третий резистор 10, диоды 6 - 8, третий транзистор 9, переменный резистор 11 и четвертый даюд 12 выпо н ют роль нелинейной согласующей нагрузки на конце линии 5. Четвертый диод 12 используетс как пороговый элемент, который совместно с переменным резистором 11 задает величину тока третьего транзистора 9 и при этом не позвол ет заходить в режим насыщени транзистору 1..
Предлагаемое устройстве-позвол ет исключить воздействие переходных процессов, возникающих в линии св зи , на приемное устройство и обеспечивает большую помехоустойчивость и точность согласовани .
Claims (1)
1.Давидсон,Лейн.Применение диодов Дл демпфировани отражени сигналов в лини х передачи и устранени перегрузки логических схем.- Электроника , США, 4, 1976, с. 52-53. (прототип).
/3
-С)
-I
I-С
L.
j
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792759509A SU849502A1 (ru) | 1979-04-28 | 1979-04-28 | Устройство согласовани |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792759509A SU849502A1 (ru) | 1979-04-28 | 1979-04-28 | Устройство согласовани |
Publications (1)
Publication Number | Publication Date |
---|---|
SU849502A1 true SU849502A1 (ru) | 1981-07-23 |
Family
ID=20824875
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792759509A SU849502A1 (ru) | 1979-04-28 | 1979-04-28 | Устройство согласовани |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU849502A1 (ru) |
-
1979
- 1979-04-28 SU SU792759509A patent/SU849502A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1201491A (en) | Input buffer circuit for receiving multiple level input voltages | |
US4897564A (en) | BICMOS driver circuit for high density CMOS logic circuits | |
KR840002176A (ko) | 반도체 집적회로 장치 | |
GB782780A (en) | Improvements in or relating to electronic switches employing junction transistors | |
US4728815A (en) | Data shaping circuit | |
US4420786A (en) | Polarity guard circuit | |
US4549151A (en) | Pulse width modulator circuit with thermal breakdown prevention | |
EP0114320A2 (en) | Voltage offset producing circuit for use with a line receiver or the like | |
EP0092145B1 (en) | Transistor circuit | |
US4536665A (en) | Circuit for converting two balanced ECL level signals into an inverted TTL level signal | |
SU849502A1 (ru) | Устройство согласовани | |
EP0239841A2 (en) | Voltage output circuit | |
US4286179A (en) | Push pull switch utilizing two current switch circuits | |
JPH05335917A (ja) | トランスファーゲート及びこれを用いたダイナミック型分周回路 | |
US4677316A (en) | Logic circuit with threshold and built-in safety | |
SU1460771A1 (ru) | ТТЛ-элемент | |
US5324997A (en) | Delayed negative feedback circuit | |
SU1649651A1 (ru) | Электронный переключатель | |
JPH026685Y2 (ru) | ||
SU940308A1 (ru) | Логический вентиль | |
SU1149397A1 (ru) | Транзисторный переключатель | |
SU1173545A1 (ru) | Транзисторный ключ | |
RU1798911C (ru) | Аналоговый коммутатор | |
RU1830620C (ru) | Электронный ключ | |
JPS63227215A (ja) | 半導体スイツチ回路 |