SU1257844A1 - Реверсивный формирователь двоичного кода - Google Patents

Реверсивный формирователь двоичного кода Download PDF

Info

Publication number
SU1257844A1
SU1257844A1 SU843749581A SU3749581A SU1257844A1 SU 1257844 A1 SU1257844 A1 SU 1257844A1 SU 843749581 A SU843749581 A SU 843749581A SU 3749581 A SU3749581 A SU 3749581A SU 1257844 A1 SU1257844 A1 SU 1257844A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
elements
reversible counter
input
outputs
Prior art date
Application number
SU843749581A
Other languages
English (en)
Inventor
Эрнест Васильевич Вербец
Виктор Иванович Сбытов
Александр Феликсович Такса
Роберт Анатольевич Фомин
Original Assignee
Предприятие П/Я А-1845
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1845 filed Critical Предприятие П/Я А-1845
Priority to SU843749581A priority Critical patent/SU1257844A1/ru
Application granted granted Critical
Publication of SU1257844A1 publication Critical patent/SU1257844A1/ru

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Abstract

Изобретение может быть использовано в различных схемах цифровой автоматики, в частности в схемах управлени  пoлoжeниe 4 маркерной отметки индикаторного устройства. Цель изобретени  - повышение надежности функционировани  устройства. Формирователь содержит реверсивный счетчик 1, элементы И-НЕ 2 иЗ, , элемент И 4, шины 5, 6 -управлени  и вход 7. Введение логического блока 8, включающего элементы И 9 и 10 и элемент 1ШИ 11 и служащего дл  возврата реверсивного счетчика 1 в область ограничений в случае, когда по вл етс  одна из кодовых комбинаций , наход щихс  вне области ограничени , позвол ет значительно унеиьшнть врем  реакц на воздействие помехи. I ип.€ (Л с

Description

Изобретение относитс  к импульсной технике и может быть использовано в различных схемах цифровой автоматики , в частности в схемах управлени  положением маркерной отметки индикаторного устройства.
Цель изобретени  - повьшение надежности функционировани  путем уменьшени  времени реакции на воздействи  помех.
На чертеже показана структурна  схема реверсивного формировател  двоичного кода.
Реверсивный формирователь двоичного кода содержит реверсивный счетчик 1, первый 2 и второй 3 элементы И-НЕ и элемент И 4, выход которого соединен с тактовым входом реверсивного счетчика 1. Выходы последнего
соответствующие максимальному и мини- 20 да он становитс  равным числу 2, сра- мальному формируемому коду, соеди- батывает элемент И-НЕ 3, и отрица- нены с входами первого 2 и второго 3 элементов И-НЕ соответственно, выходы которых соединены с входами элементельным перепадом со своего выхода блокирует прохождение счетных импульсов через элемент И 4. Таким
та И 4, перва  5 и втора  6 шины уп- 25 образом, код счетчика может мен тьс 
в диапазоне чисел 2-11, т.е. в пределах области ограничени . Вместе с тем, если при первоначальном включении или при воздействии помехи в
30 счетчике по вл етс  код чисел О или 1, наход щихс  за областью ограничени , срабатьгеает элемент И 9 логического блока 8, так как в рассматриваемом случае этот элемент подклю35 чен к инверсным выходам 2, 3 и 4 разр дов счетчика 1, т.е. настроен на- состо ние О и I. При срабатывании элемента 9 его входной сигнал, пройд  через элемент ИЛИ 11 логического
40 блока 8, поступает иа 5 и R входы . счетчика и возвращает его в облас1 ь ограничени . Выбором входов 5, R разр дов счетчика 1 возможна его установка в любое из чисел области огра 5 ничени . Аналогично, если при первичном включении или воздействии помех в счетчике Г по вл етс  код одного из чисел 12 - 15, срабатывает элемент И 1Q логического блока 8, так как
50 элемент 10 в рассматриваемом случае подключен к пр мым выходам 3 и 4 разр дов счетчика I, т.е. настроен на .состо ние 12, 13, 4 и 15, и в этом случае выходной сигнал элемента 10
55 через элемент 11 возвращает счетчик
1 в область ограничени . Таким образом, если по тем или ионь1М причинам в счетчике по вл етс 
равлени  соединены с входом разрешени  сложени  и входом разрешени  вычитани  реверсивного счетчика 1 соответственно , которые соединены с дополнительными входами первого 2 и чторого 3 элементов И-НЕ, а дополнительный вход элемента И 4  вл етс  счетным входом 7 реверсивного формировател  двоичного кода, а также содержит логический блок 8, содержащий элементы И 9 и 10, входы каждого из которых соединен) с выходами реверсивного счетчика I дл  дешифрации недопустимых состо ний, а выходы элементов И 9 и 10 логического блока 8 соединены с входами элемента ИЛИ 1I, выход которого соединен с входами установки реверсивного счет- чика 1 в допустимое состо ние.
Функционирование устройства рассмотрим на примере четырехразр дного счетчика, имеющего рабочий диапа зон чисел от 2 до t1 и недопустиьые состо ни  О,,12 г 15. При этом на элементе И-НЕ 2 верхнего предела счета набран код числа 11, а на элементе И -НЕ 3 нижнего предела счета - код числа 2. Допустим, что в некоторый момент 19ремени имеетс  разрешающий , сигнал на шине сложени .5, код счетчика 1 находитс  внутри интервала чисел 2 -11, т.е. в пределах диапазона регулировани , а по входу 7
поступают счетт 1е импульсы. Эти импульсы через открытый элемент И 4 поступают на вход счетчика 1 и увеличивают его содержимое. При поступлеНИИ к счетчику 1 некоторого К-го импульса его содержимое; становитс  равным числу 11. При этом срабатывает элемент И-НЕ 2 и на его выходе образуетс  отрицательный перепад, блокирующий элемент И 4. В результате счетные импульсы с входа 7 не проход т через элемент И 4, следовательно, содержимое счетчика 1 не измен етс  и остаетс  равным числу П, т.е. верхнему пределу ограничени . Разблокировка элемента И 4 происходит только при изменении разрешени  направлени  счета. В этом случае код счетчика 1 начинает уменьшатьс , и когда он становитс  равным числу 2, сра батывает элемент И-НЕ 3, и отрица-
тельным перепадом со своего выхода блокирует прохождение счетных импульсов через элемент И 4. Таким
одна из кодовых комбинаций, наход щихс  вне области ограничени , вновь введенный логический блок возвращает счетчик в область ограничени , причем в предлагаемом устройстве 5 формируемый им код возвращаетс  в допустимые пределы за врем , определ емое только ско1юстью переходных процессов элементов логического блока и триггеров счетчика. Следовательно, 10 врем  возврата кода в допустимые пределы относительно мало, т.е. врем  реакции на воздействие помехи значительно меньше , что повьщ1ает надежность функционировани  ус- 15 тройства.:

Claims (1)

  1. Формула изобретени 
    Реверсивньгй формирователь двоич- 20 ного кода, содержащий реверсивный счетчик, первый и второй элементы И-НЕ и элемент И, выход которого соединен с тактовым входом реверсивного счетчика, выходы которого соответст-25 вующие максимальному и минимальному
    Редактор Т.Митейко
    Составитель О;Скворцов .
    Техред И.Верес Корректор С.Черни
    Заказ 5041/58Тираж 816Подписное
    ВИНИЛИ Государственного комитета СССР
    по делам изобретений и открыт 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна , 4
    формируемым кодам, соединены соответственно с входйми Первого и второго элементов И-НЕ, выходы которых соединены с входами элемента И, перва  и втора  шины управлени  соединены соответственно с входом, разре- щени  сложе ни  и входом разрешени  вычитани  реверсивного счетчика, которые соединены с дополнительными входами соответственно первого и вто рого элементов И-НЕ, а дополнительный вход элемента И  вл етс  счетным входом реверсивного формирова- твлц двоичного кода, отличающийс  тем, что, с целью повышени  надежности функционировани , з него введен логический блок, содержащий элементы И, входы каждого из которых соединены с выходами реверсивного счетчика дл  дешифрации недопустимых состо ний, а выходы элементов И пог ического блока соединены с входами элемента ШШ; выход которого соединен с входами установки реверсивного счетчика в допустимое состо ние.
SU843749581A 1984-06-05 1984-06-05 Реверсивный формирователь двоичного кода SU1257844A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843749581A SU1257844A1 (ru) 1984-06-05 1984-06-05 Реверсивный формирователь двоичного кода

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843749581A SU1257844A1 (ru) 1984-06-05 1984-06-05 Реверсивный формирователь двоичного кода

Publications (1)

Publication Number Publication Date
SU1257844A1 true SU1257844A1 (ru) 1986-09-15

Family

ID=21122399

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843749581A SU1257844A1 (ru) 1984-06-05 1984-06-05 Реверсивный формирователь двоичного кода

Country Status (1)

Country Link
SU (1) SU1257844A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент DE № 1921425, кл. 21 а 36/22, Н 03 К 21/30, 1966. Патент GB R 1260614, кл. Н 03 К 21/30, G 4 А, 1967. *

Similar Documents

Publication Publication Date Title
SU1257844A1 (ru) Реверсивный формирователь двоичного кода
GB1569888A (en) Electronic counting apparatus
US4660217A (en) Shift register
SU1480123A2 (ru) Реверсивный формирователь двоичного кода
SU1325710A1 (ru) @ -Разр дный шифратор
SU1188728A1 (ru) Устройство дл реализации булевых функций
SU1298745A2 (ru) Устройство дл формировани исполнительных адресов
SU1084749A1 (ru) Устройство дл допускового контрол последовательностей импульсов
SU416882A1 (ru)
SU1661774A1 (ru) Устройство дл адресации блоков пам ти
SU1757105A1 (ru) Шифратор дес тичного кода в двоичный код
US4053793A (en) Modular logic circuit for performing different logic functions
SU1182489A1 (ru) Устройство дл разгона и торможени двигател исполнительного механизма
SU1196854A1 (ru) Устройство дл вычислени квадратного корн из суммы квадратов чисел
SU1378053A1 (ru) Устройство дл контрол
SU1196421A1 (ru) Устройство дл определени пор дковых номеров ванн гальваноаппарата
SU1642588A1 (ru) Шифратор позиционного кода
SU1325688A1 (ru) Счетчик импульсов
SU318931A1 (ru) СТРУЙНЫЙ ТРИГГЕРНЫЙ СЧЕТЧИК11^лтши1}т^:мтI Bi'iBJ'iHOTESiA
SU1095217A1 (ru) Устройство дл дистанционного управлени
SU920700A1 (ru) Многофункциональный логический модуль
SU1608654A1 (ru) Устройство дл возведени в степень @ -разр дных двоичных чисел
SU736379A1 (ru) Реверсивный счетчик
SU1517017A1 (ru) Устройство дл вычислени симметрических булевых функций
SU458100A1 (ru) Реверсивный счетчик