SU1256197A1 - Разностный счетчик импульсов - Google Patents
Разностный счетчик импульсов Download PDFInfo
- Publication number
- SU1256197A1 SU1256197A1 SU843808624A SU3808624A SU1256197A1 SU 1256197 A1 SU1256197 A1 SU 1256197A1 SU 843808624 A SU843808624 A SU 843808624A SU 3808624 A SU3808624 A SU 3808624A SU 1256197 A1 SU1256197 A1 SU 1256197A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- inputs
- decoder
- elements
- outputs
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение может быть использовано в измерительных устройствах. Цель изобретени - повышение надежности счетчика. Счетчик содержит реверсивный счетчик 1, элементы ИЛИ 2 и 3, элементы И 4-7, дешифратор 10 и RS-триггер 12. Соединение выхода дешифратора 10 с S-входом триггера , а дополнительного выхода - с вторым входом элемента И 6 позвол ет достичь поставленную цель. 1 табл. 2 ил. 4 I/ f 1 I (Л F ТГ
Description
Изобретение относитс к импульсной технике и может быть использовано в измерительных устройствах.
Целью изобретени вл етс повышение надежности устройства.
На фиг.1 приведена структурна схема разностногб счетчика импульсов на фиг.2 - пример схемы дешифратора
Устройство содержит реверсивный счетчик 1, входы сложени и вычита- ни которого подключены к выходам соответственно первого 2 и второго 3 элементов ИЛИ, первые входы которых соединены с выходами соответственно первого 4 и второго 5 элемен- тов И, первые входы которых соединены с первыми входами соответственно третьего 6 и четвертого 7 элементов И и подключены соответственно к первому 8 и второму 9 входам уст- ройства. Выходы разр дов счетчика
Iсоединены с соответствующими входами дешифратора 10, первый выход
I1которого соединен с R-входом триггера 12, S-вход которого подклю- чей к второму 13 выходу дешифратора Пр мой и инверсньй выходы триггера
12 соединены соответственно с вторыми входами первого и второго элементов И, второй вход Третьего эле- мента И соединен с вторым входом четвертого элемента И и подключен к дополнительному выходу 14 дешифратора .,
Устройство работает следзтощим образом.
Состо ние схемы определ етс состо ни ми сигналов на выходах де- шифратора 10. Дл случа 3-разр дного счетчика на выходах дешифра- тора 10 должны вьфабатыватьс сигналы в соответствии с таблицей.
97 .. 1
В исходном состо нии реверсивный счетчик 1 содержит число 2 /2. На первом и втором выходах дешифратора 10 уровень логического О,на допол- нительном-уровень логической 1. Триггер 12 при этом находитс в состо нии 1 (пр мой 1, инверсный О), блокиру по инверсному выходу элемент И 5.
При по влении на входе 9 импульсного сигнала он проходит через логические элементы И 7 и РШИ 3 на вход (+) реверсивного счетчика, увеличи-: ва его содержимое на единицу. Триггер остаетс в прежнем состо нии. . Если второй импульс по вл етс на входе 8, то он проходит через логические элементы И 6 и ИЛИ 2 на вход (-) реверсивного счетчика, устанавлива его в исходное состо ние . Триггер остаетс в прежнем сос2 то нии. По вление на входе 8 (- -1)
2
импульсов подр д не приводит К изменению состо ни триггера.
При прохождении на вход 8 (2 /2) импульсов триггер устанавливаетс в состо ние О по установившемус единичному уровню первого выхода дешифратора . При этом триггер 12 блокирует первый элемент И 4, а дополнительный выход дешифратора - третий 6 и четвертый 7 элементы И. По вление последующих импульсов на входе 8 не приводит к каким-либо изменени состо ни счетчика.
Следующий импульс, поступающий по входу 9, проходит через элемент И 7 и элемент ИЛИ 3 на вход (+) реверсивного счетчика и увеличивает содержимое счетчика. При этом на пр мом и инверсном выходах дешифратора устанавливаетс уровень логического О, на дополнительном - уровень логической 1, который снимает блокировку элементов с элементов И 6 и 7.
Последующие (2 -1) импульсов подр д на входе 9 не привод т,к изменению состо ни триггера.
При прохождении на вход 9 следующего импульса триггер знака устанавливаетс в единичное состо ние по установившемус единичному уровню второго выхода дешифратора. При по влении следующего импульса на входе 8,он проходит через элемент И 4 и элемент ИЛИ 2 на вход (-) и умень31
шает положительное число счетчика. При этом на первом и втором выходах дешифратора устанавливаетс уровень логического О, на дополнительном - логической 1. Если подать на вход 8 (2 - 1) импульс, устройство придет в исходное состо ние.
Claims (1)
- Формула изобретениРазностный счетчик импульсов, содержащий реверсивный счетчик, входы сложени и вычитани которого под- ключены к выходам соответственно первого и второго элементов ИЛИ, первые входы которых соединены с выходами соответственно первого и второго элементов И, первые входы которых соединены с первыми вхо561974дами соответственно третьего и четвертого элементов И и подключены соответственно к первому и второму входам устройства, выходы разр дов 5 счетчика соединены с соответствующими входами дешифратора, первый выход которого соединен с R-входом триггера, пр мой и инверсный выходы которого соединены соответственно0 с вторыми входами первого и второго элементов И, второй вход третьего элемента И соединен с вторым входом четвертого элемента И, отличающийс тем, что, с цельюS повышени надежности, второй выход дешифратора подключен к S-входу триггера, а дополнительный выход дешифратора соединен с вторым входом третьего элемента И.0/77 C(je/77vu/ a7 V V / V V///Составитель П. Смирнов Редактор И. Шулла Техред А.Кравчук Корректор М. ДемчикЗаказ 4836/57 Тираж 816Подписное. ВНИИПИ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д. 4/5Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна ,
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843808624A SU1256197A1 (ru) | 1984-11-05 | 1984-11-05 | Разностный счетчик импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843808624A SU1256197A1 (ru) | 1984-11-05 | 1984-11-05 | Разностный счетчик импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1256197A1 true SU1256197A1 (ru) | 1986-09-07 |
Family
ID=21145302
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843808624A SU1256197A1 (ru) | 1984-11-05 | 1984-11-05 | Разностный счетчик импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1256197A1 (ru) |
-
1984
- 1984-11-05 SU SU843808624A patent/SU1256197A1/ru active
Non-Patent Citations (1)
Title |
---|
Патент US № 3691353, кл. Н 03 К 23/00, 1970. Авторское свидетельство СССР № 666646, кл. Н 03 К 23/02, 1975. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE3687407D1 (de) | Logische schaltung mit zusammengeschalteten mehrtorflip-flops. | |
SU1256197A1 (ru) | Разностный счетчик импульсов | |
SU1213533A1 (ru) | Удвоитель частоты | |
SU1443171A1 (ru) | Делитель частоты следовани импульсов | |
SU1223228A1 (ru) | Устройство дл выделени и вычитани первого импульса из последовательности импульсов | |
SU1354191A1 (ru) | Микропрограммное устройство управлени | |
SU765804A1 (ru) | Устройство дл возведени в квадрат | |
SU1361560A1 (ru) | Устройство дл контрол схем сравнени | |
SU1256154A1 (ru) | Тактируемый УК-триггер | |
SU1221726A1 (ru) | Устройство дл задержки импульсов | |
SU1177816A1 (ru) | Устройство дл имитации неисправностей ЭВМ | |
SU1302436A1 (ru) | Преобразователь бипол рного кода | |
RU2072567C1 (ru) | Резервированная ячейка памяти | |
SU1226627A1 (ru) | Устройство дл устранени вли ни дребезга контакта | |
SU1352629A1 (ru) | Селектор импульсов по длительности | |
SU1228247A1 (ru) | Устройство дл задержки сигнала | |
SU1224789A1 (ru) | Устройство дл измерени временных интервалов | |
SU1269044A1 (ru) | Устройство дл допускового контрол пиковых значений напр жени | |
SU1239857A1 (ru) | Счетное устройство с контролем | |
SU1238216A1 (ru) | Синхронный детектор изменений входного сигнала | |
SU1088114A1 (ru) | Программируемый преобразователь код-временной интервал | |
SU1621155A1 (ru) | Устройство дл подавлени дребезга контактов @ выключателей | |
SU1339875A1 (ru) | Д-триггер | |
SU1259479A1 (ru) | Цифровой широтно-импульсный модул тор | |
SU1188868A1 (ru) | Пороговое устройство |