SU1239883A1 - Формирователь сигнала с угловой манипул цией - Google Patents
Формирователь сигнала с угловой манипул цией Download PDFInfo
- Publication number
- SU1239883A1 SU1239883A1 SU843783431A SU3783431A SU1239883A1 SU 1239883 A1 SU1239883 A1 SU 1239883A1 SU 843783431 A SU843783431 A SU 843783431A SU 3783431 A SU3783431 A SU 3783431A SU 1239883 A1 SU1239883 A1 SU 1239883A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- signal
- shift register
- inputs
- outputs
- code
- Prior art date
Links
Landscapes
- Dc Digital Transmission (AREA)
Abstract
Изобретение относитс к св зи. Повьшаетс точность формировани . Устр-во содержит два формировател опорных частот (ФОЧ) 1 и 4, два регистра сдвига (PC) 2 и 7, коммутатор 3, кодопреобразователь 5, сумматор 6, блок пам ти 8. Использование цифрового формировани сигнала с угловой манипул цией исключает AM огибающей выходного сигнала и тем самж повьшает точность формировани . Поскольку при формировании сигнала отсутствуют скачки фазы на Т , 7Г/2, ir/4, то при его прохождении через частотно-ограниченные цепи уменылаютс амплитудные искажени сигнала, что приводит к повышению помехоустойчивости приема . Цель достигаетс введением блока пам ти 8, PC 7, коммутатора 3, ФОЧ 4. 1 ил. i (Л
Description
Изобретение относитс к св зи и может найти применение в системах передачи данных с угловой манипул цией
Цель изобретени - повышение точности формировани .
На чертеже изображена структурно- электрическа схема устройства.
Устройство содержит первый формирователь 1 опорных частот, первый
регистр 2 сдвига, коммутатор 3, второй формирователь 4 опорных частот , кодопреобразователь 5, сумматор 6, второй регистр 7 сдвига и блок 8 пам ти.
Устройство работает следующим образом .
Первый формирователь I опорных частот формирует импульсные последовательности с частотами следовани
импульсов f, f и fQft,
где fц - несуща частота выходно- ного сигнала устройства;
f,. тактова частота, причем п 2 гп (К 1,2,3,... - кратность передачи , ,2,3,... - количество ступеней аппроксимации);
f д„ - частота необходима дл работы второго формировател 4 опор- лых частот, причем foo .I/T (Т - длительность единичного элемента ин формационной последовательности).
Импульсные последовательности с частотами следовани f и f с первого и второго выходов первого фор-1 мировател I опорных частот поступают соответственно на тактовый и информационный входы первого регистра 2 сдвига, число разр дов которого равно п. При этом на выходах разр дов первого регистра 2 сдвига формируетс набор периодических импульсных последовательностей, имеющих одинаковый период, равный /f и фазовый сдвиг друг относительно друга , равньй 2 н/п рад. Причем фазовый сдвиг между выходными последовательност ми первого и п-го р азр дов первого регистра 2 сдвига составл ет также 2 |Г/п рад. Выходы каждого разр да первого регистра 2 сдвига подключены к информационным входам коммутатора 3.
От источника сообщени каждые Т сек поступают информационные символы на третий вход кодопреобразовател 5 и на второй вход второго формировател 4 опорных частот, на первый вход которого с третьего выхода пер
.
12398832
вого формировател I опорных частот поступает опорна частота f, . Во втором формирователе 4 опорных частот осуществл етс прив зка поступающей на его вход информационной последовательности к внутренней тактовой частоте устройства. Кроме того , второй формирователь опорных частот формщэует из опорной частоты
(JP тактовые частоты, необходимые
5
0
f
0
Эти
f.
где
дл работы кодопреобразовател 5 (f, и f ) и блока 8 пам ти (f,). частоти определены соотношени ми
,-B.f,B/K,f, 2-2-2,
Б - скорость передачи информации;
р - количество скачков фазы в пределах одной ступени ап- роксимации.
В кодопреобразователе 5 осуществл етс преобразование последовательного информационного кода, поступа- . ющего от источника сообщени , в па- раллельный код Гре , а также производитс группирование входной информации в биты, дибиты, требиты и т.д. в соответствии с кратностью передачи . Кодоп1: еобразователь 5 содер- 0 жит К-разр дный регистр сдвига, К - ,разр дный регистр пам ти и преобразователь кода.
Выходной сигнал кодопреобразова- :тел 5, представл ющий из себ К- разр дный код, поступает на первые входьк сумматора 6, в котором проис- ходит суммирование этого кода с (K+log ra)-разр дным кодом, поступа- ЙЛВД1М на вторые входы сумматора 6 с- выхода второго регистра 7 сдвига. Одновременно выходной сигнал второго регистра 7 сдвига поступает на управл ющие входы коммутатора 3, а котором осуществл етс коммутаци выходов разр дов первого регистра 2 сдвига на выход устройства в соответствии с поступак цим кодом так, что при изменении этого кода на единицу коммутатор 3 переключаетс на выход следующего (соседнего) разр да первого регистра 2 сдвига, а фаза выходного сигнала коммутатора 3 получает приращение i с; 27/п рад.
Результаты суммировани двух ко- 55 дов в сумматоре 6 импульсов считывани , поступающего с выхода блока 8 пам ти на тактовый вход второго регистра 7 сдвига, записываютс в пос5
50
ледний и хран тс в нем до поступлени следующего импульса считывани Последовательность импульсов счк- тывани формируетс в блоке 8 .пам ти из адресной последовательности импульсов (f), поступающей с третьего выхода второго формировател 4 опорных частот на первый вход блока 8 пам ти. Последовательность импульсов следующих с частотой f , поступающа с второго выхода второго формировател 4 опорных частот на второй вход блока 8 пам ти, служит дл установки адресного регистра последнего в исходное состо ние по окончании цикла формировани единичного элемента сигнала. Количество импульсов считывани и их взаимное рас- положение на временном интервале
формировани единичного элемента сиг-20 ни , что повышает помехоустойчи- нала определ етс необходимым законом изменени фазы выходного сигнала устройства. Элементы последовательности импульсов считывани записаны в блоке 8 пам ти и при их считывании на выходе последнего по вл ютс импульсы, под действием которых во второй регистр 7 сдвига переписываетс из сумматора 6 значение пре- дащущей суммы кода, хранившегос во втором регистре 7 сдвига, и кода, по- ступанщего на сумматор 6 от кодопреобразовател 5. При этом на выходе сумматора 6 по вл етс результат последующего суммировани этих кодов, который переписываетс во второй регистр 7 сдвига при поступлении следующего импульса считывани .
Таким образом, закон изменени фазы выходного сигнала представл ет собой ступенчатую функцию с шириной
25
i 30
35
40
вость приема.
Поскольку при формировании сиг ла в предлагаемом устройстве отсу ствуют скачки фазы на и , ft /2, 1Г . то при прохождении этого сигнала рез частотно-ограниченные цепи бу значительно уменьшены амгшитуднь е искажени сигнала, что также прив дит к повышению помехоустойчивост приема.
Claims (1)
- Формула изобретенФормирователь сигнала с углово манипул цией, содержаний кодопрео разователь, первый регистр сдвига сумматор и первый формирователь оп ных частот, отличающийс тем, что, с целью повышени точно формировани , в него введены блок пам ти, второй регистр сдвига, ком мутатор и второй формирователь опо ных частот, причем выходы кодопре- ,образовател подключены к первым входам сумматора, выходы которого подалючены к информационным входам второго регистра сдвига, выходы ко торого подключены к вторым входам сумматора и к управл ющим входам к мутатора, информационные входы кот рого соединены с выходами первого гистра сдвига, при этом первый, вт рюй и третий BHXOfpJ первого формир вател опорных частот подключены с ответственно к тактовому и информа ционному входам первого регистра сдвига и к первому входу второго ф мировател опорных частот, первый.ступеньки по оси времени 41 Т/га р, (к)и высотой A(:f itf/nij где u(f -J1(К) - выходной двоичный код кодопре образовател 5, выраженный в цифрах дес тичного кода.Использование цифрового формировани сигнала с угловой манипул цией позвол ет исключить амплитудную модул цию огибающей выходного сигнала устройства и тем самым повысить точность формировани . Кроме того, дл формировани сигнала с произвольным законом изменени фазы не- сущей достаточно записать соответствующую ему цифровую копию в блок 8 пам ти. Измен количество ступе239883 нейапрексимации можно получать выходной сигнал устройства с требуемой точностью воспроизведени . Если при формировании последовательности5 следующих друг за другом элементов сигнала обеспечить приращени фазы при каждом передаваемом элементе сигнала только одного знака (например , + йЦ ), то вектор сигнала полу10 чает дополнительное вращение, скорость которого определ етс скоростью передачи и величиной изменени фазы. Это эквивалентно формиро- - ванию сигнала с частично подавлен15 ной боковой полосой, что приводит, в свою очередь, к увеличению энергии сигнала в полосе приемника и, кроме того к значительному уменьшению энергии внеполЬсного излуче20 ни , что повышает помехоустойчи-5i 30505вость приема.Поскольку при формировании сигнала в предлагаемом устройстве отсутствуют скачки фазы на и , ft /2, 1Г/4, . то при прохождении этого сигнала через частотно-ограниченные цепи будут значительно уменьшены амгшитуднь е искажени сигнала, что также приводит к повышению помехоустойчивости приема.Формула изобретениФормирователь сигнала с угловой манипул цией, содержаний кодопреобразователь , первый регистр сдвига, сумматор и первый формирователь опорных частот, отличающийс тем, что, с целью повышени точности формировани , в него введены блок пам ти, второй регистр сдвига, коммутатор и второй формирователь опорных частот, причем выходы кодопре- ,образовател подключены к первым входам сумматора, выходы которого подалючены к информационным входам второго регистра сдвига, выходы которого подключены к вторым входам сумматора и к управл ющим входам коммутатора , информационные входы кото- рого соединены с выходами первого регистра сдвига, при этом первый, вто- рюй и третий BHXOfpJ первого формировател опорных частот подключены соответственно к тактовому и информационному входам первого регистра сдвига и к первому входу второго формировател опорных частот, первый.$1239883второй и третий выходы которого под- выходом второго формировател опорных ключены соответственно к первому, частот и с тактовым входом второго второму тактовым входам кодопреовра- регистра сдвига,, а второй вход вто- зовател и к первому.входу блока па- рого формироватеш опорных частотм ти, второй вход и выход которого5 соединен с информационным входом ко- соединены соответственно с вторым допреобразовател .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843783431A SU1239883A1 (ru) | 1984-07-06 | 1984-07-06 | Формирователь сигнала с угловой манипул цией |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843783431A SU1239883A1 (ru) | 1984-07-06 | 1984-07-06 | Формирователь сигнала с угловой манипул цией |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1239883A1 true SU1239883A1 (ru) | 1986-06-23 |
Family
ID=21135772
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843783431A SU1239883A1 (ru) | 1984-07-06 | 1984-07-06 | Формирователь сигнала с угловой манипул цией |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1239883A1 (ru) |
-
1984
- 1984-07-06 SU SU843783431A patent/SU1239883A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР 646413, Кл. Н 03 С 3/00, 1975. Курицын С.А. и др. Формирование спектра сигнала при передаче данных. Электросв зь, 1975, 12, с.41-46. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3523291A (en) | Data transmission system | |
US4558454A (en) | Digital partial response filter | |
KR930011007B1 (ko) | 음정변환장치 | |
GB2054327A (en) | Data transmission system operating on the spread spectrum principle | |
EP0531100B1 (en) | Baseband pulse shaper for GMSK modulators | |
US4255742A (en) | Data communication code | |
US4646327A (en) | Waveform shaping apparatus | |
SU1239883A1 (ru) | Формирователь сигнала с угловой манипул цией | |
US3621221A (en) | Correlator with equalization correction | |
GB1434813A (en) | Transmission system | |
US4179672A (en) | Phase modulation system for combining carrier wave segments containing selected phase transitions | |
US4020449A (en) | Signal transmitting and receiving device | |
FR2302653A1 (fr) | Proced | |
US6239666B1 (en) | Uniform amplitude modulator | |
JP3419473B2 (ja) | デジタル直接位相変調回路 | |
CA2121195A1 (en) | Digital Signal Transmission Device for Improvement of Anti-Multipath Feature, a Method of the Same and Digital Signal Transmission Waveform | |
RU2109401C1 (ru) | Способ передачи и приема цифровой информации, устройство передачи и приема цифровой информации | |
JPH0254707B2 (ru) | ||
SU1259494A1 (ru) | Преобразователь кодов | |
SU1317427A1 (ru) | Способ последовательной передачи и приема информации | |
SU657435A1 (ru) | К-значный фазоимпульсатор сумматор | |
SU1190524A1 (ru) | Устройство дл декодировани корректирующих циклических кодов | |
SU1478344A1 (ru) | Устройство адаптивного приема дискретных сигналов | |
SU1598200A1 (ru) | Устройство дл цифрового формировани сигналов с амплитудно-фазовой модул цией и одной боковой полосой | |
JP2797415B2 (ja) | パルス幅変調装置 |