SU1234955A1 - Интегратор - Google Patents

Интегратор Download PDF

Info

Publication number
SU1234955A1
SU1234955A1 SU843796857A SU3796857A SU1234955A1 SU 1234955 A1 SU1234955 A1 SU 1234955A1 SU 843796857 A SU843796857 A SU 843796857A SU 3796857 A SU3796857 A SU 3796857A SU 1234955 A1 SU1234955 A1 SU 1234955A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
integrator
input
resistor
amplifier
Prior art date
Application number
SU843796857A
Other languages
English (en)
Inventor
Алексей Александрович Калистратов
Original Assignee
Kalistratov Aleksej A
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kalistratov Aleksej A filed Critical Kalistratov Aleksej A
Priority to SU843796857A priority Critical patent/SU1234955A1/ru
Application granted granted Critical
Publication of SU1234955A1 publication Critical patent/SU1234955A1/ru

Links

Landscapes

  • Photometry And Measurement Of Optical Pulse Characteristics (AREA)

Abstract

Изобретение относитс  к импульсной технике. Может быть использовано дл  преобразовани  формы сигнала. Цель изобретени  - расширение функциональных возможностей - достигаетс  путем обеспечени  интегрировани  малых уровней сигнала. Интегратор содержит резисторы 1 и 5, выходную шину 2, конденсатор 3, транзистор 4, входную шину 6. Дл  достижени  поставленной цели в интегратор введены операционный усилитель 7, светодиод 8, фотодиод 9, третий резистор 10, усилитель 11 и второй транзистор 12. Транзистор 4 работает в ключевом режиме, что существенно сокраш,ает врем  восстановлени  интегратора. 1 ил. В}(од интегратора J 6 (Л N5 СО 4 СО сд сд

Description

Изобретение относитс  к импульсной технике и может быть использовано дл  преобразовани  формы сигнала.
Целью изобретени   вл етс  расширение функциональных возможностей устройства путем обеспечени  интегрировани  малых уровней входного сигнала.
На чертеже приведена принципиальна  электрическа  схема предлагаемого интегратора .
Интегратор содержит первый резистор 1, первый выход которого соединен с выходной шиной 2 устройства и первой обкладкой конденсатора 3, параллельно которому подключен промежуток коллектор-эмиттер первого транзистора 4, второй резистор 5, первый вывод которого соединен с входной шиной 6 устройства, операционный усилитель 7, светодиод 8, фотодиод 9, третий резистор 10, усилитель 11, второй транзистор 12, коллектор которого соединен с второй обкладкой конденсатора 3, эмиттер - с обгцей шиной устройства, база через светодиод 8 - с общей шиной устройства, а через третий резистор 10 - с выходом операционного усилител  7, первый вход которого соединен с входной шиной 6 устройства , второй вход - с вторыми выводами второго и первого резисторов 5 и 1, фотодиод 9 подключен к первой и второй шинам входа усилител  11, перва  и втора  выходные шины которого соединены с базой и эмиттером первого транзистора 4.
Интегратор работает следующим обра- зом.
В исходном состо нии, когда напр жение на входе интегратора равно нулю, ток через резисторы 1 и 5 не протекает, напр жение на резисторе 5 равно нулю, а на выходе операционного усилител  7 - отрицательный уровень сигнала. Транзистор 12 закрыт, а через светодиод 8 протекает ток, вызывающий его свечение. Фотодиод 9 воспринимает сигнал от светодиод а 8, затем сигнал усиливаетс  усилителем 11. В исход- ном состо нии на выходе усилител  11 нулевой потенциал, который обеспечивает открытое состо ние транзистора 4, шунтирующего конденсатор 3.
При нарастании входного сигнала интегратора через резисторы 1 и 5 начинает про- текать ток, обус.товленный утечкой через коллектор - базовый и коллектор - эмиттер
5
o 0
-
0
5
5
5
ный переходы транзистора 12. На резисторе 5 по вл етс  напр жение, привод щее к переходу операционного усилител  7 в состо ние с положительным потенциалом на выходе . В результате транзистор 12 открываетс  и ток через светодиод 8 не протекает. По вл етс  напр жение на выходе усилител  11. Транзистор 4 закрываетс . Устройство переходит в режим интегрировани  входного сигнала .
Рассмотри.м процесс выключени  интегратора . Пусть в некоторый момент времени происходит спад входного сигнала. Напр жение на резисторе 5 за счет тока рар да конденсатора 3 мен ет знак, что приводит к по влению на выходе операционного усилител  7 отрицательного потенциала. Транзистор 12 закрываетс , а через светодиод 8 начи} ает протекать ток, что вновь приводит к по влению нулевого потенциала на выходе усилител  11 и открыванию разр дного транзистора 4. Транзистор 4 работает в ключевом режиме, что существенно сокращает врем  восстановлени  интегратора.

Claims (1)

  1. Формула изобретени 
    Интегратор, содержащий первый резистор , первый вывод которого соединен с выходной тиной устройства, первой обкладкой конденсатора, параллельно которому подключен промежуток коллектор-эмиттер первого транзистора, второй резистор, первый вывод которого соединен с входной шиной устройства, отличающийс  тем, что, с целью расширени  функциональных возможностей путем обеспечени  интегрировани  малых уровней входного сигнала, в него введен операционный усилитель, светодиод, фотодиод,третий резистор,усилитель, второй транзистор, коллектор которого соединен с второй обкладкой конденсатора, эмиттер - с общей шиной устройства, база - через светодиод с общей щиной устройства, а через третий резистор - с выходом операционного усилител , первый вход которого соединен с входной тиной устройства, второй вход - с вторыми выводами второго и первого резисторов, при этом фотодиод подключен к первой и второй шинам входа усилител , перва  и втора  выходные щины которого соединены с базой и эмиттером первого транзистора.
SU843796857A 1984-09-26 1984-09-26 Интегратор SU1234955A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843796857A SU1234955A1 (ru) 1984-09-26 1984-09-26 Интегратор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843796857A SU1234955A1 (ru) 1984-09-26 1984-09-26 Интегратор

Publications (1)

Publication Number Publication Date
SU1234955A1 true SU1234955A1 (ru) 1986-05-30

Family

ID=21140828

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843796857A SU1234955A1 (ru) 1984-09-26 1984-09-26 Интегратор

Country Status (1)

Country Link
SU (1) SU1234955A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Чурбаков А. В. Импульсные устройства с диодными оптронами. М.: 1980, с. 134, рис. 53. Авторское свидетельство СССР № 433630, кл. Н 03 К 5/12, 01.08.72. *

Similar Documents

Publication Publication Date Title
SU1234955A1 (ru) Интегратор
KR880010557A (ko) 발진회로
KR910007238A (ko) 증폭 회로
JPH0332113Y2 (ru)
SU1670774A1 (ru) Устройство дл разр да конденсатора
JPH01127265U (ru)
JPH0537549Y2 (ru)
KR900002359Y1 (ko) 펄스 지연 회로
JPS6412891A (en) Control device of dc motor
JPS645085A (en) Light output control circuit
KR930005832Y1 (ko) 펄스 트랜스를 이용한 전류감지회로
SU1406607A1 (ru) Развертывающий операционный усилитель
KR900000708Y1 (ko) 동기신호 스위칭회로
SU479043A1 (ru) Измерительный преобразователь электрических потенциалов
JPS54137944A (en) Signal processing circuit
SU1265965A2 (ru) Умножитель частоты следовани импульсов
SU1038977A1 (ru) Реле времени
JPS57194677A (en) Signal processing circuit of solid state image pickup device
KR860001362Y1 (ko) 전류원을 이용한 리세트 회로
KR930004651Y1 (ko) 고속동작에 적합한 출력단회로
SU1192112A1 (ru) Устройство дл усилени электрических напр жений
SU1401573A1 (ru) Триггер В.И.Турченкова с регулируемым гистерезисом
KR860000740A (ko) 프린터의 모터 드라이브(Motor drive)회로
JPS6262620A (ja) パルス変調光受光回路
JPS5918157U (ja) 着火表示を備えた燃焼器の自動放電停止装置