SU1192112A1 - Устройство дл усилени электрических напр жений - Google Patents

Устройство дл усилени электрических напр жений Download PDF

Info

Publication number
SU1192112A1
SU1192112A1 SU843759405A SU3759405A SU1192112A1 SU 1192112 A1 SU1192112 A1 SU 1192112A1 SU 843759405 A SU843759405 A SU 843759405A SU 3759405 A SU3759405 A SU 3759405A SU 1192112 A1 SU1192112 A1 SU 1192112A1
Authority
SU
USSR - Soviet Union
Prior art keywords
amplifier
output
inverting
deadband
order
Prior art date
Application number
SU843759405A
Other languages
English (en)
Inventor
Александр Степанович Буевич
Лев Леонидович Пацков
Original Assignee
Всесоюзный Научно-Исследовательский И Проектно-Конструкторский Институт Геофизических Методов Исследований,Испытания И Контроля Нефтегазоразведочных Скважин
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный Научно-Исследовательский И Проектно-Конструкторский Институт Геофизических Методов Исследований,Испытания И Контроля Нефтегазоразведочных Скважин filed Critical Всесоюзный Научно-Исследовательский И Проектно-Конструкторский Институт Геофизических Методов Исследований,Испытания И Контроля Нефтегазоразведочных Скважин
Priority to SU843759405A priority Critical patent/SU1192112A1/ru
Application granted granted Critical
Publication of SU1192112A1 publication Critical patent/SU1192112A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Abstract

1. устройство ДЛЯ. УСИЛЕНИЯ; ЭЛЕКТРИЧЕСКИХ НАПРЯЖЕНИЙ, содержа- щее широкополосный усилитель посто нного напр жени , инвертирующий интегрирующий усилитель и цепь отрица-тельной обратной св зи, о т л и - чающеес  тем, что, с целью повьшени  помехоустойчивости, в него введено N параллельных цепей, -.кажда  из которьк содержит последова-. тельно соединенные интегрирующую RC - цепь первого пор дка и формирователь зоны нечувствительности, включенных параллельно резистору инвертирующего интегрирующего усилител , а между выходом инвертируюв;его интегрирующего усилител  и i широкополосного усилител  посто нного напр жени  включена цепь.отриСО цательной обратной св зи.

Description

-(JL
лГт
т
во/ж.
2. Устройство по п,1, о т л и - чающеес  тем, что каждый формирователь зоны нечувствительности выполнен в виде двух транзисторов , базы и коллекторы которых
объединены, при этом эмиттер одного транзистора  вл етс  входом а эмиттер другого - выходом фор мировател  зоны нечувствительности .
Изобретение относитс  к измерительной технике и может быть испол зовано дл  усилени  медленно мен ющихс  напр жений на выходе различны датчиков при наличии помех в измери тельных цеп- х. Це|1ь изобретени  - повышение помехоустойчивости . . На фиг.1 изображена структурна  электрическа  схема предлагаемого устройства; -на фиг.2 - график изменени  напр жений на входе и выходе устройства при воздействии импульсной помехи; на фиг.З - такой же гр фик при резком (скачкообразном )из менении сигнала на входе. Предлагаемое устройство дл  уси лени  электрических напр жений содержит широкополосный усилитель посто нного напр жени  1, инверти- рукщий интегрирующий усилитель 2, цепь отрицательной обратной св зи 3 и W параллельных цепей, состо щих из интегрирую щей RC - цепи первого пор дка 4 и формировател  зоны нечувствительности 5. Предлагаемое устройство цп , . усилени  электрических напр жений работает следующим образом. При усилении медленно измен ющихс  напр жений все устройство работает в линейном режиме и выходной сигнал широкополосного усилител  посто нного напр жени  1 пропорционален скорости нарастани  входного сигнала. При большой скорости нарастани  входного .сигнала широкополосный усилитель посто нного напр жени  1 входит в режим ограничени  и все устройство начинает работать в нелинейном режиме. Этот режим характеризуетс , во-первых , линейным нарастанием напр жени  на выходе устройства и, во-вторых, происходит экспоненциальное нарастание напр жений на выходах интегрирующих RC - цепей первого пор дка 4. Посто нные времени этих цепей выбраны различ- ными, а так как пороговые напр жени  открывани  формирователей зоны нечувствительности 5 одинаковы, то первым открываетс  тот формирователь ЗОНЫ нечувствительности 5, перед которым включена интегрирующа  RC - цепь первого пор дки 4 с наименьшей .посто нной времени. После этого напр жение на выходе интегрирующей RC - цепи первого пор дка 4 зафиксируетс , а скорость нарастани  на выходе устройства возрастет, так как параллельно резистору инвертирующего интегрирующего усилител  2 через открытый формирователь зоны нечувствительное- ти 5 подключаетс  резистор интегрирующей RC -. цепи первого пор Дка 4. В дальнейшем, по мере зар да конденсаторов других интегрирующих RC - цепей первого пор дка 4 происходит последовательное открывание соответствующих формирователей зоны нечувствительности 5 и соответственно, последовательное увеличение скорости нарастани  напр жени  на выходе устройства (фиг.З). Увеличение .напр жени  на выходе прекратитс  в той момент, когда это напр жение придет в соответствие с напр жением на входе. Указанное соответствие определ етс  коэффициентом усилени  всего устройства в линейном режиме с учетом цепи отрицательной обратной св зи 3. После этого устройство вновь работает в линейном режиме. Реакци  устройства на импульсную помеху иллюст-; 3 рируетс  на фиг.2, она не зависит от амплитуды импульса и определ ет с  только его длительностью. Длительность импульса помехи на выходе устройства равна удвоенной длительности входного импульса. В качестве формирователей зоны нечувствительности 5 используютс  встречно-последовательно включенны эмиттерные переходы интегральных транзисторов. При подаче на формирователь зоны нечувствительности 5 напр жени  любой пол рности один из эмиттерных переходовсме12 щаетс  в пр мом направлении, другой - в обратном. При напр жении примерно 8В происходит лавинный пробой обратносмещенного перехода, при этом устойчивый режим пробо  наблюдаетс  при малых токах пор дка 10 мкА. Предлагаемый формирователь зоны нечувствительности 5 обладает большой шириной зоны нечувствительности , что позвол ет уменьшить посто нные времени интегрирующих RC - цепей первого пор дка 4 и снизить требовани  к смещению нул  примен емых в устройстве усилителей.
pu8. Z
и

Claims (2)

1. УСТРОЙСТВО ДЛЯ. УСИЛЕНИЯ' ЭЛЕКТРИЧЕСКИХ НАПРЯЖЕНИЙ, содержащее широкополосный усилитель постоян ного напряжения, инвертирующий интегрирующий усилитель и цепь, отрицательной обратной связи, отличающееся тем, что, с целью повышения помехоустойчивости, в него введено N параллельных цепей, -каждая из которых содержит последова—. тельно соединенные интегрирующую
RC - цепь первого порядка и формирователь зоны нечувствительности, включенных параллельно резистору инвертирующего интегрирующего усилителя, а между выходом инвертирующего интегрирующего усилителя и вводом широкополосного усилителя постоянного напряжения включена цепь отрицательной обратной связи.
211261101 ns6 >
11921 12
2. Устройство по п.1, о т л и чающееся тем, что каждый формирователь зоны нечувствительности выполнен в виде двух транзисторов, базы и коллекторы которых объединены, при этом эмиттер одного транзистора является входом, а эмиттер другого - выходом фор'мирователя зоны нечувствительности.
SU843759405A 1984-06-29 1984-06-29 Устройство дл усилени электрических напр жений SU1192112A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843759405A SU1192112A1 (ru) 1984-06-29 1984-06-29 Устройство дл усилени электрических напр жений

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843759405A SU1192112A1 (ru) 1984-06-29 1984-06-29 Устройство дл усилени электрических напр жений

Publications (1)

Publication Number Publication Date
SU1192112A1 true SU1192112A1 (ru) 1985-11-15

Family

ID=21126219

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843759405A SU1192112A1 (ru) 1984-06-29 1984-06-29 Устройство дл усилени электрических напр жений

Country Status (1)

Country Link
SU (1) SU1192112A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство. СССР №.438095, -кл. Н 03 Н 7/10, 1972.. Авторское свидетельство СССР . № 944073, кл. Н 03 F 3/34, 1982. *

Similar Documents

Publication Publication Date Title
KR850006275A (ko) 이득 제어 증폭기
SU1192112A1 (ru) Устройство дл усилени электрических напр жений
US3939365A (en) Pulse peak detector
US4142110A (en) Circuit to eliminate DC bias
US3445788A (en) Pulse-width modulation circuits
JPS5951178B2 (ja) パルス信号制御回路
KR880010425A (ko) 셈플홀드회로
JP2809549B2 (ja) 増幅装置
SU1406750A1 (ru) Импульсный усилитель со стабилизацией нулевого уровн
SU612390A1 (ru) Устройство дл автоматической регулировки усилени
SU1170362A1 (ru) Пиковый детектор
SU748505A1 (ru) Усилитель считывани
JPS5847891B2 (ja) 直流再生回路
KR100191304B1 (ko) 직류오프셋전압에 의한 자동이득 조절회로
SU1205264A1 (ru) Генератор напр жени треугольной формы
SU573860A2 (ru) Генератор пилообразного напр жени
JPS5786917A (en) Direct-current stabilized power source device
SU527003A1 (ru) Дифференциальный усилитель
SU527819A1 (ru) Пороговое устройство
JPH02145975A (ja) ピークホールド回路
SU563711A1 (ru) Формирователь наносекундных импульсов
KR0120585B1 (ko) 스탠더드/롱 플레이(sp/lp) 판별회로
SU434564A1 (ru) Усилитель мощности
JPS6214780Y2 (ru)
SU636784A1 (ru) Формирователь импульсов