SU1223346A1 - Нерекурсивный цифровой фильтр - Google Patents

Нерекурсивный цифровой фильтр Download PDF

Info

Publication number
SU1223346A1
SU1223346A1 SU843785219A SU3785219A SU1223346A1 SU 1223346 A1 SU1223346 A1 SU 1223346A1 SU 843785219 A SU843785219 A SU 843785219A SU 3785219 A SU3785219 A SU 3785219A SU 1223346 A1 SU1223346 A1 SU 1223346A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
input
output
adder
switch
Prior art date
Application number
SU843785219A
Other languages
English (en)
Inventor
Анатолий Викторович Чепурных
Владимир Григорьевич Михайлов
Original Assignee
Предприятие П/Я А-1811
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1811 filed Critical Предприятие П/Я А-1811
Priority to SU843785219A priority Critical patent/SU1223346A1/ru
Application granted granted Critical
Publication of SU1223346A1 publication Critical patent/SU1223346A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение может использоватьс  в различных ргщиотехнических устройствах дл  цифровой обработки сигналов . Повышаетс  быстродействие и расшир етс  динамический диапазон при одновременном упрощении коист- РУК191И. Входной сигнал через аналого-цифровой преобразователь 1, регистр сдвиги 2 (PC) и коммутат(ч 9 поступает на сумматор 4. Через коммутатор 9 на сумматор 4 поступают также весовые коэффициенты в виде логарифмов с сохранением знака с блока посто нной пам ти хранени  весовых коэффициентов (БППК) 3, По синхроимпульсу с блока 6 синхронизации коммутатор 9 подключает к сумматору 4 выходца буферного регистра 8 и накапливающего регистра 5. По следующему синхроимпульсу код с сумматора 4 поступает в блок посто нной пам ти дл  хранени  антилогарифмов (ЫША) 7 на накапливающий регистр 5, а также происходит круговой сдвиг PC 2 и выборка следующего значенн  с БППК 3. БППК 7 осуществл ет потенцированне полученного результата, который поступает на буферный регистр 8. Коды знаков, записанные в PC 2 и БППК 3, поступают со знаковых выходов на элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 10. Код совпадени  знаков (о) или несовпадени  знаков (-1) поступает на буферный регистр 8. БЛОК 6 синхронизации обеспечивает синхронную работу бло ,КОВ. 1 Ш1. 4aik С

Description

Изобретение относитс  к радио- технике и может быть использовано в различных радиотехнических устройствах дл  цифровой обработки сигналов .
Цель изобретени  - повышение быстродействи  и расширени  динамического диапазона при одновременном упрощении конструкции.
На чертеже представлена структурна  схема нерекурсивного цифрового фильтра.
Нерекурсивный цифровой фильтр содержит аналого-цифровой преобразователь (АЦП) 1, регистр 2 сдвига, блок посто нной пам ти дл  хранени  весовых коэффициентов, записанных в виде логарифмов с сохранением знака (БППК) 3, сумматор 4, накапливающий регистр 5, блок 6 синхронизации, блок посто нной пам ти дл  хранени  антилогарифмов (БШТА) 7, буферный регистр 8, коммутатор 9, элемент ИСКЛЮЧАЩЕЕ. ИЛИ .10.
Нерекурсивный цифровой фильтр работает следующим образом.
Каждьш цикл работы нерекурсивного цифрового фильтра, который условно разбит на такты, начинаетс  подачей импульса с блока 6 синхронизации на управл ющий вход накапливающего регистра 5 на обнуление данных , а каждый такт начинаетс  с подключени  выхода БППК 3 и регистра 2 сдвига к входам сумматора 4, затем по командам с блока 6 синхронизации коммутатор 9 подключает выходы буфеного регистра 8 и накапливающего регистра 5 к входам сумматора 4. Следующимимпульсом с блока 6 син-. хронизации выходной код сумматора 4 переписываетс  в накапливающий регистр 5, в конце такта производитс  круговой сдвиг регистра 2 и выборка следующего значени  весового коэффициента из БППК 3.
За один такт работы нерекурсивного цифрового фильтра выполн етс  операци  суммировани 
log к (Х,) и log, (aj, где К - любое положительное число, которую можно представить в виде log,/c,a/ / Х,. БППА 7 осуществл ет потенцирование полученного результата. Выходной код БШ1А 7 рав
/Зо,/ / Х(„.п„ / .
Запись цифрового кода с выхода АЦП 1 в регистр 2 сдвига происходит в конце первого такта работы фильтр
223346
при круговом сдвиге регистра 2. При . этом величина log j.. /+ знак (n-ml тер етс  и на ее месте оказываетс  log /X,,/ + знак Xj,.
Коды знаков Х , и а, записанные в регистре 2 сдвиТа и БППК 3, поступают со знаковых выходов на входы элемента ИСКЛЮЧАЩЕЕ ИЛИ 10. При этом знак плюс имеет код О, а знак минус - код 1.
На выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 10 присутствует код О, при совпадении знаков - и код 1 при противоположных знаках. Произведение 15 (n-m}/ ° знаком записьшаетс  в буферный регистр 8.
В конце цикла работы нерекурсивного цифрового фильтра содержимое ,буферного регистра 8 и накапливающего регистра 5 выражаетс  формулой
20
m
г т-о
I tw -п.) J .

Claims (1)

  1. Формула изобретени 
    I
    Нерекурсивный цифровой фильтр,
    содержащий аналого-цифровой преобразователь , вход которого  вл етс  входом фильтра, регистр сдвига, блок посто нной пам ти дл  хранени  весовых коэффициентов, сумматор, выход которого подключен к входу накапливающего регистра, блок синхронизации , отличающийс  тем, что, с целью повышени  быстродействи  и расширени  динамического диапазона при одновременном упрощении конструкции, в него введены блок посто нйой пам ти дл  хранени  антилогарифмов,, буферньй регистр, коммутатор и элемент ИСКЛЮЧАЩЕЕ ИЛИ, причем выход аналого-цифрового преобразовател  подключен к первому входу регистра сдвига, выход которого соединен с вторым входом регистра сдвига и с первым входом коммутатора, второй, третий и четвертый входы которого соединены соответственно с выходами блока посто нной пам ти дп  хранени  весовых коэффициентов, буферного регистра и накапливающего регистра, а оба выхода коммутатора соединены с входами сумматора, выход которого подключен к входу блока посто нной пам ти дл  хранени  антилогарифмов, выход которого соединен с первым ,
    входом буферного регистра, второй вход которого подключен к выходу элемента, ИСЮЛОЧАЩЕЕ ИЛИ, первьй вход которого св зан со знаковым выходом регистра сдвига, а второй вход подключен к знаковому выходу блока посто нной пам ти дл  хранени  весовых коэффициентов, управл ющие входы аналого-цифрового преобразовател  , блока посто нной па2233464
    м ти дл  хранени  весовых коэффициент тов, регистра сдвига, буферного и накапливающего регистров подключены к соответствующим управл ющим выхо- 5 дам блока синхронизации, причем абсолютные величины весовых коэффициентов записаны в виде логарифмов с сохранением знака, а аналого- цифровой преобразователь выполнен логарифмическим.
SU843785219A 1984-08-25 1984-08-25 Нерекурсивный цифровой фильтр SU1223346A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843785219A SU1223346A1 (ru) 1984-08-25 1984-08-25 Нерекурсивный цифровой фильтр

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843785219A SU1223346A1 (ru) 1984-08-25 1984-08-25 Нерекурсивный цифровой фильтр

Publications (1)

Publication Number Publication Date
SU1223346A1 true SU1223346A1 (ru) 1986-04-07

Family

ID=21136478

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843785219A SU1223346A1 (ru) 1984-08-25 1984-08-25 Нерекурсивный цифровой фильтр

Country Status (1)

Country Link
SU (1) SU1223346A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1991010955A1 (en) * 1990-01-16 1991-07-25 Telefonaktiebolaget Lm Ericsson Address processor for a signal processor

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 1037417, кл. Н 03 Н 17/06, 1983. Раби ер Л., Гоулд Б. Теори и применение цифровой обработки сигналов. М.: , 1978,. с. 598, фиг. 9.2. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1991010955A1 (en) * 1990-01-16 1991-07-25 Telefonaktiebolaget Lm Ericsson Address processor for a signal processor

Similar Documents

Publication Publication Date Title
US3997773A (en) Interpolating digital filter with input buffer
US4691293A (en) High frequency, wide range FIR filter
EP0372841A3 (en) Arrangement for and method of locating ROM in computer memory space
SU1223346A1 (ru) Нерекурсивный цифровой фильтр
IE43171L (en) Digital device
US4052605A (en) Interpolating non-recursive digital filter
JPH0331005B2 (ru)
US4743969A (en) Correlator
SU1702388A1 (ru) Процессор дискретного косинусного преобразовани
SU1439743A1 (ru) Способ цифрового накоплени синхронной суммы кусочно-монотонного сигнала
SU1508207A1 (ru) Функциональный преобразователь
SU758166A1 (ru) Цифровой фильтр 1
SU881736A1 (ru) Устройство дл поиска чисел в заданном диапазоне
SU1335972A1 (ru) Многоканальное устройство дл ввода аналоговых данных
JPS5934939Y2 (ja) メモリのアドレス指定回路
SU1751858A1 (ru) Устройство дл вычислени остатка по модулю от двоичного числа
SU1383491A1 (ru) Цифровой накопитель
SU1174920A1 (ru) Ассоциативное суммирующее устройство
RU2075829C1 (ru) Преобразователь частоты в код
SU497725A1 (ru) Устройство преобразовани временных интервалов в двоичный код
SU1007099A1 (ru) Устройство дл сортировки чисел
JP2555882B2 (ja) 信号処理装置
JP3154759B2 (ja) デジタル・フィルタの演算データの遅延方法及び装置
SU1656571A1 (ru) Устройство дл адаптивного сжати информации
SU955083A1 (ru) Устройство дл обработки радиосигналов