SU1205165A1 - Устройство дл передачи сигналов точного времени - Google Patents
Устройство дл передачи сигналов точного времени Download PDFInfo
- Publication number
- SU1205165A1 SU1205165A1 SU843753280A SU3753280A SU1205165A1 SU 1205165 A1 SU1205165 A1 SU 1205165A1 SU 843753280 A SU843753280 A SU 843753280A SU 3753280 A SU3753280 A SU 3753280A SU 1205165 A1 SU1205165 A1 SU 1205165A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- inputs
- modem
- outputs
- Prior art date
Links
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
Description
блока повышени достоиерности,, i;cp- вые выходы которого подключены т-с четвертым входам формировател выходных сигналов 5 четверт|11е выходы которого соединены с вторь&1Н выходами устройства и треть -1ми входами блока повышени достоверности,, второй вьгход которого подк,.-,1оче1- ко - входу запрета измерител точност;-; фазировани , о т л и ч а го щ , :; е с тем, что, с целлью повьшюни быстродействи , в него введен на прием ой стороне формирователь ответных сигналов, выход, которого пoдкJ пoчeн к третьему входу модема, выходы генератора и модема соединены соотBQTCTBeHHO е ТакТОЗЫМ и J-n-KhODMaini ,;
ньм входами формирователе; отве тнь-к сигналов.
ч
2, Устройство по TI.1, о т л и ч ю щ е е с тем, чт о фop iиpCi;aт2Ji:.ь ответнь х сигналов содер ;ит перБЫ ., второйJ Tpp.THff и четверт ый блс;ки задержки., умножитель частоты, расир дел тел. к злемент . 1-.-аждый б Тск
задс;;1жк1; состсич г-:з Э -триггера, :-л:1; менте И, счетчикл к формирожггел импульсов 5 .выход, Тхоторо.г о подк..ч. к вхо.1,ам установки счетчроча и -П - ариг гера блока,, пр мой выход последнего соединон с псрвь;м входом эле- е;гга И б.1юка, пыгод которо.г о под- т лючен к счетному сч тч ка 6 Mf)Kaj выход кото :ог с; сс ;,п,ипе: г . xo.:i,OM фор л1роватс.:.н иьмгульсо ; Сл;.:к:: выход умножител г тг;ты иод.ключетч к вторым BKo,ij;aM 3jif:FviC4-j-o;i и какиого б.иока задержки, тшрвьгй, второй, третий и ч зтзертый выходы распреде- ,;|.И1 е.л соединены :. о c;чeт i. в -о-- дани I) -триггера. соотзетс ;(;пио
того fijrr yc.,-.;;:} . . -;.....: IM -r-.-rv.:- дeJпrieл.fJ . уииол . ;гел.р; i :: : ; гы
- - .L УЗ с. Ч с J -.ICii lO ilKijf: j(
Изобретеине относитс к технике св зи и может быч ь исао,1ч.ьзованс ,n,. j; передачи и приема сиг талов точного времени но канал- f и л5-;н)-;им сл. с переменными параметрами..
Цель изобрете:1и - iiOBi-TieuJie быстродействи устройства,
На фиг. 1 предстлк.Г1ена ф;м.;к::,:|- нальна схема устр(5ЙстБг1;. на ,/ фу нк цион ал ьн а и с х ема фо рмиг о Б ;; т СУ. ri ответного сигнала; на фиг,) - итп;,-. на диаграмма пабо гм ycTpoiu;Tfi-; ;.
Устройство содерлигг 1 :срсда -лИ:.
Л1П1ИЮ 2 СВМ.ЗИ П ilpJV Л/ПИч :.
Т1ередатч 1к со - тхмгг г з )т;гг К Г:.п 4 сигналов вре 1: тиь коммутптп;;-/ ;, передающего регистра f, б.лок.: 7 упрежден.и ,, б,пока о слежени , лз
дат чика „ ч актового синхронизатора 10, никлов(Л о CkinxpouusaTOiJa И г модема Прием1 (ик 3 содержит модем 13, регистр 14, форми)0 л;талг: i :т
1-г 1
I1
(.
1 I
I t /о
(1
3
зи и через врем распространени Т. приход т на модем 13 приемника (фиг.Зв) . Переключение модемов 12 и 13 из режима передачи в режим приема и обратно осуществл етс управл ющими сигналами с блока 7 упреждени в передатчике 1 и с формровател 21 выходных сигналов в приемнике. С выхода модема 13 прин тые сигналы поступают на формирова- тель 15 ответного сигнала и блок 17 тактовой синхронизации, которые используют в качестве тактовой частоту, генератора 16. Формирователь 15 ответного сигнала, работо способность которого налаживаетс сразу после приема первых четырех единичных посылок из линии св зи, вносит в прин тые сигналы фиксированную задержку 4 (фиг.З), необхо- димую дл изменени направлени передачи сигналов от приемника 3 к передатчику 1. Блок 17 тактовой синхронизации при этом только начинает занимающий значительное врем - (7-10 с в известном устройстве) процесс- усреднени фазы принимаемых посыпок с целью выработки тактовой частоты, необходимой дл работы регистра 14 и формировател 21 выходных сигналов. Пока в приемнике 3 продолжаетс усреднение фазы прин тых импульсов, задержанные сигнал ( фиг.З г) через модем 13 поступают в линию 2 св зи и через врем распространени Тр возвращаютс на модем 12 передатчика I (фиг.З д. С выхода модема 12 сигналы подаютс на цикловой синхронизатор 11 и на тактовый синхронизатор 10, которьй осуществл ет, работа практически одновременно с блоком 17 тактовой синхронизации в приемнике, усреднение флюктуации фазы единичны посыпок, по окончании которого выра батьшает тактовые импульсы, необходимые дл работы циклового синхронизатора 11. На блок 8 слежени приход т управл ющие сигналы с блок 7 и синхронизатора 11, в зависимост . от временного соотношени между которыми и производитс коррекци времени упреждени до тех пор, пока не станут равны упреждени Тц и врем задержки Т(фиг.З). Одновремено на блок 8 слежени за временем распространени поступают импульсы коррекции, вырабатьюаемые тактовым синхронизатором 10.
j ю (5 20 5 5
0
5
0
5
0
165
В блоке эти импульсы складьшаютс или вычитаютс с последовательностью импульсов, приход щих с датчика 4. Корректирз ема таким методом последовательность подаетс на блок 7 упреждени , формирующий упрежденную шкалу времени. Это позвол ет корректировать врем упреждени непрерьшна причем проводима коррекци не внушает работы тактового синхронизатора 10 в передатчике и блока 17 тактовой синхронизации в приемнике.
Измеритель 9 точности фазировани определ ет число импульсов кор-. рекции, поступающих с тактового синхронизатора 10 на блок 8 слежени за единицу времени. Если число этих импульсов меньше порогового значени , то при наличии разрешающего сигнала с циклового синхронизатора 11 измеритель 9 точности фазировани выдает сигнал запреща- ; ющий подстройку времени упреждени блоком 8 слежени .
В приемнике 3 блок 17 тактовой синхронизации по окончании усреднени фазы принимаемых посылок выра- батьшает тактовую частоту необходимую дл работы приемного регистра 14. Эта же тактова частота подаетс на формирователь 21, осуществл ющий формирование сетки выходных частот и управл ющих сигналов, поступающих на выходные шины 22, причем эти сигналы (фнг.Зё наход тс в фазе с сигналами датчика 4 сигналов времени (фиг.За), так как слежение за равенством времен упреждени и.распространени в передатчике 1 осуществл етс непрерывно.
В передатчике 1 значени текущего времени с датчика 4 поступают на коммутатор 5, который переключаетс сигналами, формируемыми блоком 7. Коммутатор 5 осуществл ет запись в регистр 6 значений одной из шести (дес тки и единицы часов, минут, секунд цифр, которые далее пооче- |редно передаютс в линию 2. Один раз в секунду по сигналу блока 7 комму- татор 5 записьшает в регистр маркерную комбинацию, котора в приёмнике 3 дешифрируетс селектором /20 маркерных импульсов. Сигнал с вькода селектора 20 фиксирует (устанавливает ) делители частоты формировател 21. Кодовые комбинации текущего времени с регистра 14 через блок 19
5
повьшюни достоверности поступают в формирователь 22 и записьшаютс в пересчетные декады формировател , с которых подаютс дл контрол записи на блок 19, а также на выход устройства по шинам 23. Работой блока 19 управл ет сигнал, поступающий с выхода формировател 21.
Измеритель 18 точности фазировани приемника по числу импульсов коррекции, поступающих с блока 17 за единицу времени, определ ет наличие вхождени с синхронизм приемни ка 3 и при Наличии разрешающего сигнала от блока 19 повышени досто- верности разрешает формирователю 21 вьщачу сигналов на шинах 23. Из кодовых комбинаций, прошедших линию св зи в пр мом и обратном направлени х передатчик 1 с помощью цикло- вого синхронизатора 1 1 вьщел ет маркер , который используетс дл работы блока 8 слежени .
Передача импульсных последовательностей в пр мом и обратном направле- ни х по одной и той же линии св зи с непрерьтной по фазе каждой принимаемой посылки коррекцией времени упреждени позвол ет получить необходимую точность передачи. и приема сигналов времени. Использование в качестве импульсных последовательностей кодовых комбинаций, несущих информацию о текущем времени, дает возможность передавать в пункт прие- ма полную дату.
Формирователь ответного сигнала (фиг.2) осуществл ет задержку прин тых из линии 2 св зи сигналов кодовых комбинаций на врем равное 4 о (фиг.Зг) без изменени информации о текущем времени, содержащейс в прин тых кодовых комбинаци х, и работает следующим образом,
-1
Пусть в исходном сосГто нии распре делитель 25 находитс в таком состо нии , что на его четвертом выходе присутствует сигнал I ( на всех остальных - О), aD -триггеры 27 и счетчики 29 всех блоков 26 задерж- ки наход тс в нулевых состо ни х. Очередна единична посылка, прин та из линии св зи, служит тактовым сигналом дл счетчика 25 и, воздейству на его вход, вызьшает по вление сигнала 1 на его первом вькоде, а на всех остальных - О. Фронтом этого сигнала переводитс в единич656
нов состо ние D -триггер 27 блока 26, задержки. Схема И 28 блока 26 начинает пропускать на вход с етчи- ка 29 этого блока импульсы от умножител 24. Через врем равное 4 (фиг.З) на выходе счетчика 2У блока 26I по вл етс сигнал переполнени , который „преобразуетс формирователем
30зтого блока в импульс. Длительность сформированного импульса прин- ципиального значени не имеет, так как информативным вл етс положение во времени его переднего фронта. Этот импульс осуществл ет в блоке 26 перевод D -триггера 27 в нулевое
состо ние, т.е. закрытие элемента И 28 и сброс в нулевое состо ние счетчика 29, а также через схему ИЛИ
31проходит к модему 13 приемника. Следующие единичные посылки, прин тые из линии 2 св зи, вызывают срабатьшание распределител 25,
что приводит к последовательному по влению сигнала 1 на его втором, третьем, четвертом, первом и т.д. выходах, что, в свою очередь, вызывает срабатывание второго, третьего, четвертого, первого и т.д. блоков задержки. Выходные импульсы каждого из блоков, получив задержку на 4 через схему ИЛИ 31 попадают на вход модема 13. Так как максимальное число импульсов в кодовых комбинаци х равно четырем, то четырех блоков 26 достаточно дл формировани задерж- ки любой кодовой комбинации. Однако число импульсов в кодовых комбинаци х как правило меньше четырех, поэтому в формировании задержки дл любого очередного прин того импульса участвует тот блок 26 задержки , на входе которого по вилс сигнал 1 с распределител 25. При этом изменени информации о текущем времени, котора содержитс в прин тых кодовых комбинаци х, це происходит, так как при формировании ответного сигнала на любую прин тую кодовую комбинацию будут запущены - столько блоков 26 задержки, сколько импульсов содержалось в этой кодовой комбинации.
Ошибка формировани задержки 4 ь каждым каналом 26 не превышает периода используемой тактовой частоты от умножител 24.При этом коэффициент умножени частоты умножител 24 должен выбиратьс исход из соображе
71
НИИ минимально допустимой временной ошибки при формировании ответного сигнала с задержкой 4 , в то врем как дл генератора 16 определ ющим вл етс стабильность частоты, вли- гоща на частность фазовой подстрой- ки синхронизируемых выходных сигналов , а не ее номинал.
Дл приведени формировател 15 в состо ние готовности к правиль- ному формированию ответных сигналов после включени питающего приемника 3 напр жени достаточно прихода на вход распределител 25 четырех импульсов , так как при этом все каналы 26 формировани задержки установлены в исходное состо ние импульсами с соответствующих формирователей 30.
1658
Таким образом, после поступлени на приемник первых четырех единичных посылок ; организуетс обратна передача кодовых последовательностей от приемника 3 к передатчику 1, т.е. процессы усреднени фазы принимаемых посыпок в передатчике дл выработки управл ющих импульсов блока 8 слежени и S приемнике дл управлени работой регистра I4 и формировател выходньк сигналов 21,идут не последовательно , а одновременно. Следовательно врем вхождени в синхронизм устройства передачи и приема сигналов точного времени по лини м св зи с переменным временем распространени сокращаетс практ1тчески вдвое.
2г
LLLJ.
li
I
,-. j
U.
Jjl
M
LLU
4-J-i.i,
i....ij.,
.:JP
- r
t
гред ЗЛТалий
Тираж 6 i ОПодписное
ВНИШШ Государственного комите : а СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушска пао., д.4/5
Корректор.A, Т ско
Ьнлиал Г1ПП Патент, гЛ жхюрод, ул,Проектна ,4
Claims (1)
1. УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ СИГНАЛОВ ТОЧНОГО ВРЕМЕНИ, содержащее на передающей стороне датчик сигналов времени, управляющий выход которого соединен с первыми входами блока упреждения тактового синхронизатора, блока слежения и управляющим входом измерителя точности фазирования, информационные выходы датчика сигналов времени подключены к информационным входам коммутатора, выходы которого соединены с информационными входами передающего регистра, выход которого подключен к первому входу модема, первый выход блока упреждения соединен с тактовым входом коммутатора, второй выход блока упреждения подключен к тактовому, входу передающего регистра, третий выход блока упреждения соединен с управляющим входом коммутатора и вторыми входами модема и блока слежения, выход последнего подключен к второму входу блока упреждения, первый выход тактового синхронизатора соединен с входом коррекции измерителя точности фазирования, выход которого подключен к третьему входу блока слежения, первый выход модема соединен с линией связи, второй выход модема подключен к первому и второму входам соответственно циклового и тактового синхронизаторов,первые выходы которых соединены соответственно с четвертым и пятым входами блока слежения, второй выход тактового синхронизатора . подключен ко второму входу циклового синхронизатора, второй выход которого соединен с . входом запрета измерителя точности . фазирования, на приемной стороне . выход линии связи подключен к первому входу модема, выход которого соединен с первыми входами блока тактовой синхронизации и регистра, выход генератора подключен к второму входу блока тактовой синхронизации, первый выход которого соединен с вторым входом регистра и первым входом формирователя выходных сигналов , первый выход которого подключен к управляющему входу измерителя точности фазирования, первому входу блока повышения достоверности, второму входу модема и первому выходу устройства, второй выход блока тактовой синхронизации подключен к входу коррекции измерителя точности фазирования, выход которого соединен с вторым входом формирователя выходных сигналов, второй выход которого подключен к первому входу устройства и первому входу селектора . маркерных импульсов, выход которого соединен с третьим входом формирователя выходных сигналов, третьи выходы которого подключены к первым входам устройства, выходы регистра соединены с вторыми входами селектора маркерных импульсов и вторыми входами
SU ...1205165 >
I2U5I 65 блока повышения достоверности, первые выходы которого подключены к четвертым входам формирователя выходных сигналов, четвертые выходы которого соединены с вторыми выходами устройства и третьими входами блока повышения достоверности,, второй выход которого подключен ко ’ входу запрета измерителя точности фазирования, о т л н ч а ю »ц е е. с п тем, что, с целью повышения быстродействия, в него введен на приемной стороне формирователь ответных сигналов, выход которого подключен к третьему входу модема, выходы генератора и модема соединены соответственно с тактовым и информации.;:·· ньм входами формировател;··. ответных сигналов.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843753280A SU1205165A1 (ru) | 1984-06-07 | 1984-06-07 | Устройство дл передачи сигналов точного времени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843753280A SU1205165A1 (ru) | 1984-06-07 | 1984-06-07 | Устройство дл передачи сигналов точного времени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1205165A1 true SU1205165A1 (ru) | 1986-01-15 |
Family
ID=21123862
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843753280A SU1205165A1 (ru) | 1984-06-07 | 1984-06-07 | Устройство дл передачи сигналов точного времени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1205165A1 (ru) |
-
1984
- 1984-06-07 SU SU843753280A patent/SU1205165A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 558259, кл. Q 04 С 11/02,1975. Авторское свидетельство СССР № 858058, кл. Q 07 С 19/28, 1981. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4368987A (en) | Conjugate-phase, remote-clock synchronizer | |
SU1205165A1 (ru) | Устройство дл передачи сигналов точного времени | |
JP3354617B2 (ja) | デジタル構内交換機 | |
RU1775868C (ru) | Система передачи информации | |
SU896780A2 (ru) | Устройство фазировани дискретных сигналов | |
RU2014757C1 (ru) | Способ компенсации фазовых смещений последовательности информационных сигналов | |
SU766038A1 (ru) | Способ передачи сигналов времени и эталонной частоты в телевизионном сигнале | |
SU703900A1 (ru) | Устройство синхронизации | |
SU843301A1 (ru) | Устройство формировани сигнала кадровойСиНХРОНизАции | |
SU1488971A1 (ru) | Устройство фазирования тактовых импульсов | |
SU1365071A1 (ru) | Цифровой генератор | |
SU1381709A1 (ru) | Способ интегрирующего аналого-цифрового преобразовани и устройство дл его осуществлени | |
SU438135A1 (ru) | Синхрогенератор | |
SU1285608A2 (ru) | Устройство асинхронного сопр жени синхронных двоичных сигналов | |
SU720826A1 (ru) | Устройство дл приема адресной комбинации | |
SU628613A1 (ru) | Приемник фазоманипулированных сигналов | |
SU621113A1 (ru) | Устройство фазовой синхронизации | |
SU1021005A2 (ru) | Устройство синхронизации сигналов | |
SU1051713A1 (ru) | Многоканальный коммутатор | |
RU1827054C (ru) | Устройство цикловой синхронизации | |
SU618066A3 (ru) | Устройство дл компенсации совпадени переходов дл синхронной цифровой системы передачи дискретной информации | |
SU856010A1 (ru) | Устройство дл фазировани синхронных источников импульсов | |
SU934516A1 (ru) | Устройство дл контрол времени работы машин | |
SU1133681A1 (ru) | Устройство сопр жени абонентской аппаратуры с однонаправленной кольцевой магистралью | |
SU1443193A1 (ru) | Система цикловой синхронизации |