SU1202043A1 - Устройство дл фазировани синхронных источников импульсов - Google Patents
Устройство дл фазировани синхронных источников импульсов Download PDFInfo
- Publication number
- SU1202043A1 SU1202043A1 SU843757250A SU3757250A SU1202043A1 SU 1202043 A1 SU1202043 A1 SU 1202043A1 SU 843757250 A SU843757250 A SU 843757250A SU 3757250 A SU3757250 A SU 3757250A SU 1202043 A1 SU1202043 A1 SU 1202043A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- block
- trigger
- shift register
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
Изобретение относитс к импульсной технике, в частности, к устройствам фазирова1ш . Целью изобретете вл етс расширение функциональных возможностей устройства путем увеличени частоты обрабатываемых импульсов . Устройство содержит генератор 1 тактовых импульсов, блок 2 кодировани и передачи синхропосылки, счетчик 8, логические элементы /ЛЭ/И 6 и 7, Дл достижени поставленной цели в него дополнительно введены первый и второй ЛЭ И-НЕ 4 и 9, триггер 5 и блок 3 управл емого делител , который содержит сдвиговый регистр 10, ЛЭ НЕ 11, 12 и 13, ЛЭ И-НЕ 14 и 15. Структурна схема блока 2 и работа устройства привод тс в описании изобретени , I з.п, ф-лы, 2 ил. (О ts9 О КО о 4 00
Description
Изобретение относится к импульсной технике, в частности к устройствам фазирования.
Целью изобретения является расширение функциональных возможностей устройства фазирования за счет увеличения частоты обрабатываемых импульсов.
На фиг. 1 представлена функциональная схема устройства для фазирования синхронных источников импульсов; на фиг. 2 - блок кодирования и передачи синхронизации.
Устройство содержит генератор 1 тактовых импульсов, блок 2 кодирования и передачи синхропосылки, блок 3 управляемого делителя, первый элемент И-НЕ 4, триггер 5, первый 6 и второй 7 элементы И, счетчик 8,второй элемент И-НЕ 9.
Выход генератора 1 подключен к входам блока 2 кодирования и передачи синхропосылки и блока 3 управляемого делителя, первый выход которого и выход блока 2 кодирования подключены к входам первого элемента И-НЕ 4, выход которого соединен с входом установки в единицу триггера 5, вход установки в ноль триггера 5 соединен с третьим выходом блока 3 делителя, прямой и инверсный выход триггера 5 подключены к первым входам первого 6 и .второго 7 элементов И, вторые входы подключены к второму выходу делителя, выходы элементов подключены к входам счетчивыходы которого через второй 'которых блока 3 И 6 и 7 ка 8, элемент И-НЕ 9 соединены с управляющим входом блока 3 делителя.
Блок 3 управляемого делителя содержит сдвиговый регистр 10, элементы НЕ 11 - 13, элементы И-НЕ 14 и 15, причем вход блока 3 подключен к тактовому входу сдвигового регистра 10, первый выход которого соединен с первым входом элемента И-НЕ 15 и с входом элемента НЕ 11, выход которого является первым выходом блока 3, второй выход сдвигового регистра 10 соединен с вторым входом элемента И-НЕ 15 и с входом элемента НЕ 12, выход которого является третьим выходом блока 3, третий выход сдвигового регистра 10 соединен с третьим входом элемента И-НЕ 15 и является вторым выходом блока 3, остальные выходы сдвигового регистра 10, кроме послед35 него, соединены с соответствующими входами элемента И-НЕ 15,’а и: .?дний выход через элемент НЕ 13 соединен с первым входом элемента ϋ—НЕ 14, второй вход которого является входом управления блока 3, а выход соединен с входом элемента И-НЕ 15, выход которого соединен с информационным входом сдвигового регистра 10.
Блок 2 кодирования и передачи синхропосыпки содержит (фиг. 2) счетчик 16 и элемент И 17, причем вход блока 2 соединен с тактовым входом счетчика 16, соответствующие выходы которого соединены с входами элемента И 17, выход которого является выходом блока 2.
Устройство работает следующим образом.
Блок 2 кодирования и передачи синхропосылок из входной импульсной последовательности формирует кодовые последовательности,содержащие периодические повторяющиеся кодовые группы (например, единицы в первом разряде слова).
Задача устройства - получить с выхода блока 3 делителя стробирующие импульсы, синфазные с периодически повторяющимися кодовыми группами блока 2. Предположим, что строб с блока 3 на первом его выходе не совпал с кодовой группой, тогда на элементе И-НЕ 4 совпадение не происходит и триггер 5 не устанавливается в 1, т.е. остается в нуле. Строб с второго выхода блока 3 управляемого делителя проходит через элемент И 7, на второй вход которого подается высокий потенциал с нулевого выхода триггера 5, и просчитывается счетчиком 8 как факт несовпадения фаз работы блока 3 и блока 2. Такие циклы работы повторяются до тех пор, пока счетчик 8 не досчитает до максимальной величины, которая дешифрируется элементом И-НЕ 9. Коэффициент деления счетчика 8 определяется из соображений помехоустойчивости, т.е. коррекция в коэффициент деления блока 3 управляемого делителя должна вносится только через определенное количество следующих друг за другом несовпадений фазы блока 3 и блока 2. В момент совпадения на элементе И-НЕ 9 возникает низкий потенциал, который с помощью эле.мента И-НЕ 14 цепочки управления бло1202043 ка 3 отключает на один период работы · делителя выход одного триггера сдвигового регистра 10 от входа элемен- . та И-НЕ 15 и тем самым уменьшает коэффициент деления блока 3 на едини- j цу. Без воздействия управляющего сигнала коэффициент деления блока 3 равен коэффициенту деления блока . 2. Когда на один период работы блока 3 его коэффициент деления уменьшается 10 на единицу, фазы его выходньк сигналов перемещаются по отношению к фазе работы блока 2 на один такт работы генератора 1. Если и в этом случае фазы кодовой последовательности и 15 строба блока 3 на первом выходе не совпадут и не сработает элемент И-НЕ 4, то работа схемы повторяется по описанному выше алгоритму, что приводит,^ новому изменению фазы работы 20 блока 3. После нескольких таких циклов работы фаза блока 3 совпадает с фазой блока 2. В этом случае происходит срабатывание элемента И-НЕ 4 и триггер 5 устанавливается в едини- 25 цу, следовательно, второй строб с блока 3 проходит через элемент И 6 и сбрасывает счетчик 8 в нуль, нарастание кода в счетчике 8 прекращается и корректирующий потенциал для 30 управления блоком 3 не вырабатывается. На этом подстройка фазы блока 3 прекращается.
Работа блока 3 происходит следующим образом.
В сдвиговом регистре 10 продвигается нулевой потенциал от триггера к триггеру, таким образом, на входе элемента И-НЕ 15 имеется один нулевой потенциал, на выходе - высокий потенциал, который вписывается начиная с первого триггера. Как только нулевой потенциал выйдет из последнего триггера регистра 10, на всех его выходах устанавливается высокий потенциал, а на выходе элемента И-НЕ 15 - нулевой потенциал, который вписывается в первый триггер регистра 10, и как только этом произойдет, на выходе элемента И-НЕ 15 устанавливается высокий потенциал рЦЫм следующим тактом этот потенциал перемещается от · к триггеру.
!. С кажнулевой триггера
Claims (2)
- Изобретение относитс к импульсной технике, в частности к устройст вам фазировани . Целью изобретени вл етс расширение функциональных возможностей устройства фазировани за счет увеличени частоты обрабатываемых импульсов . На фиг. 1 представлена функциональна схема устройства дл фазиро вани синхронных источников импульсов; на фиг. 2 - блок кодировани и передачи синхронизации. Устройство содержит генератор 1 тактовых импульсов, блок 2 кодирова ни и передачи синхропосылки, блок управл емого делител , первый элемент И-НЕ 4, триггер 5 первьй 6 и второй 7 элементы И, счетчик 8,второй элемент И-НЕ 9. Выход генератора 1 подключен к входам блока 2 кодировани и передачи синхропосьшки и блока 3 управл емого делител , первый выход которого и выход блока 2 кодировани подключены к входам первого элемента И-НЕ 4, выход которого соединен с входом установки в едини цу триггера 5, вход установки в нол триггера 5 соединен с третьим выходом блока 3 делител , пр мой и инверсньй выход триггера 5 подключ ны к первым входам первого 6 и , .второго 7 элементов И, вторые вход которых подключены к второму выход блока 3 делител , выходы элементов И 6 и 7 подключены к входам счетчи ка 8, выходы которого через второй элемент И-НЕ 9 соединены с управл ю щим входом блока 3 делител . Блок 3 управл емого делител содержит сдвиговьй регистр 10, элементы НЕ 11 - 13, элементы И-НЕ 14 и 15, причем вход блока 3 подключен к тактовому входу сдвигового регистра 10, первый выход которого соединен с первым входом элемента И-НЕ 15 и с входом элемента НЕ 11, выход которого вл етс первым выходом блока 3, второй выход сдвигового регистра 10 соединен с вторым входом элемента И-НЕ 15 и с входом элемента НЕ 12, выход которого вл етс третьим выходом блока 3, третий выход сдвигового регистра 10 соединен с третьим входом элемента И-НЕ 15 и вл етс вторым выходом блока 3, остальные выходы сдвигового регистра 10, кроме после 3 входами элемента И-НЕ 15,а и: .НИИ выход через элемент НЕ 13 соединен с первым входом элемента 1ч-НЕ 14, второй вход которого вл етс входом управлени блока 3, а выход соединен с входом элемента И-НЕ 15, выход которого соединен с информационным входом сдвигового регистра 10. БЛОК 2 кодировани и передачи синхропосыпки содержит (фиг, 2) счетчик 16 и элемент И 17, причем вход блока 2 соединен с тактовым входом счетчика 16, соответствукицие в: коды которого соединены с входами элемента И 17, выход которого вл етс выходом блока 2. Устройство работает следующим образом. Блок 2 кодировани и передачи синхропосьшок из входной илшульсной последовательности форьшрует кодовые последовательности,содержащие периодические повтор юи шс кодовые группы (например, единицы в первом разр де слова). Задача устройства - получить с выхода блока 3 делител стробирующие импульсы, синфазные с периодически повтор ющимис кодовыми группами блока 2. Предположим, что строб с блока 3 на первом его выходе не совпал с кодовой группой, тогда на элементе И-НЕ 4 совпадение не происходит и триггер 5 не устанавливаетс в 1, т.е. остаетс в нуле. Строб с второго выхода блока 3 управл емого делител проходит через элемент И 7, на второй вход которого подаетс высокий потенциал с нулевого выхода триггера 5, и просчи тываетс счетчиком 8 как факт несовпадени фаз работы блока 3 и блока 2. Такие циклы работы повтор ютс до тех пор, пока счетчик 8 не досчитает до максимальной величины, котора дешифрируетс элементом И-НЕ 9. Коэффициент деле1ш счетчика 8 определ етс из соображешад помехоустойчивости , т.е. коррекци в коэффициент делени блока 3 управл емого делител должна вноситс только через определенное количество следуквдих друг за другом несовпадешш фазы блока 3 и блока 2. В момент совпадени на элементе И-НЕ 9 возникает низкий потенциал, которьй с помощью элемента И-НЕ 14 цепочки управлени бло3 ка 3 отключает на одни период работы делител выход одного триггера сдвигового регистра 10 от входа элемента И-ИЕ 15 и тем самым уменьшает коэффициеГгт делени блока 3 на едини цу. Без воздействи управл ющего сиг нала коэ(1к})ициент делени блока 3 -равен коэ(1|фициенту деле1ш блока.2. Когда на один период работы блока 3 его коэ(})фициепт делени уменьшаетс на единицу, фазы его выходньк сигналов перемещаютс по отношению к фазе работы блока 2 на один такт работы генератора 1, Если и в этом случае фазы кодовой последовательности и строба блока 3 на первом выходе не совпадут и не сработает элемент И-НЕ 4, то работа схемы повтор етс по описанному выше алгоритму, что приводит , к новому изменению фазы работы блока 3. После нескольких таких циклов работы- фаза блока 3 совпадает с фазой блока 2. В этом случае происходит срабатываьше элемента И-НЕ 4 и триггер 5 устанавливаетс в единицу , следовательно, второй строб с блока 3 проходит через элемент И 6 и сбрасывает счетчик 8 в нуль, нарастание кода в счетчике 8 прекращаетс и корректирующий потенциал дл управлени блоком 3 не вырабатываетс . На этом подстройка фазы блока 3 прекращаетс , Работа блока 3 происходит следующим образом. В сдвиговом регистре 10 продвигаетс нулевой потенциал от триггера к триггеру, таким образом, на входе элемента Н-НЕ 15 имеетс один нулевой потенциал, на выходе - высокий потенциал, которьш вписываетс начина с первого триггера. Как только нулевой потенциал выйдет из последнего триггера регистра 10, па всех его выходах устанавливаетс высокий потенциал, а на выходе элемента И-НЕ 15 - нулевой потенхщал, который вписываетс в первый триггер регистра 10, и как только этом произоГщет, на выходе элемента И-ПЕ 15 устанавливаетс высокий потенциал. С каждым следующим тактом этот нулевой потенциал перемещаетс от триггера к триггеру. Формула изобретени 1. Устройство дл фазировани син хронных источников импульсов, содер43 жащее генератор тактовых импульсов, выход которого соединен с входом блока кодировани и передачи синхропосылки , счетчик, вход установки в О которого соединен с выходом первого элемента II, тактовьш вход счетчика соединен с выходом второго элемента И, о т л и ч а ю щ ,е е с тем, что, с целью расшире1ш функциональных возможностей-устройства за счет увеличени частоты обрабатываемых импульсов, в него введены первый .и второй элементы И-НЕ, триггер и -блок управл емого делител , причем его вход св зан с выходом генератора тактовых иштульсов, выход блока кодировани и передачи синхропосьшки св зан с первым входом первого элемента И-НЕ, второй вход которого соединен с первым выходом блока управл емого делител j выход первого элемента И-НЕ св зан с входом установки в 1 триггера, вход установки в О которого св зан с вторым выходом блока управл емого делител , пр мой и инверсньй выходы триггера св заны соответственно с первыми-входами первого и второго элементов И, вторые входы которых подключены к третьему выходу блока управл емого делител , вьсходы счетчика соединены с входа№1 второго элемента И-НЕ, выход которого соединен с упpaвл юш м входом блока управл емого делител .
- 2. Устройство по п. 1, о т л и чающеес тем что блок управл емого делител содержит сдвиговьй регистр, первый, второй, третий элементы НЕ, первый и второй элементы И-НЕ,. причем вход блока управл емого делител подключен к тактовому входу сдвигового регист ра, первьй выход которого соединен с первым входом первого элемента И-НЕ и с входом первого элемента НЕ, выход которого вл етс первым выходом блока управл емого делител , второй выход сдвигового регистра соединен с вторым входом первого элемента И-НЕ и с входом второго элемента НЕ, выход которого вл етс третьим выходом блока управл емого делител , третий выход сдвигового регистра соединен с третьим входом первого элемента И-НЕ и вл етс вторым выходом блока управл емого делител , остальные выходы сдвигового регистра, кроме последнего , соединены с соответствуки(ими входами первого элемента И-НЕ, а последний выход через третий элемент НЕ соединен с первым входом второго элемента И-НЕ, второй вход которого 1202 0436 вл етс управл ющим входом блока управл емого делител , а выход соединен с соответствующим входом П1«го го элемента И-НЕ, выход которого соединен с информационным входом сдвигового регистра.ст&
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843757250A SU1202043A1 (ru) | 1984-06-22 | 1984-06-22 | Устройство дл фазировани синхронных источников импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843757250A SU1202043A1 (ru) | 1984-06-22 | 1984-06-22 | Устройство дл фазировани синхронных источников импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1202043A1 true SU1202043A1 (ru) | 1985-12-30 |
Family
ID=21125388
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843757250A SU1202043A1 (ru) | 1984-06-22 | 1984-06-22 | Устройство дл фазировани синхронных источников импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1202043A1 (ru) |
-
1984
- 1984-06-22 SU SU843757250A patent/SU1202043A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 856010, кл. Н 03 К 23/00, 1979. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1275446A (en) | Data transmission apparatus | |
US3775685A (en) | Apparatus for automatically checking pulse-distortion correction in a signal channel | |
GB1265183A (ru) | ||
JPS6340080B2 (ru) | ||
SU1202043A1 (ru) | Устройство дл фазировани синхронных источников импульсов | |
JPH02285832A (ja) | 直列データ受信器 | |
NL9102157A (nl) | Systeem voor het met een eerste codeerapparaat coderen van aangeboden data en voor het met een tweede codeerapparaat decoderen van gecodeerde data, en codeerapparaat voor toepassing in het systeem. | |
US4142070A (en) | False framing detector | |
US3996523A (en) | Data word start detector | |
US3732376A (en) | Time division multiplex coder | |
SU1596475A1 (ru) | Устройство цикловой синхронизации | |
SU981980A1 (ru) | Устройство дл синхронизации цифровой системы | |
SU1338092A2 (ru) | Устройство фазировани импульсов | |
SU1381715A1 (ru) | Дельта-кодер | |
SU978376A1 (ru) | Устройство фазировани импульсов | |
SU1010717A1 (ru) | Генератор псевдослучайных последовательностей | |
SU783789A1 (ru) | Преобразователь последовательного кода в параллельный | |
SU932648A1 (ru) | Устройство коррекции временных искажений | |
SU1205265A1 (ru) | Генератор пилообразного напр жени | |
SU1167748A1 (ru) | Устройство синхронизации | |
SU790218A1 (ru) | Устройство дл синхронизации сигналов тактовой последовательности | |
SU1012228A1 (ru) | Устройство дл синхронизации | |
SU1488822A2 (ru) | Устройство управления передачей информации в многопроцессорной системе. . | |
KR0186097B1 (ko) | 저전력 소모형 디지탈 주파수 합성장치 | |
SU425358A1 (ru) | Пересчетное устройство |