SU1201832A1 - Устройство дл ввода информации с перфоносител - Google Patents

Устройство дл ввода информации с перфоносител Download PDF

Info

Publication number
SU1201832A1
SU1201832A1 SU833648836A SU3648836A SU1201832A1 SU 1201832 A1 SU1201832 A1 SU 1201832A1 SU 833648836 A SU833648836 A SU 833648836A SU 3648836 A SU3648836 A SU 3648836A SU 1201832 A1 SU1201832 A1 SU 1201832A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
trigger
outputs
inputs
Prior art date
Application number
SU833648836A
Other languages
English (en)
Inventor
Виталий Алексеевич Фролов
Николай Яковлевич Пожидаев
Original Assignee
Научно-Производственное Объединение "Автограф"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-Производственное Объединение "Автограф" filed Critical Научно-Производственное Объединение "Автограф"
Priority to SU833648836A priority Critical patent/SU1201832A1/ru
Application granted granted Critical
Publication of SU1201832A1 publication Critical patent/SU1201832A1/ru

Links

Abstract

УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ С ПЕРФОНОСИТЕЛЯ, содержащее последовательно соединенные блок фотоприемников и блок усилителей, выходы которого подключены к информационным входам коммутатора и блока буферной пам ти , выходы которого  вл ютс  выходами устройства, счетчик, триггер, датчик носител , подключенный к установочному входу счетчика, выходы которого соединены с адресными входами коммутатора, отличающеес  тем, что, с целью упрощени  устройства, в него введены элемент И, элементы ИЛИ-НЕ, элемент задержки, формирователь и инвертор, выход которого подключен к управл ющему входу триггера, информационный вход которого подключен к выходу коммутатора и входу формировател , выход которого  вл етс  выходом устройства, а установочный вход триггера соединен с установочным входом блока буферной пам ти и выходом элемента задержки, вход которого соединен с выходом элемента ИЛИ-НЕ, входы которого подключены к выходу блока усилителей, выход триггера . соединен с одним из входов элемента И,, другой вход которого подключен к выходу S генератора, а выход соединен с управл ю (Л щим входом счетчика и входом инвертора.

Description

оо ю
Изобретение относитс  к автоматике и вычислительной технике и предназначено дл  считывани  информации с перфоносител  и может быть использовано дл  ввода информации в вычислительных системах и автоматизированных систем обработки информации.
Цель изобретени  - упрощение устройства .
г На чертеже.. ;представлена блок-схема устройства.
Устройство содержит блок 1 фотоприемников , блок 2 усилителей, блок 3 буферной пам ти, датчик 4 носител , генератор 5, счетчик 6, коммутатор 7, элемент И 8, элемент ИЛИ-НЕ 9, элемент 10 задержки, формирователь 11, триггер 12, инвертор 13.
Выход блока 1 фотоприемников в предлагаемом устройстве соединен с входом блока 2 усилителей, выходы которого соединены с информационными входами коммутатора 7, входами элемента ИЛИ-НЕ 9 и входами блока 3 буферной пам ти, выходы которого  вл ютс  выходами устройства .
Датчик 4 носител , выход которого подкл4очен к установочному входу счетчика 6, управл ющий вход которого соединен с входом инвертора 13 и выходом элемента И 8, первый вход которого подключен к выходу генератора 5, а другой - вход - к выходу триггера 12, информационный вход которого подключен к выходу коммутатора 7 и входу формировател  11, а выход  вл етс  управл ющим выходом устройства. Выход инвертора 13 соединен с управл ющим входом триггера 12. Выход счетчика 6  вл етс  адресным входом коммутатора 7. Выход элемента ИЛИ-НЕ 9 соединен с входом элемента 10 задержки, выход которого подключен к установочным входам блока буферной пам ти и триггеру 12.
В исходном состо нии при отсутствии носител , единичный сигнал с датчика 4 носител  запрещает работу счетчиКа б, тем самым запреща  работу всего устройства.
Триггер 12 находитс  в исходном состо нии на его выходе - единичный сигнал. Формирователь 11 запускаетс  сигналом, поступающим с выхода коммутатора 7, при изменении сигнала из единичного в нулевой уровень. Элемент 10 задержки обеспечивает задержку единичного сигнала, который обеспечивает установку триггера 12 и буферной пам ти в исходное состо ние. На выходе блока 1 фотоприемников и усилител  2 присутствуют единичные сигналы. Генератор 5 вырабатывает импульсные сигналы . На выходе устройства сигналы с выхода формировател  11 и блока буферной пам ти отсутствуют, причем сигнал «ГТ с выхода формировател  11 сообщает о необходимости считывани  информации с выхода блока 3 буферной пам ти.
При вводе носител , на выходе блока 1 фотоприемников и блока 2 усилителей отсутствуют низкие уровни сигналов.
На выходе элемента ИЛИ-НЕ 9 по вл етс  единичный сигнал, который проходит через элемент задержки и устанавливает в исходное состо ние блок 3 буферной пам ти и триггер 12. Затем происходит затемнение датчика 4 носител , нулевой уровень сигнала с которого разрещает работу счетчика 6. Счетчик 6 мен ет свое состо ние по переднему фронту каждого сигнала, поступающему на управл ющий вход счетчика 6 с генератора 5 через элемент И 8. Коммутатор 7 поочередно опращивает информационные свои входы в соответствии с адресом на его адресных входах, который зависит от состо ни  счетчика б. При дальнейшем движении носител  при по влении перфоотверсти  на любом из каналов считывани , на соответствующем выходе усилител  2, по вл ютс  единичные сигналы, запоминающиес  в блоке 3 буферной пам ти. На выходе элемента ИЛИ-НЕ 9 присутствует низкий уровень сигнала.
При опросе каналов считывани  на вь ходе коммутатора 7 по вл етс  единичный сигнал, который переписываетс  в триггер 12, Низкий уровень сигнала с выхода триггера 12, запрещает прохождение импульсов с генератора 5 через элемент И 8 на управл ющий вход счетчика б. Счетчик б не измен ет своего состо ни . Коммутатор 7 опрашивает выбранный канал считывани , на котором присутствует единичный сигнал. При дальнейщем движении носител  на данном канале считывани  по вл етс  низкий потенциал, что соответствует окончанию
считывани  перфоотверсти  в блоке 1 фотоприемников . На выходе коммутатора 7 по витс  сигнал низкого уровн , по фронту которого запускаетс  формирователь 11, который вырабатывает короткий единичный
импульс «ГТ и сообщает внещнему устройству о необходимости считывани  информации из блока 3 буферной пам ти.
Если в считываемой колонке перфоносител  присутствует несколько перфоотверстий, то при уходе первого перфоотверсти , соответствующего анализируемому каналу считывани  на входе коммутатора 7, и при наличии перекоса перфоносител , на других выходах каналов еще могут присутствовать
единичные сигналы.
При дальнейшем движении перфоносител , когда на всех каналах считывани  присутствует низкий уровень сигнала, что соответствует перемычке при считывании перфоносител , на выходе элемента ИЛИ- НЕ 9 по вл етс  единичный сигнал, который через элемент задержки устанавливает в исходное состо ние блок 3 буферной пам ти и триггер 12. Единичный сигнал с вы312018324
хода триггера 12, разрешает прохождение Коммутатор 7 вновь производит анализ импульсов с генератора 5 через элемент по влени  единичного сигнала по любому И 8 на управл ющий вход счетчика 6. из своих информационных входов.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ С ПЕРФОНОСИТЕЛЯ, содержащее последовательно соединенные блок фотоприемников и блок усилителей, выходы которого подключены к информационным входам коммутатора и блока буферной памяти, выходы которого являются выходами устройства, счетчик, триггер, датчик носителя, подключенный к установочному входу счетчика, выходы которого соединены с адресными входами коммутатора, отличающееся тем, что, с целью упрощения устройства, в него введены элемент И, элементы ИЛИ—НЕ, элемент задержки, формирователь и инвертор, выход которого подключен к управляющему входу триггера, информационный вход которого подключен к выходу коммутатора и входу формирователя, выход которого является выходом устройства, а установочный вход триггера соединен с установочным входом блока буферной памяти и выходом элемента. задержки, вход которого соединен с выходом элемента ИЛИ—НЕ, входы которого подключены к выходу блока усилителей, выход триггера соединен с одним из входов элемента И>(2 другой вход которого подключен к выходу <2 генератора, а выход соединен с управляющим входом счетчика и входом инвертора.
    >
SU833648836A 1983-10-04 1983-10-04 Устройство дл ввода информации с перфоносител SU1201832A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833648836A SU1201832A1 (ru) 1983-10-04 1983-10-04 Устройство дл ввода информации с перфоносител

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833648836A SU1201832A1 (ru) 1983-10-04 1983-10-04 Устройство дл ввода информации с перфоносител

Publications (1)

Publication Number Publication Date
SU1201832A1 true SU1201832A1 (ru) 1985-12-30

Family

ID=21084162

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833648836A SU1201832A1 (ru) 1983-10-04 1983-10-04 Устройство дл ввода информации с перфоносител

Country Status (1)

Country Link
SU (1) SU1201832A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 888101, кл. G 06 F 3/06, 1979. Авторское свидетельство СССР № 1080161, кл. G 06 К 7/14, 1982. *

Similar Documents

Publication Publication Date Title
KR910001771A (ko) 반도체 메모리 장치
KR960020510A (ko) 줄길이복호화기
KR840003161A (ko) 디지탈 이득 제어 시스템
SU1201832A1 (ru) Устройство дл ввода информации с перфоносител
SU877582A1 (ru) Устройство дл фотоэлектрического считывани информации
SU1088114A1 (ru) Программируемый преобразователь код-временной интервал
SU1274136A1 (ru) Устройство дл временного разделени импульсов записи и считывани реверсивного счетчика
SU732849A1 (ru) Устройство дл ввода информации
SU1608633A1 (ru) Устройство дл сопр жени ЭВМ с дискретными датчиками
SU1698815A1 (ru) Устройство допускового контрол скорости изменени периода сигнала
SU840975A1 (ru) Устройство дл считывани графическойиНфОРМАции
SU1193700A1 (ru) Устройство дл считывани информации
SU1173533A1 (ru) Устройство подавлени помех в цифровом сигнале
SU1249583A1 (ru) Буферное запоминающее устройство
SU1367027A1 (ru) Устройство дл сокращени избыточности информации
SU1049976A1 (ru) Полупосто нное запоминающее устройство
SU1718374A1 (ru) Цифровой временной дискриминатор
SU1603438A1 (ru) Стековое запоминающее устройство
SU623259A1 (ru) Устройство синхронизации
KR970049843A (ko) 이벤트 계수기
SU1474709A1 (ru) Устройство дл учета времени просто оборудовани
SU515154A1 (ru) Буферное запоминающее устройство
SU1283849A1 (ru) Блок считывани информации дл запоминающего устройства
SU959164A2 (ru) Буферное запоминающее устройство
SU1037294A1 (ru) Устройство дл считывани информации