SU1198758A1 - Регенератор двоичных сигналов - Google Patents

Регенератор двоичных сигналов Download PDF

Info

Publication number
SU1198758A1
SU1198758A1 SU843710271A SU3710271A SU1198758A1 SU 1198758 A1 SU1198758 A1 SU 1198758A1 SU 843710271 A SU843710271 A SU 843710271A SU 3710271 A SU3710271 A SU 3710271A SU 1198758 A1 SU1198758 A1 SU 1198758A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
signal
block
unit
Prior art date
Application number
SU843710271A
Other languages
English (en)
Inventor
Aleksandr E Kraskovskij
Mikhail M Lebedev
Anatolij A Semenov
Aleksandr A Kochetkov
Original Assignee
Le I Inzhenerov Zheleznodorozh
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Le I Inzhenerov Zheleznodorozh filed Critical Le I Inzhenerov Zheleznodorozh
Priority to SU843710271A priority Critical patent/SU1198758A1/ru
Application granted granted Critical
Publication of SU1198758A1 publication Critical patent/SU1198758A1/ru

Links

Landscapes

  • Mobile Radio Communication Systems (AREA)
  • Noise Elimination (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Description

Изобретение относится к области радиотехники и предназначено для использования в аппаратуре передачи данных и в качестве автономного устройства в системах связи.
Цель изобретения '- повышение точности регенерации при общих и селективных замираниях сигнала. Устройство содержит блок 1 устранения постоянной составляющей, первый и второй пороговые блоки (ПБ1 2,3, коммутатор 4(К ), блок 5 регистрации, формирователь 6 регенерируемой посылки, блок 7 тактовой синхронизации, блок 8 выделения фронтов сигнала, блок 9 выделения 3—го фронта сигнала, 1-й и 2—й счетчики 10,11. Повышение точности обеспечивается введением блока 1 устранения' постоянной составляющей, 1-го и 2-го ПБ 2,3»
На выходе 1—го ПБ 2 формируется импульсная последовательность с равной длительностью каждой элементарной посылки. На выходе 2-го ПБ 3 информационная структура сигнала вообще может отсутствовать. Поэтому с помощью блока 1 осуществляется повышение помехоустойчивости устройства. Счетчик 10 формирует сигнал на переключение К 4 в положение, соответствующее прохождению сигнала через К 4 с выхода 2-го ПБ 3. К 4 будет находиться в этом положении до тех пор, пока не поступит биполярный сигнал и на выходе блока 8 не появятся информационные фронты. На выходе 2—го счетчика 11 фор—
Зи „„ 1198758
I 198758
мируется импульс, который переключает К4 в положение, соответствующее прохождению через К4 сигнала с выхода 1-го ПБ 2, К 4 будет находиться в этом положении до тех пор, пока не поступит сигнал "Нажатие" или
"Отжатие". Использование нулевого уровня ограничения в ПБ позволяет фиксировать изменение знака поступающих посылок при низком уровне сигнала, Это позволяет повысить чувствительность устройства. 6 ил.
1
Изобретение относится к радиотехнике и предназначено для использования в аппаратуре передачи данных и в качестве автономного устройства в системах связи.
Цель изобретения - повышение точности регенерации при общих и селективных замираниях сигнала.
На фиг.1 представлена структурная электрическая схема регенератора двоичн'ого сигнала; на фиг. 2 - порогового блока; на фиг. 3 - схема
коммутатора; на фиг. 4 - схема блока регистрации; на фиг. 5 - схема блока тактовой синхронизации; на фиг.6 — схема блока выделения фронтов сигнала.
Регенератор двоичного сигнала содержит блок 1 устранения постоянной составляющей, первый и второй (ПБ-) 2,3, К 4, блок 5 регистрации, формирователь 6 регенерируемой посылки, блок 7 тактовой синхронизации, блок 8 выделения фронтов сигнала, блок 9 выделения третьего фронта сигнала, первый и второй счетчики 10,11.
Первый и второй ПБ 2,3 содержат компаратор 12, ограничитель 13 и ключ 14. Коммутатор 4 содержит триггер 15, первый и второй элементы И 16, 17 и элемент ИЛИ 18. Блок 5 регистрации содержит генератор 19, элемент И 20 и счетчик 21. Блок 7 тактовой синхронизации содержит генератор 22, управляющий элемент 23, делитель 24 и фазовый дискриминатор 25, Блок 8 выделения фронтов сигнала содержит первый инвертор 26, первый и второй элементы ИЛИ 27,
28, первый и второй триггеры 29, 30, первый и второй интеграторы 31, 32, первый и второй элементы И 33, 34, третий элемент ИЛИ 35 и второй инвертор 36.
2
Регенератор двоичного сигнала работает.следующим образом.
Биполярный сигнал с выхода де—
5 тектора приемника поступает на вход устройства, совмещенного с входом блока 1 устранения постоянной состав ляющей, который представляет собой дифференцирующую цепочку, и на вход
10 второго ПБ 3, Так как на выходе блока 1 устранения постоянной составляющей биполярный сигнал почти всегда имеет равные амплитуды положительной и отрицательной составляющей относи15 тельно нулевого- уровня, а порог ограничения пороговых блоков равен этому уровню, на выходе первого ПБ 2 формируется импульсная последовательность с равной длительностью
20 каждой элементарной посыпки. При этом на входе второго ПБ 3 длительность элементарных посылок зависит от величины и знака постоянной составляющей сигнала. Кроме то25 го, при селективных замираниях на выходе второго ПБ 3 информационная структура сигнала вообще может отсутствовать. Поэтому с помощью блока 1 устранения постоянной состав30 ляющей осуществляется повышение точности регенерации, т.е. повышение помехоустойчивости устройства.
При включении устройства К 4. устанавливается в положение, соответ35 ствующее прохождению через К 4 сигнала с выхода второго ПБ 3. В Этом положении К 4 будет находиться до тех пор, пока на вход устройства не поступит биполярный сиг40 нал. При поступлении биполярного сигнала на выходе блока 8 выделения фронтов сигнала* создаются узкие импульсы, соответствующие границам знакоперемен.
3 1
На выходе блока 9 выделения третьего фронта сигнала, представляющего собой счетчик на три, появляются импульсы, соответствующие третьей знакоперемене в данном тактовом интервале. Для этого на входы блока 9 выделения третьего фронта сигнала, поступают импульсы с выхода блока 8 выделения фронтов сигнала и импульсы с выхода блока 7 тактовой синхронизации, которые обозначают начало и конец тактового интервала. Наличие импульса на выходе блока 9 выделения третьего фронта сигнала соответствует поступлению посылки с дроблением или шумовых импульсов. Для того, чтобы во время поступления шума не осуществлять анализа, импульсами с выхода блока 9 выделения третьего фронта сигнала производится обнуление второго счетчика 11,
Импульсы с выхода блока 8 выделения фронтов сигнала поступают на второй вход второго счетчика 11.
После поступления десятого фронта, при условии отсутствия в этом интервале третьего фронта, на выходе второго счетчика 11 формируется импульс, который переключает К 4 в положение, соответствующее прохождению через К 4 сигнала с выхода первого. ПБ 2. В таком положении К 4 будет находиться до тех пор, пока не поступит сигнал "Нажатие" или "Отжатие" в течение двадцати тактовых интервалов. При поступлении сигнала "Нажатие", или "Отжатие" первым счетчиком 10 подсчитываются тактовые импульсы, поступающие с выхода* блока 7 тактовой синхронизации. Так как в этом случае отсутствуют знако— перемены, то отсутствуют и импульсы на выходе блока 8 выделения фронтов сигнала, которые обнуляют первый счетчик 10. Поэтому после поступления двадцатого тактового импульса на выходе первого счетчика 10 формируется сигнал на переключение К 4 в положение, соответствующее прохождению сигнала через К 4 с выхода второго ПБ 3. К 4 будет находиться в этом положении до тех пор, пока не поступит биполярный сигнал и на выходе блока 8 выделения фронтов сигнала не появятся информационные фрон— 55 ты. Сформированные импульсы с выхода блока 8 выделения фронтов сигнала поступают на первый вход второго счет198758 4
чика 11 и при условии отсутствия 3-х фронтов на выходе второго счетчика 11 выделится десятый фронт. Импульс, соответствующий десятому фрон ту, поступит на четвертый вход К 4 « и установит его в положение, при котором на первый вход блока 5 регистрации будут проходить импульсы с выхода первого ПБ 2. Таким образом, в соответствии со структурой входного сигнала осуществляется адаптивный выбор результатов ограничения биполярного сигнала.
При "быстрых" селективных замира— ниях, которые не полностью отслеживаются с помощью предлагаемого устройства, на выходе первого ПБ 2 появляется импульсная последовательность с изменяющимся фазовым положе— нием. Однако использование блока 7 тактовой синхронизации позволяет отслеживать также фазовые броски входного сигнала.
Использование нулевого уровня 25 ограничения в пороговых блоках позволяет фиксировать изменение знака поступающих посыпок при низком уровне сигнала. Это позволяет повысить чувствительность устройства, которой приводит к увеличению правильно зарегистрированных посылок в блоке 5 регистрации. Однако при низком уровне сигнала увеличивается вероятность появления шумовых знакоперемен, что приводит к необходимости предьявле—
35 ния более строгих требований к помехоустойчивости блока 5 регистрации.
Сигнал, соответствующий результату регистрации, с выхода блока 5 регистрации, поступает на второй 40 вход формирователя 6 регенерируемой посылки. С помощью формирователя 6 регенерируемой посылки создаются выходные посылки эталонной длительности и амплитуды, которые поступа45
-7 ют на оконечные устройства аппаратуры приема данных.

Claims (2)

  1. Формула изобретения
    Регенератор двоичных сигналов, содержащий блок выделения третьего фронта сигнала, коммутатор и блок регистрации, первый вход которого соединен с первыми входами блока выделения фронтов сигнала и блока тактовой синхронизации, первый выход которого подключен к первому ί входу формирователя регенерируемой
    5
    1198758
    6
    посылки и второму входу блока регистрации, выход которого подключен к второму входу формирователя регенерируемой посылки, выход которого является выходом регенератора, о т л и-ч а ю щ и й с я тем, что, с целью повышения точности регенерации при общих и селективных замираниях сигнала, в него введены два счетчика и последовательно соединенные блок устранения постоянной составляющей н первый пороговый блок, а также второй пороговый блок, вход которого объединен с входом блока устранения постоянной составляющей и является входом регистратора, при этом выходы первого и второго пороговых блоков подключены к первому и второму входам коммутатора, выход которого подключен к
    первым входам блока регистрации и блока выделения третьего фронта сигнала, к второму входу которого,
    5 а также к первым входам первого
    и второго счетчиков подключен первый выход блока выделения фронтов сигнала, второй выход которого подключен к второму входу блока тактовой синхЮ ронизации, второй выход которого подключен к второму входу блока выделения фронтов сигнала, второму входу первого счетчика и третьему входу блока выделения третьего фрон15 та .сигнала, выход которого подключен к третьему входу блока тактовой синхронизации и второму входу второго счетчика, причем выходы первого и второго счетчиков подключены соот—
  2. 2о ветственно к третьему и четвертому входам коммутатора.
    Фиг. 2
    от δη. 2
    Фиг.З
    1 198758
    Фиг Л
    Фиг. 5
    Фиг 6
SU843710271A 1984-03-07 1984-03-07 Регенератор двоичных сигналов SU1198758A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843710271A SU1198758A1 (ru) 1984-03-07 1984-03-07 Регенератор двоичных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843710271A SU1198758A1 (ru) 1984-03-07 1984-03-07 Регенератор двоичных сигналов

Publications (1)

Publication Number Publication Date
SU1198758A1 true SU1198758A1 (ru) 1985-12-15

Family

ID=21107172

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843710271A SU1198758A1 (ru) 1984-03-07 1984-03-07 Регенератор двоичных сигналов

Country Status (1)

Country Link
SU (1) SU1198758A1 (ru)

Similar Documents

Publication Publication Date Title
SU1198758A1 (ru) Регенератор двоичных сигналов
SU1022329A1 (ru) Устройство дл приема двухпозиционных дискретных сигналов с амплитудной модул цией
SU733096A1 (ru) Селектор импульсов по длительности
SU1083402A1 (ru) Устройство дл приема сигналов относительной фазовой телеграфии
SU1091328A1 (ru) Селектор кодовых посылок
SU868994A1 (ru) Формирователь тактовых импульсов
SU1420653A1 (ru) Устройство дл синхронизации импульсов
SU554639A1 (ru) Устройство кадровой синхронизации
SU574860A1 (ru) Устройство контрол числа ошибок в каналах передачи дискретной информации
SU1496014A1 (ru) Устройство избирательного вызова
US3074019A (en) Pulse separator and repetition-rate discriminator
SU1345185A1 (ru) Устройство дл сопр жени микроЭВМ с кассетным магнитофоном
SU1125760A2 (ru) Устройство дл синхронизации двоичных сигналов в каналах с посто нными преобладани ми
SU1628215A1 (ru) Приемопередающее устройство данных
SU1113896A1 (ru) Стартстопное приемное устройство
SU928665A1 (ru) Устройство поэлементного фазировани
SU1197093A1 (ru) Устройство дл устранени импульсов дроблени
SU428378A1 (ru) Устройство для преобразованиядвойного двоичного сигнала в двоичныйсигнал с обнаружением ошибок
SU540413A1 (ru) Устройство временной коммутации асинхронных импульсных сигналов
SU605220A1 (ru) Устройство дл моделировани дискретных каналов
SU972652A1 (ru) Селектор импульсов по длительности
SU1037422A1 (ru) Цифровой частотный дискриминатор
SU1140260A1 (ru) Устройство дл дискретного приема сигналов в "целом
SU1425806A1 (ru) Цифровой фазовый дискриминатор
SU684757A1 (ru) Устройство цикловой синхронизации