SU1197061A1 - Digital matched filter - Google Patents

Digital matched filter Download PDF

Info

Publication number
SU1197061A1
SU1197061A1 SU843761864A SU3761864A SU1197061A1 SU 1197061 A1 SU1197061 A1 SU 1197061A1 SU 843761864 A SU843761864 A SU 843761864A SU 3761864 A SU3761864 A SU 3761864A SU 1197061 A1 SU1197061 A1 SU 1197061A1
Authority
SU
USSR - Soviet Union
Prior art keywords
adder
input
output
multiplier
matched filter
Prior art date
Application number
SU843761864A
Other languages
Russian (ru)
Inventor
Игорь Николаевич Самарин
Виктор Андрианович Шумков
Давид Григорьевич Эйдлин
Original Assignee
Войсковая часть 60130
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 60130 filed Critical Войсковая часть 60130
Priority to SU843761864A priority Critical patent/SU1197061A1/en
Application granted granted Critical
Publication of SU1197061A1 publication Critical patent/SU1197061A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

QD QD

О Од Изобретение относитс  к радиоэлектронике и может использоватьс  радиоприемных устройствах дл  обработки сложных фазоманипулированных сигналов. Цель изобретени  - повышение надежности, уменьшение массы и габаритов . На чертеже приведена структурна  электрическа  схема предложенного устройства. Цифровой согласованный фильтр 1держит аналоговую линию 1 задержки , сумматор 2, квантователь 3, регистр 4 сдвига, весовой сумматор 5, измеритель 6 эффективного напр жени  помехи, перемножитель 7 и фильтр 8 нижних частот. Цифровой согласованный фильтр работает следующим образом. Аддитивна  смесь сигнала и помехи , поступающа  с выхода фазового детектора, задерживаетс  аналоговой линией 1 задержки на врем , необходимое дл  оценки интенсивности поме хи измерителем 6 эффективного напр  жени  помехи. В сумматоре 2 задерж на  смесь суммируетс  с напр жение случайного смещени , которое поступает с выхода перемножител  7, и п даетс  на вход квантовател  3. Ква 12 тователь 3 осуществл ет вз тие выбо- рок в дискретные моменты времени, интервал между которыми равен длительности элемента сигнала, и бинарное квантование этих выборок по уровню. Выходные нормированные импульсы квантовател  3 последовательно записьшаютс  в регистр 4 сдвига и сравниваютс  с кодовыми символами ожидаемого сигнала в весовом сумматоре 5, который формирует выходное напр жение . Значени  выходного напр жени  весового сумматора 5 в каждый момент времени дискретизации не завис т от значений смеси сигнала и помехи на входе цифрового согласованного фильтра в эти же моменты времени и распределены по нормальному закону . Поэтому после сглаживани  выходного напр жени  весового сумматора 5 фильтром 8 нижних частот, который  вл етс  простейшим фильтром, построенным на основе элементов может быть конструктивно объединен с устройством , вьшолн ющим функции перемножител , оно используетс  дл  формировани  случайного напр жени  смещени , интенсивность которого регулируетс  измерителем 6 эффективного напр жени  помехи по взводу перемножител  7.Od The invention relates to electronics and can be used by receiving devices to process complex phase-shifted signals. The purpose of the invention is to increase reliability, reduce weight and size. The drawing shows a structural electrical circuit of the proposed device. A digital matched filter 1 holds an analog delay line 1, an adder 2, a quantizer 3, a shift register 4, a weight adder 5, an effective interference voltage meter 6, a multiplier 7, and a low-pass filter 8. Digital matched filter works as follows. The additive mixture of signal and interference coming from the output of the phase detector is delayed by an analog delay line 1 for the time required to estimate the intensity of the interference by the effective noise voltage meter 6. In adder 2, the delay on the mixture is summed with the random displacement voltage that comes from the output of multiplier 7, and n is given to the input of the quantizer 3. Quad 12, consumer 3 takes samples at discrete points in time, the interval between which is equal to the duration of the element signal, and binary quantization of these samples by level. The output normalized pulses of the quantizer 3 are sequentially written into the shift register 4 and compared with the code symbols of the expected signal in the weight adder 5, which forms the output voltage. The values of the output voltage of the weight adder 5 at each time point of sampling do not depend on the values of the mixture of signal and noise at the input of the digital matched filter at the same time points and are distributed according to the normal law. Therefore, after smoothing the output voltage of the weight adder 5, the low-pass filter 8, which is the simplest filter built on the basis of the elements, can be constructively combined with a device that performs the multiplier functions, it is used to form a random bias voltage, the intensity of which is controlled by a meter effective voltage disturbance on the multiplier multiplier 7.

Claims (1)

Кан. Характеристика цифрового согласованного фильтра при неизвестной помехе. Зарубежная радиоэлектроника, 1972, № 11, с.22. (5^)(57) ЦИФРОВОЙ СОГЛАСОВАННЫЙ ФИЛЬТР, содержащий последовательно соединенные аналоговую линию задержки, сумматор, квантователь, регистр сдвига и весовой сумматор, а также последовательно соединенные измеритель эффективного напряжения помехи, вход которого объединен с входом аналоговой линии задержки, и перемножитель, выход которого подключен к другому входу сумматора, отличающийся тем, что, с целью повышения надежности, в него введен фильтр нижних частот, вход которого соединен с выходом весового сумматора, а выход подключен к другому входу перемножителя. с Kahn. Characteristic of a digital matched filter with unknown interference. Foreign Radio Electronics, 1972, No. 11, p. 22. (5 ^) (57) A DIGITAL AGREED FILTER containing a series-connected analog delay line, an adder, a quantizer, a shift register and a weight adder, as well as a series-connected meter of the effective interference voltage, the input of which is combined with the input of the analog delay line, and a multiplier, output which is connected to another input of the adder, characterized in that, in order to increase reliability, a low-pass filter is introduced into it, the input of which is connected to the output of the weight adder, and the output is connected to another in ode multiplier. from
SU843761864A 1984-06-26 1984-06-26 Digital matched filter SU1197061A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843761864A SU1197061A1 (en) 1984-06-26 1984-06-26 Digital matched filter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843761864A SU1197061A1 (en) 1984-06-26 1984-06-26 Digital matched filter

Publications (1)

Publication Number Publication Date
SU1197061A1 true SU1197061A1 (en) 1985-12-07

Family

ID=21127152

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843761864A SU1197061A1 (en) 1984-06-26 1984-06-26 Digital matched filter

Country Status (1)

Country Link
SU (1) SU1197061A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1020981, кл. Н 03 Н 17/02, 25.12.81. Кан. Характеристика цифрового согласованного фильтра при неизвестной помехе. Зарубежна ра.чиоэлектроника, 1972, № 11, с.22. *

Similar Documents

Publication Publication Date Title
CA1054720A (en) Analog-to-digital conversion apparatus
EP0106029B1 (en) Method and apparatus for measuring the amplitude of a noise-affected periodic signal without phase reference
US5461641A (en) Decimation filter for a sigma-delta converter and A/D converter using the same
US6456950B1 (en) Method and apparatus for estimating and digitizing instantaneous frequency and phase of bandpass signals
US5745063A (en) Arrangement for the summation of products of signals
JPS5793726A (en) A/d converter
SU1197061A1 (en) Digital matched filter
SE7609536L (en) DEVICE FOR CREATING A PHASE MODULATED VAG
SU1171964A1 (en) Device for digital demodulating of signals with single side band
SU543132A1 (en) Digital frequency and phase discriminator
JPS5718124A (en) Analog-to-digital converter
RU2145149C1 (en) Sigma-delta analog-to-digital converter
SU620012A1 (en) Discrete matched filter
JPS6142895B2 (en)
JPS57201308A (en) Frequency demodulating circuit
SU452054A1 (en) Adaptive Differential Pulse Code Modulator
SU696614A1 (en) Correlation detector
JPS5487421A (en) Binary circuit
RU1800588C (en) Adaptive filter
SU577673A1 (en) Number-to-frequency converter
SU511716A1 (en) Voltage reference shaper for demodulator of phase-shifted signals
SU1223329A1 (en) Frequency multiplier
SU799160A1 (en) Phase-manipulated signal receiving device
JPS5564429A (en) Digital phase comparator
SU902249A1 (en) Time interval-to-digital code converter