QD QD
О Од Изобретение относитс к радиоэлектронике и может использоватьс радиоприемных устройствах дл обработки сложных фазоманипулированных сигналов. Цель изобретени - повышение надежности, уменьшение массы и габаритов . На чертеже приведена структурна электрическа схема предложенного устройства. Цифровой согласованный фильтр 1держит аналоговую линию 1 задержки , сумматор 2, квантователь 3, регистр 4 сдвига, весовой сумматор 5, измеритель 6 эффективного напр жени помехи, перемножитель 7 и фильтр 8 нижних частот. Цифровой согласованный фильтр работает следующим образом. Аддитивна смесь сигнала и помехи , поступающа с выхода фазового детектора, задерживаетс аналоговой линией 1 задержки на врем , необходимое дл оценки интенсивности поме хи измерителем 6 эффективного напр жени помехи. В сумматоре 2 задерж на смесь суммируетс с напр жение случайного смещени , которое поступает с выхода перемножител 7, и п даетс на вход квантовател 3. Ква 12 тователь 3 осуществл ет вз тие выбо- рок в дискретные моменты времени, интервал между которыми равен длительности элемента сигнала, и бинарное квантование этих выборок по уровню. Выходные нормированные импульсы квантовател 3 последовательно записьшаютс в регистр 4 сдвига и сравниваютс с кодовыми символами ожидаемого сигнала в весовом сумматоре 5, который формирует выходное напр жение . Значени выходного напр жени весового сумматора 5 в каждый момент времени дискретизации не завис т от значений смеси сигнала и помехи на входе цифрового согласованного фильтра в эти же моменты времени и распределены по нормальному закону . Поэтому после сглаживани выходного напр жени весового сумматора 5 фильтром 8 нижних частот, который вл етс простейшим фильтром, построенным на основе элементов может быть конструктивно объединен с устройством , вьшолн ющим функции перемножител , оно используетс дл формировани случайного напр жени смещени , интенсивность которого регулируетс измерителем 6 эффективного напр жени помехи по взводу перемножител 7.Od The invention relates to electronics and can be used by receiving devices to process complex phase-shifted signals. The purpose of the invention is to increase reliability, reduce weight and size. The drawing shows a structural electrical circuit of the proposed device. A digital matched filter 1 holds an analog delay line 1, an adder 2, a quantizer 3, a shift register 4, a weight adder 5, an effective interference voltage meter 6, a multiplier 7, and a low-pass filter 8. Digital matched filter works as follows. The additive mixture of signal and interference coming from the output of the phase detector is delayed by an analog delay line 1 for the time required to estimate the intensity of the interference by the effective noise voltage meter 6. In adder 2, the delay on the mixture is summed with the random displacement voltage that comes from the output of multiplier 7, and n is given to the input of the quantizer 3. Quad 12, consumer 3 takes samples at discrete points in time, the interval between which is equal to the duration of the element signal, and binary quantization of these samples by level. The output normalized pulses of the quantizer 3 are sequentially written into the shift register 4 and compared with the code symbols of the expected signal in the weight adder 5, which forms the output voltage. The values of the output voltage of the weight adder 5 at each time point of sampling do not depend on the values of the mixture of signal and noise at the input of the digital matched filter at the same time points and are distributed according to the normal law. Therefore, after smoothing the output voltage of the weight adder 5, the low-pass filter 8, which is the simplest filter built on the basis of the elements, can be constructively combined with a device that performs the multiplier functions, it is used to form a random bias voltage, the intensity of which is controlled by a meter effective voltage disturbance on the multiplier multiplier 7.