SU1190532A1 - Device for reception of bipulsed signal - Google Patents

Device for reception of bipulsed signal Download PDF

Info

Publication number
SU1190532A1
SU1190532A1 SU833652895A SU3652895A SU1190532A1 SU 1190532 A1 SU1190532 A1 SU 1190532A1 SU 833652895 A SU833652895 A SU 833652895A SU 3652895 A SU3652895 A SU 3652895A SU 1190532 A1 SU1190532 A1 SU 1190532A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
inputs
pulse
Prior art date
Application number
SU833652895A
Other languages
Russian (ru)
Inventor
Юрий Павлович Довженко
Владимир Николаевич Сафонов
Виктор Николаевич Симаков
Original Assignee
Предприятие П/Я Г-4812
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4812 filed Critical Предприятие П/Я Г-4812
Priority to SU833652895A priority Critical patent/SU1190532A1/en
Application granted granted Critical
Publication of SU1190532A1 publication Critical patent/SU1190532A1/en

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ ПРИЕМА БИИМПУЛЬСНОГО СИГНАЛА, содержащее элемент ИЛИ, делитель частоты, усилитель-ограничитель , выход которого подключен к входу блока вьщелени  фронта, выход которого соединен с первыми входами клапана, вторые вхо-СЬНЗ ды которого подключены к соответствующим выходам триггера, первый и второй входы которого подключены к первому и второму выходам счетчика, при этом выходы клапана соединены с одними входами формировател  импульсов , отличающеес  тем, что, с целью повышени  помехоустойчивости , выход блока выделени  фронта соединен с сигнальным входом счетчика и с первым входом элемента ИЛИ,выход которого через делитель частоты подключен к другому входу формировател  импульсов, причем третий выход счетчика соединен с вторым входом .элемента ИЛИ,-а тактовый вход счетО ) чика  вл етс  тактовым входом устройства . С tZH 31. A device for receiving a bi-pulse signal containing an OR element, a frequency divider, an amplifier-limiter, the output of which is connected to the input of the front end unit, the output of which is connected to the first inputs of the valve, the second inputs of the trigger, the first and The second inputs of which are connected to the first and second outputs of the counter, wherein the valve outputs are connected to one input of the pulse former, characterized in that, in order to increase the noise immunity, the output of the extraction unit Front connected to the signal input of the counter and to the first input of the OR gate, the output of which is connected via a frequency divider to the other input of the pulse shaper, the third counter output is connected to the second input of OR .elementa, -a clock input account) snip is a clock input of the device. With tZH 3

Description

2.Устройство по п.1, о т л и чающеес  тем, что формирователь импульсов содержит ЯЗ-триггер2. The device according to claim 1, about tl and that the impulse generator contains a trigger.

и Л-триггер, 11-вход которого подключен к выходу RS-триггера, R5-входы которого  вл ютс  одними входами формировател  импульсов, другим входом которого  вл етс  С-вход 1 -триггера , выход которого  вл етс  выходо формировател  импульсов.and L-flip-flop, the 11-input of which is connected to the output of the RS flip-flop, the R5-inputs of which are one of the inputs of the pulse former, the other input of which is the C-entry of 1 trigger, the output of which is the output of the pulse former.

3.Устройство по П.1, отличающеес  тем, что счетчик3. The device according to claim 1, characterized in that the counter

содержит делитель частоты и три анализатора импульсов, входы которых подключены к соответствующим выходам делител  частоты, первьй вход которого  вл етс  сигнальным входом счетчика , тактовым входом которого  вл етс  второй вход делител  частоты, выходы первого, второго и третьего анализаторов импульсов  вл ютс  соответственно первым, вторыми и третьим выходами счетчика .contains a frequency divider and three pulse analyzers whose inputs are connected to the corresponding outputs of a frequency divider, the first input of which is the signal input of the counter, the clock input of which is the second input of the frequency divider, the outputs of the first, second and third pulse analyzers are respectively the first, second and the third counter outputs.

Изобретение относитс  к технике св зи и может быть использовано в си темах передачи дискретной информации Цель изобретени  - повьшение помехоустойч вости . На фиг. 1 изображена структурна  электрическа  схема предложенного устройства; на фиг. 2 - структурна  электрическа  схема счетчика; на фиг. 3 - структурна  электрическа  схема формировател  импульсов. Устройство дл  приема биимпульснего сигнала содержит усилитель-огра ничитель 1, блок 2 выделени  фронта, счетчик 3j триггер 4, клапан 5, элемент ИЛИ 6, делитель 7 частоты, формирователь 8 импульсов. Счетчик содержит делитель 9 частоты , первый 10, второй 11 и третий 12 анализаторы импульсов. Формирователь импульсов содержит (3-триггер 13 и D-триггер 14. Устройство работает следующим образом . , Биимпульсный сигнал с выхода усилител -ограничител  1 подаетс  на вход блока 2 выделени  фронта. В исходном положении Триггер 4 может находитьс  в любом состо нии и один из его выходов открывает один из входов клапана 5. Первый, вьщеленный блоком 2 вьщелени  фронта, сигнал устанавли вает счетчик 3 в исходное состо ние, после чего счетчик 3 начинает новый счет сигналов вспомогательной часчерез один из открытых входов клапана 5, котора  воздействует на формирователь 8 импульсов, и через элемент ИЛИ 6 подаетс  на вход делител  7 частоты (делитель на два). Счетчик 3 начинает просчитывать импульсы вспомогательной частоты Р.. При достижении объема счета, равного 0,75 длительности короткого входного сигнала, сигнал с первого выхода счетчика 3 устанавливает триггер 4 в единичное состо ние, при этом открьгоаетс  соответствующий выход клапана 5. Если через промежуток времени, равный 0,25 длительности короткого входного сигнала, по вл етс  сигнал на выходе блока 2 выделени  фронта, то этот сигнал сбрасывает счетчик 3 в исходное состо ние и через открытый клапан 5 устанавливаетс  формирователь 8 импульсов в такое состо ние, когда с его выхода вьщаетс  сигнал, соответствующий- короткому биимпульсному входному сигналу (единична  посылка), Если же сигнал с выхода блока 2 вьщелени  фронта по вл етс  позже, чем через указанное врем  (на вход устройства поступает сигнал, соответствующий длинным биимпульсным входным сигналам), то счетчик 3, просчитав 0,75 длительности длинного входного сигнала, вьщает с другого выхода сигнал, который устанавливает триггер 4 в нулевое состо ние и открьшает другой выход клапана 5. Сигнал, поступающий с выхода блока 2 вьщелени  фронта, через открытый клапан 5 поступает на 3 другой вход формировател  8 импульсов , с выхода которого выдаетс  сигнал, соответствукиций длинному биимпульсному входному сигналу (нулева  посыпка). Сигналы с выхода блока 2 выделени  фронта и третьего выхода счетчи ка 3, соответствующие времени, равФиг . гThe invention relates to communication technology and can be used in discrete information transfer topics. The purpose of the invention is to increase the interference resistance. FIG. 1 shows a structural electrical circuit of the proposed device; in fig. 2 is a structural electrical circuit of the meter; in fig. 3 is a structural electrical circuit of a pulse former. The device for receiving a bi-pulse signal comprises an amplifier-limiter 1, a front separation unit 2, a counter 3j trigger 4, a valve 5, an element OR 6, a frequency divider 7, a pulse shaper 8. The counter contains a frequency divider 9, the first 10, the second 11 and the third 12 pulse analyzers. The pulse shaper contains (3-flip-flop 13 and D-flip-flop 14. The device works as follows. The bi-pulse signal from the output of the amplifier-limiter 1 is fed to the input of the edge separator 2. In the initial position Trigger 4 can be in any state and its output opens one of the inputs of the valve 5. The first signal, provided by the front-facing block 2, sets the counter 3 to its initial state, after which the counter 3 starts a new counting of the auxiliary signals through one of the open inputs of the valve 5, which impulses to the shaper 8 pulses, and through the element OR 6 is fed to the input of the frequency divider 7 (a divider by two). Counter 3 begins to calculate the pulses of the auxiliary frequency P. When the counting volume is equal to 0.75 the duration of the short input signal, the signal from the first the output of the counter 3 sets the trigger 4 to one, and the corresponding valve output 5 is opened. If after a time interval equal to 0.25 the duration of the short input signal, the signal appears at the output of the edge separation unit 2, then this signal l resets the counter 3 to the initial state and through the open valve 5 the shaper 8 is set to the state when from its output the signal corresponding to a short bi-pulse input signal (single parcel) is output, if the signal from the output of the front edge 2 is later than after a specified time (a signal corresponding to a long bi-pulse input signal arrives at the input of the device), then the counter 3, having calculated 0.75 of the length of the long input signal, outputs a signal from the other output that triggers trigger 4 to the zero state and opens the other output of valve 5. The signal coming from the output of block 2 in the front section through the open valve 5 enters 3 another input of the driver 8 impulses, the output of which gives a signal corresponding to the long bi-pulse input signal (zero topping). The signals from the output of block 2 of the front and the third output of counter 3, corresponding to the time, are equal to. g

/J/ J

s сs with

/ 324 ному 0,5 длительности длинного би Лиимпульсного входного сигнала,через элемент ИЛИ 6 поступают на вход делител  7 частоты, с выхода которого тактова  частота F поступает на вход формировател  8 импульсов, где осуществл етс  прив зка информационных посыпок к импульсам этой тактовой частоты./ 324 nom 0.5 of the length of the long bi Limpulse input signal, through the element OR 6 is fed to the input of the frequency divider 7, from the output of which the clock frequency F is fed to the input of the pulse generator 8 pulses, where information is applied to the pulses of this clock frequency.

Claims (3)

1. УСТРОЙСТВО ДЛЯ ПРИЕМА БИИМПУЛЬСНОГО СИГНАЛА, содержащее элемент ИЛИ, делитель частоты, усилитель-ограничитель, выход которого подключен к входу блока выделения фронта, выход которого соединен с первыми входами клапана, вторые вхо ды которого подключены к соответствующим выходам триггера, первый и второй входы которого подключены к первому и второму выходам счетчика, при этом выходы клапана соединены с одними входами формирователя им пульсов, отличающееся тем, что, с целью повышения помехоустойчивости, выход блока выделения фронта соединен с сигнальным входом счетчика и с первым входом элемента ИЛИ,выход которого через делитель частоты подключен к другому входу формирователя импульсов, причем третий выход счетчика соединен с вторым входом элемента ИЛИ, -а тактовый вход счетчика является тактовым входом устройства.1. A device for receiving a bi-pulse signal, containing an OR element, a frequency divider, an amplifier-limiter, the output of which is connected to the input of the edge selection unit, the output of which is connected to the first inputs of the valve, the second inputs of which are connected to the corresponding outputs of the trigger, the first and second inputs which are connected to the first and second outputs of the counter, while the valve outputs are connected to one of the inputs of the pulse shaper, characterized in that, in order to increase noise immunity, the output of the front edge isolation unit is is dined with the signal input of the counter and with the first input of the OR element, the output of which through the frequency divider is connected to another input of the pulse shaper, the third output of the counter connected to the second input of the OR element, and the clock input of the counter is the clock input of the device. 2. Устройство по п.1, о т л и чающееся тем, что формирователь импульсов содержит КЗ-триггер и JD -триггер, £> -вход которого подключен к выходу RS-триггера, R5-входы которого являются одними входами формирователя импульсов, другим входом которого является С-вход D,-триггера, выход которого является выходом формирователя импульсов.2. The device according to claim 1, wherein the pulse shaper comprises a short-circuit trigger and a JD-trigger, the £> input of which is connected to the output of the RS-trigger, the R5 inputs of which are one of the pulse shaper inputs, the other the input of which is the C-input of D, a trigger, the output of which is the output of the pulse shaper. 3. Устройство по п.1, о т л и ч ающее с я тем, что счетчик содержит делитель частоты и три анализатора импульсов, входы которых подключены к соответствующим выходам делителя частоты, первый вход которого является сигнальным входом счетчика, тактовым входом которого является второй вход делителя частоты, выходы первого, второго и третьего анализаторов 'импульсов являются соответственно первым, вторыми и третьим выходами счетчика.3. The device according to claim 1, with the fact that the counter contains a frequency divider and three pulse analyzers, the inputs of which are connected to the corresponding outputs of the frequency divider, the first input of which is the signal input of the counter, the clock input of which is the second the input of the frequency divider, the outputs of the first, second, and third pulse analyzers are the first, second, and third outputs of the counter, respectively.
SU833652895A 1983-10-17 1983-10-17 Device for reception of bipulsed signal SU1190532A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833652895A SU1190532A1 (en) 1983-10-17 1983-10-17 Device for reception of bipulsed signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833652895A SU1190532A1 (en) 1983-10-17 1983-10-17 Device for reception of bipulsed signal

Publications (1)

Publication Number Publication Date
SU1190532A1 true SU1190532A1 (en) 1985-11-07

Family

ID=21085638

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833652895A SU1190532A1 (en) 1983-10-17 1983-10-17 Device for reception of bipulsed signal

Country Status (1)

Country Link
SU (1) SU1190532A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 467483, кл. Н 04 L 1/10, 1972. Авторское свидетельство СССР № 696626, кл. Н 04 L 17/16, 1978. *

Similar Documents

Publication Publication Date Title
SU1190532A1 (en) Device for reception of bipulsed signal
GB1524756A (en) Telephone system
SU1411953A1 (en) Selector of pulses by duration
SU651497A1 (en) Arrangement for demodulation of frequency-manipulated signals
SU1298943A1 (en) Bipulse signal receiver
SU1614125A1 (en) Device for receiving bi-pulse signals
SU1288926A1 (en) Synchronizing device
SU993465A1 (en) Pulse discriminator
SU1238222A1 (en) Rulse frequency multiplier
SU1510074A1 (en) Pulse synchronizing device
SU1403364A1 (en) Frequency divider
SU592006A1 (en) Non-lonear multifrequency selective device
SU758500A1 (en) Pulse synchronizer
SU1166339A1 (en) Device for transient noise protection of circuits of cable paths of digital transmission systems
SU869007A1 (en) Pulse distributing device
SU1205282A1 (en) Pulse burst-to-rectangular pulse converter
SU566359A1 (en) Frequency divider by 1,5
SU1059694A1 (en) Device for demodulation of phase-shift keyed signals
SU1072257A1 (en) Pulse former
SU886285A1 (en) Device for integral reception of discrete signals
SU1309290A1 (en) Pulse selector
SU1647865A1 (en) Driver of pulses for detecting the start and end of pulse trains
SU1084980A1 (en) Device for converting pulse train to rectangular pulse
SU1732485A1 (en) Device for transmission and reception of data in half-duplex mode
SU1241449A1 (en) Pulse discriminator