SU1190448A1 - Управл емый делитель напр жени - Google Patents
Управл емый делитель напр жени Download PDFInfo
- Publication number
- SU1190448A1 SU1190448A1 SU833550180A SU3550180A SU1190448A1 SU 1190448 A1 SU1190448 A1 SU 1190448A1 SU 833550180 A SU833550180 A SU 833550180A SU 3550180 A SU3550180 A SU 3550180A SU 1190448 A1 SU1190448 A1 SU 1190448A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- keys
- elements
- group
- valve elements
- resistance elements
- Prior art date
Links
Landscapes
- Control By Computers (AREA)
- Programmable Controllers (AREA)
- Measurement Of Resistance Or Impedance (AREA)
Abstract
УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ НАПРЯЖЕНИЯ , содержащий элементы сопротивлени , две группы ключей, управл ющие входы которых подключены к соответствующим шинам управлени , и общую шину, отличающийс тем, что, с, целью повышени надежности , в него введены дополнительна группа ключей и вентильные элементы по числу элементов сопротивлени , причем вентильные элементы и элементы сопротивлени , череду сь, включены так, что составл ют .замкнутую кольцевую цепочку, катоды элементов подключены через соответствующие управл емые ключи первой группы ключей к входу устройства, а через соответствующие управл емые ключи второй группы ключей к выходу устройст (Л ва, аноды вентильных элементов чес рез соответствующие управл емые ключи дополнительной группы ключей подключены к общей шине устройства.
Description
i;o о
4;: 4;:
00 Изобретение относитс к электротехнике и преобразовательной технике и может быть использовано в цифро вых преобразовател х информации. Цель изобретени - повьшение надежности за счет снижени количества одновременно срабатьшаемых ключей , причем число одновременно срабатываемых ключей посто нно. На чертеже представлена схема управл емого делител напр жени . .Устройство содержит четыре резистора 1 - 4 и четьфе вентильных элемента 5 - 8, которые, череду сь, включены TEtK, что составл ют замкнутую кольцевую схему, причем вентили включены в одном направлении, катоды вентильных элементов 5-8. подключены через соответствующие управл емые ключи первой группы ключей 9 - 12 к входной клемме 13 устройства, а через соответствующие управл емые ключи второй группы ключей 14 - 17 катоды вентильных элементов 5-8 подклю чены к вьгз{одной клемме 18 устройства аноды вентипьных элементов 5-8 через соответствующие управл емые ключи до полнительной группы ключей 19-22 подключены к общей шине 23 устройства , управл ющие входы первой группы ключей 9-12 подключены к соответствующим шинам управлени 24-27, управ л ющие входы второй группы ключей 14-17 подключены к соответствующим шинам управлени 28-31, управл ющие входы дополнительной группы ключей 19-22 подключены к соответствующим шинам управлени 32 - 35. Величины сопротивлений резисторов 1-4 подобраны в соответствии с упор доченным циклическим отношением 1:2:6:4. Кольцева последовательност чисел позвол ет получить все без исключени числа натурального р да от I до р -р4-1 13 (при ) единственным способом сложени только подр д идущих чисел (включа и сами эти числа) 1,2,,4,,6,7 4+1+2,8 6+2,9 1+2+6,,11 1+4+6,12 2+6+4,13 1+2+6+4. Устройство работает следующим образом . При отсутствии сигналов на всех шинах управлени 24-27 группы ключей 9-12 коэффициент делени напр жени равен нулевому значению. При по влении сигнала 1 на шинах управлени 24,32,29 срабатывают ключи 9,19 и 15. При этом входное напр жение через ключи 9 и 19 подводитс ко всей цепочке последовательно соединенных между собой резисторов и вентильных элементов, а выходное - снимаетс с резистора 1. При по влении сигнала 1 на шинах управлени 25,33 и 30 сработают ключи 10,20 и 16. При этом входное напр жение также подводитс к всей резистивно-вентильной цепочке , а выходное снимаетс с резистора 2. При по влении сигнала 1 на шинах 24,32 и 30 срабатывают ключи 9,19 и 16, при этом выходное напр жение снимаетс с последовательно соединенных между собой резисторов 1 и 2 и т.д. Наконец, при по влении сигнала 1 на шинах управлени 25, 33 и 28 сработают ключи 10,20,14, при этом выходно1е напр жение снимаетс с цепочки из последовательно соединенных резисторов 2-4. При по влении сигнала 1 на одноименных шинах управлени 24-27 и 28-31 выходное напр жение делител становитс равным входному. Таким образом, с по влением сигнйла 1 на одноименных шииах 24-27 и 32-35, а также на одной из шин 28-31 - на выходе устройства по вл етс напр жение , соответствующее входному коду, причем на четйрех ( резисторах реализуютс все возможные значени коэффициента делени напр жени от О до 1 со ступенью через 1/13, , и каждой кодовой комбинации на шинах управлени соответствует новое значение коэффициента делени напр жени . Управл емый делитель напр жени может быть также использован в качестве управл емого сопротивлени . В этом случае сигналы управлени подаютс на любые две из трех групп ключей, а выходные сопротивлени получают на двух соответствующих выводах этого делител .
АГ
/43
Claims (1)
- УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ НАПРЯЖЕНИЯ, содержащий элементы сопротивления, две группы ключей, управляющие входы которых подключены к соответствующим шинам управления, и общую шину, отличающийся тем, что, с,целью повышения надежности, в него введены дополнительная группа ключей и вентильные элементы по числу элементов сопротивления, причем вентильные элементы и элементы сопротивления, чередуясь, включены так, что составляют замкнутую кольцевую цепочку, катоды элементов подключены через соответствующие управляемые ключи первой группы ключей к входу устройства, а через соответствующие управляемые ключи второй группы ключей к выходу устройства, аноды вентильных элементов через соответствующие управляемые ключи дополнительной группы ключей подключены к общей шине устройства.□О
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833550180A SU1190448A1 (ru) | 1983-02-04 | 1983-02-04 | Управл емый делитель напр жени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833550180A SU1190448A1 (ru) | 1983-02-04 | 1983-02-04 | Управл емый делитель напр жени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1190448A1 true SU1190448A1 (ru) | 1985-11-07 |
Family
ID=21048867
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833550180A SU1190448A1 (ru) | 1983-02-04 | 1983-02-04 | Управл емый делитель напр жени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1190448A1 (ru) |
-
1983
- 1983-02-04 SU SU833550180A patent/SU1190448A1/ru active
Non-Patent Citations (1)
Title |
---|
Гитис Э.Й., Пискунов Е.А. Аналого-цифровые преобразователи. М: Энергоиздат, 1981, с. 210, рис, 6-1, Микроэлектронные цифроаналоговые и аналог О-цифровые преобразователи информации. Под ред. В.Б.Смолова. л:,Энерги , 1976, с. 143. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5283580A (en) | Current/resistor digital-to-analog converter having enhanced integral linearity and method of operation | |
KR880006612A (ko) | 푸지 컴퓨터 | |
US5721809A (en) | Maximum value selector | |
US3838355A (en) | Binary coded digital frequency synthesis | |
US5153843A (en) | Layout of large multistage interconnection networks technical field | |
SU1190448A1 (ru) | Управл емый делитель напр жени | |
US4446436A (en) | Circuit for generating analog signals | |
US4849920A (en) | Apparatus for locating and representing the position of an end "1" bit of a number in a multi-bit number format | |
US4408184A (en) | Keyboard switch circuit | |
US3568147A (en) | Transient filter system | |
US4580131A (en) | Binarily weighted D to a converter ladder with inherently reduced ladder switching noise | |
SU1056180A1 (ru) | Устройство дл сравнени параллельных кодов чисел | |
EP0074860A3 (en) | Digital-to-analog converter | |
SU1084941A1 (ru) | Двухфазный генератор гармонических сигналов | |
KR0121945B1 (ko) | 근사산술나눗셈을 실행하는 방법 및 장치 | |
Bruce et al. | Generalized cube networks for implementing dynamic element matching digital-to-analog converters | |
SU1091319A1 (ru) | Многостабильный триггер | |
JPH08139613A (ja) | 符号一致検出方式 | |
JPH0214813B2 (ru) | ||
SU1732463A1 (ru) | Устройство дл делени частоты с предварительным управл емым делением | |
US3371337A (en) | High speed analog to binary converter | |
SU1039029A1 (ru) | Декодирующа матрица | |
JPS61157936A (ja) | デ−タシフト回路 | |
SU1195346A1 (ru) | Устройство дня выделения максимального числа | |
SU822355A1 (ru) | Дешифратор |