SU1184093A1 - Преобразователь напр жение-код - Google Patents

Преобразователь напр жение-код Download PDF

Info

Publication number
SU1184093A1
SU1184093A1 SU843736996A SU3736996A SU1184093A1 SU 1184093 A1 SU1184093 A1 SU 1184093A1 SU 843736996 A SU843736996 A SU 843736996A SU 3736996 A SU3736996 A SU 3736996A SU 1184093 A1 SU1184093 A1 SU 1184093A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
threshold element
input signal
Prior art date
Application number
SU843736996A
Other languages
English (en)
Inventor
Николай Иванович Маркин
Original Assignee
Предприятие П/Я А-1639
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1639 filed Critical Предприятие П/Я А-1639
Priority to SU843736996A priority Critical patent/SU1184093A1/ru
Application granted granted Critical
Publication of SU1184093A1 publication Critical patent/SU1184093A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

ПРЕОБРАЗОВАТЕЛЬ НАПРЯЖЕНИЕКОД , содержащий блок сравнени , первый вход которого подключен к шине входного сигнала, а выход - через последовательно соединенные счетчик и .цифроаналоговый преобразователь к второму входу блока сравнени , и выходные шины, отл -и чающийс  тем, что, с целью расширени  диапазона преобразовани , в него введены пороговьпЧ элемент, блок элементов И, нуль-орган, формирователь экстремуме и формирователь импульса, вход которого подключен к выходу порогового элемента,а выход - к установочным входам счетчика, вход сброса которого соединен с выходом нуль-органа, вход которого соединен с шиной входного сигнала, подключенной к входу порогового элемента и через формирователь экстремума к первому входу блока элементов И, вторые входы которо го подключены к соответствующим кодовым выходам счетчика, а выходы к выходным шинам.

Description

Изобретение относитс  к измерительной технике и может быть использовано дл  преобразовани  переменного напр жени  в цифровой код. Цель изобретени  - расширение диапазона преобразовани . На чертеже представлена блок-схема предлагаемого преобразовател . Преобразователь содержит блок 1 с-равнени , первый вход которого подключен к шине 2 входного сигнала и к входу порогового элемента 3, а выход - через последовательно соединен ные счетчик 4 и цифроаналоговый преобразователь 5 к второму входу блока 1 сравнени , при этом выход порогового элемента 3 подключен к установочному входу счетчика 4 через фор мирователь 6 импульса, а кодовые выходы счетчика 4 подключены к вторым входам блока 7 элементов И, выходы которого соединены с выходными шинами 8, При этом шина 2 входных сигналов подключена к входу сброса счетчи ка 4 импульсов через нуль-орган 9 и через формирователь 10 экстремума к первому входу блока 7 элементов И. / Устройство работает следующим об .разом. В исходном состо нии на выходе по рогового элемента 3 устанавливаетс  логической О, на выходе блока 1 сравнени  - логическа  1. Счетчик 4 обнул етс  и его выходной эквивалент равен нулю. На выходе нуль-органа 9 и формировател  10 экстремума устанавли ваетс  логический О. При отсутстви входного сигнала на выходе элемента сравнени  формируетс  логическа  1 а на выходе порогового элемента 3 и формировател  6 импульсов - логический О. Преобразователь работает следующим образом. При величине амплитуды входного сигнала, меньшей величины порогового уровн  U|, ,пороговый элемент 3 не срабатывает, на его выходе сохран ет с  логический О. При поступлении на вход положительной полуволны вход ного сигнала на выходе блока 1 срав О . Сме нени  формируетс  логический 0 . на логической 1 на логический воспринимаетс  счетчиком 4, как импульс на входе. В счетчик 4 записываетс  единица. На выходе цифрранало гового преобразовател  5 формируетс  положительный потенциал Д U , равный одному дискрету измерени , который поступает на второй вход блока 1 сравнени . На выходе блока 1 сравнени  оп ть устанавливаетс  логическа  1. Врем , необходимое дл  квантовани  одного дискрета преобразовани , определ етс  временем прохождени  импульса с выхода блока 1 сравнени  по цепи обратной св з.и (счетчик импульсов, цифроаналоговый преобразователь) на его вход. Как только величина входного напр жени  становитс  равной ди, на выходе блока 1 сравнени  оп ть устанавливаетс  логический О. Счетчик 4 измен ет свое состо ние на 1. На выходе цифроаналогового преобразовател  5 формируетс  напр жение 2ли. На выходе блока 1 сравнени  устанавливаетс  логическа  1. Процесс изменени  числового эквивалента в счетчике 4 продолжаетс  до тех пор, пока нарастет входной сигнал. В момент окончани  нарастани  входного сигнала в счетчик 4 записываетс  числовой эквивалент, пропорциональный амплитудному значению входного сигнала. Момент окоршани  нарастани  входного сигнала (положительной полуволны ) формируетс  формирователем 10 экстремума, формирующим импульс перезаписи числового эквивалента через блок 7 элементов И на выходные шины 8, В момент смены фазы входного сигнала (момент перехода входным сигналом через, нулевое значение, а именно перехода с положительной полуволны на отрицательную) нуль-орган 9 формирует импульс сброса, поступающий на вход сброса счетчика 4. Так как амплитуда входного сигнала небольша , а следовательно, и мала  крутизна, то и скорость переключени  элементов небольша . В случае, когда величина амплитуды входного сигнала больше U , то при поступлении на входную шину 2 отрицательной полуволны происходит срабатывание порогового элемента 3. На выходе формируетс  логическа  1. Переход с логического О на логическую 1 вызывает формирование , импульса на выходе формировател  6 импульсов. Этот импульс, поступа  на установочный вход счетчика 4, вписывает в него число, эквива- лентное значению амплитуды входного сигнала, равное Цц . 3 При поступлении на вход положительной полуволны входного сигнала начало переключений уже начинаетс  не с нул , а со значени  0 , т.е. н чало отсчета смещаетс  и переключени  начинаютс  в области малой крутизны . Как только величина входного сигнала становитс  равной U , на выходе , блока сравнени  происходит смен логической 1 на логический О. Счетчик Д измен ет свое состо ни На выходе цифроаналогового npeof paзовател  5 формируетс  напр жениь Uu +bU , на выходе блока 1 сравнени устанавливаетс  логическа  1. Изменени  числового эквивалента в счетчике 4 продолжаютс  до тех пор, пока измен етс  входной сигнал 934 В счетчике 4 записываетс  числовой эквивалент, пропорциональный амплитуде входного сигнала. По окончании формировани  числового эквивалента осуществл етс  его перезапись на выходную шину во внешнюю цепь. После перезаписи числового эквивалента осуществл етс  сброс счетчика 4 и устройство готово к преобразованию . Формирование импульса сброса и записи происходит аналогично. При технической реализации на реальных элементах, имеющих погрешность, величину порогового элемента 3 устанавливают равной и -ь S , где о - погрешность порогового элемента 3.

Claims (1)

  1. ПРЕОБРАЗОВАТЕЛЬ НАПРЯЖЕНИЕКОД, содержащий блок сравнения, первый вход которого подключен к шине входного сигнала, а выход - через последовательно соединенные счетчик и цифроаналоговый преобразователь к второму входу блока сравнения, и выходные шины, отличающийся тем, что, с целью расширения диапазона преобразования, в него введены по’роговый элемент, блок элементов И, нуль-орган, формирователь экстремуме и формирователь импульса, вход которого подключен к выходу порогового элемента,а выход - к установочным входам счетчика, вход сброса которого соединен с выходом нуль-органа, вход которого соединен с шиной входного сигнала, подключенной к входу порогового элемента и через формирователь экстремума к первому входу блока элементов И, вторые входы которого подключены к соответствующим кодовым выходам счетчика, а выходы’ к выходным шинам.
SU843736996A 1984-04-29 1984-04-29 Преобразователь напр жение-код SU1184093A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843736996A SU1184093A1 (ru) 1984-04-29 1984-04-29 Преобразователь напр жение-код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843736996A SU1184093A1 (ru) 1984-04-29 1984-04-29 Преобразователь напр жение-код

Publications (1)

Publication Number Publication Date
SU1184093A1 true SU1184093A1 (ru) 1985-10-07

Family

ID=21117531

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843736996A SU1184093A1 (ru) 1984-04-29 1984-04-29 Преобразователь напр жение-код

Country Status (1)

Country Link
SU (1) SU1184093A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Шл ндин В.М; Цифровые, измерительные преобразователи и приборы. М.: Высша школа, 1973, с. 224. Авторское свидетельство СССР № 669480, кл. Е 03 К 5/153, 1977. *

Similar Documents

Publication Publication Date Title
SU1184093A1 (ru) Преобразователь напр жение-код
SU1621139A1 (ru) След щий аналого-цифровой преобразователь сигналов низкого уровн
JPH057900B2 (ru)
SU1613987A1 (ru) Приемное устройство дл высокочастотной геоэлектроразведки
SU1285598A1 (ru) Устройство измерени амплитуды переменного напр жени
SU1444707A1 (ru) Система управлени
SU1200200A1 (ru) Преобразователь отношени сопротивлений в частоту
SU663098A1 (ru) Амплитудный модул тор с цифровым управлением
SU1748082A1 (ru) Преобразователь отклонени частоты от номинального значени в аналоговый сигнал
SU1064458A1 (ru) Преобразователь код-ШИМ
SU1582355A1 (ru) След щий аналого-цифровой преобразователь
SU1403348A1 (ru) Генератор линейноизмен ющегос напр жени
SU951694A1 (ru) Устройства дл измерени аналоговых величин с автоматическим масштабированием
SU1385228A1 (ru) Умножитель частоты
SU1596445A1 (ru) Цифровой умножитель частоты следовани периодических импульсов
SU754408A1 (ru) УСТРОПСТВО для СРАВНЕНИЯ ДВОИЧНЫХ ЧИСЕЛ С ДОПУСКАМИ1
SU1626177A1 (ru) Устройство дл измерени частоты гармонического сигнала
SU1127010A1 (ru) Аналоговое запоминающее устройство
SU1070575A1 (ru) Устройство дл коррекции нелинейности
RU1812619C (ru) Устройство дл формировани треугольного сигнала
SU451048A1 (ru) Дискретный накопитель с прогнозированием коррекции систем автоматического регулировани
SU1117656A2 (ru) Элемент с управл емой проводимостью
SU1325702A1 (ru) Врем импульсный преобразователь отношени величин
SU413501A1 (ru)
SU504291A1 (ru) Цифровой фазовый компаратор