SU1182522A1 - Устройство дл контрол дешифратора (его варианты) - Google Patents

Устройство дл контрол дешифратора (его варианты) Download PDF

Info

Publication number
SU1182522A1
SU1182522A1 SU843729830A SU3729830A SU1182522A1 SU 1182522 A1 SU1182522 A1 SU 1182522A1 SU 843729830 A SU843729830 A SU 843729830A SU 3729830 A SU3729830 A SU 3729830A SU 1182522 A1 SU1182522 A1 SU 1182522A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
elements
output
group
delay
Prior art date
Application number
SU843729830A
Other languages
English (en)
Inventor
Владимир Ильич Шеремет
Александр Игнатьевич Якутенко
Original Assignee
Предприятие П/Я В-2962
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2962 filed Critical Предприятие П/Я В-2962
Priority to SU843729830A priority Critical patent/SU1182522A1/ru
Application granted granted Critical
Publication of SU1182522A1 publication Critical patent/SU1182522A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

1. Устройство дл  контрол  дешифратора , содержащее группу элементов И-НЕ, два элемента И и два элемента НЕ, причем первые входы элеиентов И-НЕ группы соединены с соответствующими выходами контролируемого дешифратора, выход п.ервого элемента НЕ соединен с первым входом первого элемента И, о т л и ч аю щ ..е е с   тем, что, с целью сокращени  объема оборудовани , оно содержит третий элемент НЕ, элемент ИЛИ, два элемента задержки, ключ и накопительньй элемент, выполненный на конденсаторе, причем вторые входы элементов И-НЕ группы, вход первого элемента задержки, второй вход первого элемента И, первый вход второго элемента И объединены между собой и образуют стробирующий вход устройства , выход первого элемента задержки через второй элемент НЕ соединен с третьим входом первого элемента И,. выход которого соединен с первым входом элемента ИЛИ, выход которого  вл етс  выходом устройства, выход первого элемента задержки через второй элемент задержки соединен с вторым входом второго элемента И, выход которого соединен с вторым входом элемента ИЛИ, выходы элементов И-НЕ группы объединены и соединеныс входом второго элемента НЕ и третьим входом второго элемента И, вьтоды элементов И-НЕ группы соединены через конденсатор накопительного элемента с шиной нулевого потенциала и через ключ - с шиной единичного потенциала , выход третьего элемента НЕ соединен с управл ющим входом ключа, вход третьего элемента НЕ .объединен с вторым входом первого элемента И. 2. Устройство дл  контрол  дешиф{б ратора, содержащее группу элементов (Л И-НЕ, два элемента И и два элементе НЕ, причем первые входы элементов И-НЕ группы соединены с соответствуюпшми выходами контролируемого дешиф-. ратора, выход первого элемента НЕ соеfДИнeн с первым-входом первого эл«мента И, второй вход которого  вл етс  00 стробирующим входом устройства, о тto л и ч а ю ще ё с   тем, что, с 01 целью сокращени  объема оборудовани , to оно содержит элемент ИЛИ, два элеменN9 та задержки, ключ и накопительный элемент, выполненный на конденсаторе,, причем вторые входы элементов И-НЕ группы объединены и соединены через конденсатор накопительного элемента и через ключ с шиной нулевого потенциала , управл ющий вход ключа, вход первого элемента задержки и первый вход второго элемента И объединены со стробирующим входом устройства, выходы элементов И-НЕ группы объединены и соединены с входом первого элемента НЕ и вторым входом второго элемента

Description

И, третий вход которого соединен с выходом второго элемента задержки, вход которого соединен с выходом первого элемента задержки и входом второго элемента НЕ, выход которого соединен с третьим входом первого элемента И, выходы первого и второго элементов И соединены с соответствуюищми входами элемента ИЛИ, выход которого  вл етс  выходом устройства.
1.
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  контрол  дешифраторов
Целью изобретени   вл етс  сокращение объема оборудовани .
На фиг.1 изображена функциональна  схема устройства по первому вариантуj на фиг.2-4 - временные диаграммы работы устройства по первому варианту при исправном контролируемом дешифраторе, при отсутствии сигнала на выходах дешифратора и при наличии нескольких . ; сигналов на выходах дешифратора соответственно; на фиг.5 - принципиальна  схема устрот ства по второму варианту; на фиг. 6-8 - временные диаграммы работы устройства по второму варианту при исправном контролируемом дешифраторе , при отсутствии сигнала на выходах дешифратора и при наличии нескольких сигналов на выходах дешифратора соответственно.
Устройство дл  контрол  дешифратора .(фиг.1 и 5) содержит группу 1 первых входов элементов И-НЕ группы 2, первый и второй элементы НЕ 3 и 4, элементы задержки 5 и 6, ключ 7, накопительный элемент 8, вьшолненный на конденсаторе, элементы И 9 и 10, элемент ИЛИ 11, выход 12 первого элемента НЕ 3, стробирующий вход 13 устройства, выход 14 устройства, выход 15 второго элемента НЕ 4, выходы 16 и 17 элементов И 9 и 10, вьпсод 18 второго элемента задержки 6,.выход 19 элементов И-НЕ группы 2, второй вход 20 элементов И-НЕ группы 2, третий элемент НЕ 21.
УСТРОЙСТВО по первому варианту работает следующим образом.
В качестве элементов И-НЕ группы 2 используют схемы с открытым коллектором , позвол ющие осуществить соединение типа монтажное ИЛИ.
В исходном состо нии сигнал на стробирующем входе 13 устройства равен нулю. При этом ключ 7 открыт, элементы И-НЕ группы 2 закрыты и на выходе 19 элементов И-НЕ группы 2 единичный сигнал. На выходе 14 устройства - нулевой сигнал. ; Затем на стробирующий вход 13;. устройства поступает положительный(единичный ) импульс.
При исправном дешифраторе только на одном из первых входой элементов И-НЕ группы 2 имеетс  единичный . По сигналу со стробирующего входа 13 устройства ключ 7 закрьтваетс , один из элементов И-НЕ группы 2 открьшаетс  и накопительный элемент, вьтолненный на конденсаторе, начинает разр жатьс . Величина первого элемента задержки 5 выбираетс  таким образом, чтобы к моменту по влени  единичного сигнала на выходе первого элемента НЕ 3 сигнал на выходе второго элемента НЕ стал нулевым. Величина второго элемента задержки 6 выбираетс  таким образом, чтобы единичный сигнал на его выходе по вилс  в то врем , когда сигнал на выходе 19 элементов И-НЕ группы 2 станет нулевым .
При таких параметрах элементов задержки 5 и 6 на выходе 14 устройства всегда будет нулевой сигнал, если контролируемый дешифратор исправен . Временна , диаграмма работы устройства в этом случае приведена на фиг.2.
В случае, когда нет сигнала ни на одном из выходов контролируемого депшфратора , не открываетс  ни один из элементов И-НЕ группы 2 и сигнал на выходе 19 элементов И-НЕ группы 2 не мен етс . В этом случае сигнал с выхода 18 второго элемента задержки 6 проходит через второй элемент И 10 и на выходе 14 устройства по вл етс  импульс, говор щий о неисправности контролируемого дешифратора. Времен на  диаграмма работы устройства при такой неисправности приведена на фиг.3. . При неисправности дешифратора, привод щей к по влению сигналов на нескольких выходах одновременно, раз р д накопительного элемента, вьтолненного на конденсаторе, происходит через несколько элементов И-НЕ групп j2. Таким образом, сигнап на вькоде первого элемента НЕ 3 по вл етс  до fToro, как сигнал на выходе второго элемента НЕ 4 становитс  равным нулю Этот сигнал проходит через первый эл U О . тУтттг л л мент И 9 и элемент ИЛИ 11 на выход 14 устройства как сигнал неисправности . Временна  диаграмма работы устройства при такой неисправности приведена на фиг.4. Устройство дл  контрол  дешифрато ра по второму варианту (фиг.5) работ ет следующим образом. В исходном состо нии сигнал на стробирующем входе 13 устройства равен нулю, сигнал на конденсаторе 8 равен нулю. При поступлении единичного сигнала на стробирующий вход 13 устройства ключ 7 закрываетс  и накопительный элемент, выполненный на конденсаторе начинает зар жатьс  через входной кас кад того элемента И-НЕ группы 2, на первый вход которого поступает единичный сигнал с выхода дешифратора Через некоторое врем  Т на втором вхо де элемента И-НЕ по вл етс  единичный сигнал.
го
fin
HT/I-J
и Если дешифратор исправен и на его выходах имеетс  только один единичный сигнал, то к моменту срабатывани  соответствующего элемента И-НЕ.группы 2 и элемента НЕ 3 первый элемент И 9 закрыт нулевым сигналом с выхода второго элемента НЕ 4 (дл  этого задержка первого элемента задер ски 5 выбираетс  равной Tg i 0,8 Т). Второй элемент И 10 во врем  действи  стробируннцего импульса закрыт сигналом с выхода второго элемента задержки 6 (суммарное врем  задержки первого и второго элементов задержки 5 и 6 выбираетс  равным Т. 2-1 2 Т). Временна  диаграмма работы устройства при исправном контролируемом дешифраторе приведена на фиг.6. Если на выходах контролируемого дешифратора по вл етс  несколько сигналов , то накопительный элемент 8, выполйенный на конденсаторе, зар жаетс  быстрее и на выходе первого элемента И 9 и затем на выходе 14 устройства по вл етс  единичный сигнал неисправности , как это показано, на фиг.7. Если на выходах контролируемого дешифратора импульс отсутствует, то на выходе 19 элементов И-НЕ группы 2 остаетс  единичный сигнал, поскольку накопительный элемент 8, выполненный на конденсаторе, не зар жаетс . Таким образом, при по влении сигнала на выходе второго элемента задержки 6 второй элемент И 10 срабатьтает и на.вы-. оде 14 устройства по вл етс  единичный сигнал неисправности, как это поазано на фиг.8.
17
r
cpas.2
,J
CpOO --- .- . .
.--
20
151816 .
17.
/4.Фиг . 3
игЛ
/J.
Ucp-.-.
20
-s:75 .
/2. 16. /7. /4.
Фиг, 6
f).
to
/5

Claims (2)

1. Устройство для контроля дешифратора, содержащее группу элементов И-НЕ, два элемента И и два элемента НЕ, причем первые входы элементов И-НЕ группы соединены с соответствующими выходами контролируемого дешифратора, выход первого элемента НЕ соединен с первым входом первого элемента И, о т л и ч аю щ .е е с я тем, что, с целью сокращения объема оборудования, оно содержит третий элемент НЕ, элемент ИЛИ, два элемента задержки, ключ и накопительный элемент, выполненный на конденсаторе, причем (вторые входы элементов И-НЕ группы, вход первого элемента задержки, второй вход первого элемента И, первый вход второго элемента Й объединены между собой и образуют стробирующий вход устройства, выход первого элемента задержки через второй элемент НЕ соединен с третьим входом первого элемента И». выход которого соединен с первым входом элемента ИЛИ, выход которого является выходом устройства, выход первого элемента задержки через второй элемент задержки соединен с вто рым входом второго элемента И, выход которого соединен с вторым входом элемента ИЛИ, выходы элементов И-НЕ группы объединены и соединены'с входом второго элемента НЕ и третьим входом второго элемента И, выходы элементов И-НЕ группы соединены через конденсатор накопительного элемента с шиной нулевого потенциала и через ключ - с шиной единичного потенциала, выход третьего элемента НЕ соединен с управляющим входом ключа, вход третьего элемента НЕ объединен с вторым входом первого элемента И.
2. Устройство для контроля дешифратора, содержащее группу элементов И-НЕ, два элемента И и два элемента НЕ, причем первые входы элементов И-НЕ группы соединены с соответствующими выходами контролируемого дешифратора, выход первого элемента НЕ соединен с первым-входом первого эл«менJra И, второй вход которого является . стробирующим входом устройства, о т-* л и ч а ю щ'е ё с я тем, что, с целью сокращения объема оборудования, оно содержит элемент ИЛИ, два элемента задержки, ключ и накопительный элемент, выполненный на конденсаторе,, причем вторые входы элементов И-НЕ группы объединены и соединены через конденсатор накопительного элемента и через ключ с шиной нулевого потенциала, управляющий вход ключа, вход первого элемента задержки и первый •вход второго элемента И объединены со стробирующим входом устройства, выходы элементов И-НЕ группы объединены и соединены с входом первого элемента НЕ и вторым входом второго элемента
И, третий вход которого соединен с выходом второго элемента задержки, вход которого соединен с выходом первого элемента задержки и входом второго элемента НЕ, выход которого соеди нен с третьим входом первого элемента И, выходы первого и второго элементов И соединены с соответствующими входами элемента ИЛИ, выход которого является выходом устройства.
SU843729830A 1984-04-23 1984-04-23 Устройство дл контрол дешифратора (его варианты) SU1182522A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843729830A SU1182522A1 (ru) 1984-04-23 1984-04-23 Устройство дл контрол дешифратора (его варианты)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843729830A SU1182522A1 (ru) 1984-04-23 1984-04-23 Устройство дл контрол дешифратора (его варианты)

Publications (1)

Publication Number Publication Date
SU1182522A1 true SU1182522A1 (ru) 1985-09-30

Family

ID=21114824

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843729830A SU1182522A1 (ru) 1984-04-23 1984-04-23 Устройство дл контрол дешифратора (его варианты)

Country Status (1)

Country Link
SU (1) SU1182522A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 886001, кл. G 06 F 11/00, 1979. Авторское свидетельство СССР № 556443, кл. С 06 F 11/10, 1975. *

Similar Documents

Publication Publication Date Title
DE4417091A1 (de) Überwachungszeitsteuerschaltung und ein damit ausgerüsteter Mikrocomputer
US4633097A (en) Clock monitor circuit and method
SU1182522A1 (ru) Устройство дл контрол дешифратора (его варианты)
SU1200292A1 (ru) Резервированное вычислительное устройство
US3631453A (en) Timer start-stop apparatus
SU1492468A1 (ru) Логический узел
SU1001174A1 (ru) Запоминающее устройство с самоконтролем
SU1084901A1 (ru) Устройство дл контрол блоков пам ти
SU416664A1 (ru)
SU1265754A1 (ru) Устройство дл управлени пам тью
SU489103A1 (ru) Устройство дл сравнени двух чисел
SU1642474A1 (ru) Устройство дл контрол последовательности событий
SU1619279A1 (ru) Устройство дл имитации неисправностей
SU1034162A1 (ru) Устройство дл формировани серий импульсов
SU1480099A1 (ru) Триггерное устройство
SU1675874A1 (ru) Устройство дл ввода информации
SU966913A1 (ru) Устройство контрол
SU1545221A1 (ru) Устройство дл контрол микропроцессорной системы
SU1024845A1 (ru) Устройство дл контрол частоты вращени
SU962956A1 (ru) Устройство дл перезапуска вычислительного комплекса при обнаружении сбо
RU2054798C1 (ru) Селектор импульсов по длительности
SU1208548A1 (ru) Устройство дл ввода информации
JPH0879042A (ja) クロック制御回路
SU1091167A1 (ru) Устройство дл контрол источника последовательности импульсов
SU1480101A1 (ru) Триггерное устройство