SU1166052A1 - Device for synchronizing time scale - Google Patents
Device for synchronizing time scale Download PDFInfo
- Publication number
- SU1166052A1 SU1166052A1 SU833615149A SU3615149A SU1166052A1 SU 1166052 A1 SU1166052 A1 SU 1166052A1 SU 833615149 A SU833615149 A SU 833615149A SU 3615149 A SU3615149 A SU 3615149A SU 1166052 A1 SU1166052 A1 SU 1166052A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- time
- output
- phase shifter
- frequency divider
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ШКАЛЫ ВРЕШНИ, содержащее последовательно соединенные приемник, временной дискриминатор и фазовращатель, к другому входу которого подключен выход опорного генератора, последовательно соединенные управл емый делитель частоты и блок сравнени , а Н также регистр кода времени, один из входов которого вл етс входом кода времени, другой вход - входом сигнала начальной установки, о т л и ч аю щ ее с тем, что, с целью сокращени времени вхождени в синхронизм, в него введен накапливающий сумматор , при этом выход регистра кода времени через накапливающий сумматор подключен к другому входу блока сравнени , выход которого подключен к другому входу временного дискриминатора и к управл ющему входу накапливающего сумматора, два других входа которого вл ютс соответственно входом сигнала сброса и входом сигнала начальной установки, а выход (Л фазовращател подключен к входу управл емого делител частоты, другой выход которого вл етс выходом устройства.DEVICE FOR SYNCHRONIZATION SCALES SCALES containing serially connected receiver, time discriminator and phase shifter, to the other input of which is connected the output of the reference oscillator, serially connected controlled frequency divider and comparison unit, and H also the time code register, one of the inputs of which is the code input time, another input is an input signal of the initial setup, which is so that, in order to reduce the time of entering the synchronism, an accumulator is entered into it, and you the course of the time code register through the accumulating adder is connected to another input of the comparator unit, the output of which is connected to another input of the time discriminator and to the control input of the accumulating adder, the other two inputs are the input of the reset signal and the initial installation signal, respectively, and the output (L the phase shifter is connected to the input of a controlled frequency divider, the other output of which is the output of the device.
Description
Изобретение относитс к области радионавигации и может быть использовано дл синхронизации местной шка лы времени с помощью радионавигационных сигналов с рекуррентной частотой повторени в импульсно-фазовых радионавигационных системах. Целью изобретени вл етс сокращение времени вхождени в синхронизм На чертеже представлена структурна электрическа схема устройства дл синхронизации шкалы времени. Устройство дл .синхронизации шкалы времени содержит приемник 1, временной дискриминатор 2, фазовращатель 3, опорньй генератор 4, управ л емый делитель 5 часто.ты, блок 6 сравнени , регистр 7 кода времени и накапливающий сумматор 8. Устройство дл синхронизации шкалы времени работает следующим образом . Перед началом работы производ т сброс накапливающего сумматора 8 и регистр 7 кода времени по сигналу начальной установки на его втором входе записываетс код определенного на таблице момента времени, соответствующего совпадению метки шкалы времени с началом периода рекуррентной последовательности. При необходимости синхронизации в любой момент времени может быть произведена запись на регистр 7 кода времени, . соответствующего сумме этого времени и определенного по таблицам врем9нно го рассогласовани между выбранным моментом синхронизации и началом ближайшего периода рекуррентной последовательности . По сигналу начальной установки накапливающего сумматора 8 этот код переноситс в накапливающий сумматор 8. Счетные импульсы от опорного генератора 4 через фазовращатель 3 поступает на вход управл емого делител 5 частоты, который построен на базе двоичного счетчика. При совпадении начального содержимого накапливающего , сумматора 8 с содержимь1М управл емого делител 5 частоты блок 6 сравнени формирует первый импульс рекуррентной последовательности, который поступает на управл ющий вход накапливающего сумматора 8 и к его содержимому прибавл етс Т с регистра 7 кода времени. Следующийимпульс рекуррентной последовательности формируетс блоком 6 сравнени через врем , равное Т.. Дл совмещени сформированной рекуррентной последовательности с прин той последовательностью радионавигационньк сигналов используетс кольцо автоподстройки, включающее в себ временной дискриминатор 2 и фазовращатель 3. Управл емый делитель 5 частоты формирующий шкалу времени, охвачен кольцом автоподстройки и его возможные сбои корректируютс автоматически.The invention relates to the field of radio navigation and can be used to synchronize the local time scale using radio navigation signals with a recurrent repetition rate in pulse-phase radio navigation systems. The aim of the invention is to reduce the time to get into synchronism. The drawing shows a block diagram of a device for synchronizing a time scale. The device for synchronizing the time scale contains the receiver 1, the time discriminator 2, the phase shifter 3, the reference generator 4, the controlled divisor 5 often, the comparison block 6, the time code register 7 and the accumulating adder 8. The device for synchronizing the time scale works as follows in a way. Before starting work, the accumulating adder 8 is reset and the time code register 7, at the initial installation signal at its second input, records the code of the time point defined on the table corresponding to the coincidence of the time scale mark with the beginning of the recurrent sequence period. If synchronization is necessary, a time code can be written to the time code register 7,. corresponding to the sum of this time and the time error determined by the tables between the selected time of synchronization and the beginning of the nearest period of the recurrent sequence. The signal of the initial setup of accumulating adder 8 transfers this code to accumulating adder 8. Counting pulses from reference generator 4 through phase shifter 3 are fed to the input of controlled frequency divider 5, which is built on the basis of a binary counter. When the initial content of the accumulating, adder 8 coincides with the contents 1M of the controlled frequency divider 5, the comparison unit 6 generates the first pulse of the recurrent sequence, which is fed to the control input of the accumulating adder 8 and the time code register 7 is added to its content. The next impulse of the recurrent sequence is formed by the comparison unit 6 after a time equal to T .. To combine the generated recurrent sequence with the received sequence of radio navigation signals, an auto-tuning ring is used, which includes a time discriminator 2 and a phase shifter 3. The controlled frequency divider 5 forming the time scale is covered by a ring Auto-tuning and its possible failures are corrected automatically.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833615149A SU1166052A1 (en) | 1983-07-04 | 1983-07-04 | Device for synchronizing time scale |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833615149A SU1166052A1 (en) | 1983-07-04 | 1983-07-04 | Device for synchronizing time scale |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1166052A1 true SU1166052A1 (en) | 1985-07-07 |
Family
ID=21072015
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833615149A SU1166052A1 (en) | 1983-07-04 | 1983-07-04 | Device for synchronizing time scale |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1166052A1 (en) |
-
1983
- 1983-07-04 SU SU833615149A patent/SU1166052A1/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 473154, кл. G 0.4 F 10/рО, 1973. Мазур У.Е. Использование пространственных сигналов станции Лоран-С дл синхронизации шкал времени. Preprint Х-573-71-148, перевод МРП № 1699, 1978. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4005479A (en) | Phase locked circuits | |
US4639680A (en) | Digital phase and frequency detector | |
EP0558514B1 (en) | Precision phase shift system | |
US3789408A (en) | Synchronous system | |
US4771442A (en) | Electrical apparatus | |
SU1166052A1 (en) | Device for synchronizing time scale | |
GB1247717A (en) | Electronic phasing system | |
US3739351A (en) | Phase control circuits | |
SU1104669A1 (en) | Zero-constant-error phase-lock loop | |
JPH0157539B2 (en) | ||
SU777882A1 (en) | Phase correcting device | |
KR900002636B1 (en) | A apparatus for synchronizing transmission clock signal | |
SU1758846A1 (en) | Reference frequency generator | |
SU1166331A1 (en) | Device for generating synchronizing sequences | |
SU957422A1 (en) | Delay stabilization system | |
SU459795A1 (en) | Frame sync device | |
SU653758A1 (en) | Reference signal discriminating device | |
SU790356A1 (en) | Synchronizing device | |
SU1401630A1 (en) | Phase synchronization device | |
US3155773A (en) | System for synchronously detecting signals in the presence of noise | |
SU1184105A1 (en) | Clock device | |
SU1635270A1 (en) | Device for discrete-and-phase locking | |
SU773946A1 (en) | Synchronizing device | |
SU571922A2 (en) | Device for multichannel discrete automatic tuning of synchronization frequency | |
SU1107312A1 (en) | Synchronizing device |