SU1160421A1 - Interface for linking digital computer with communication channels - Google Patents

Interface for linking digital computer with communication channels Download PDF

Info

Publication number
SU1160421A1
SU1160421A1 SU833623074A SU3623074A SU1160421A1 SU 1160421 A1 SU1160421 A1 SU 1160421A1 SU 833623074 A SU833623074 A SU 833623074A SU 3623074 A SU3623074 A SU 3623074A SU 1160421 A1 SU1160421 A1 SU 1160421A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
inputs
outputs
elements
output
Prior art date
Application number
SU833623074A
Other languages
Russian (ru)
Inventor
Виктор Иванович Гребенников
Original Assignee
Предприятие П/Я В-2655
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2655 filed Critical Предприятие П/Я В-2655
Priority to SU833623074A priority Critical patent/SU1160421A1/en
Application granted granted Critical
Publication of SU1160421A1 publication Critical patent/SU1160421A1/en

Links

Landscapes

  • Communication Control (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ СОПРЯЖНИЯ ЦИФРОВОЙ ВЫЧИСЛИТЕЛЬНОЙ МАШИНЫ С КАНАЛАМИ СВЯЗИJ содержащее блок пам ти, блок согласовани  с каналами св зи, группу схем сравнени , группу счетчиков выдачи, генератор одиночных импульсов , причем группа информационных входов блока пам ти соединена с выходной информационной шиной цифровой вычислительной машины, группа информационных входов блока пам ти соединена с группой информационных входов блока согласовани  с каналами св зи, группа входов выборки которого соединена с группой выходов схем сравнени  группы, отличающеес  тем, что, с целью увеличени  пропускнрй способности устройства и сокращени  использовани  машинного времени, в него введены два блока приоритета, группа счетчиков записи, группа элементов ИЛИ, четыре группы элементов И, причем синхровходы блока пам ти, первого и второго блоков приоритета, генератора одиночных импульсов и группа синхровходов блока согласова- ни  с каналами ,св зи соединены с синхровходом устройства, первые входы элементов И первой группы соединенны с первыми входами элементов И второй группы и подключены к выходной адресной шине цифровой вычислительной машины, первьй вход запросов, первого блока приоритета соединен с выходом запуска цифровой вычислительной машины, выход генератора одиночных импульсов соединен со сбросовыми входами первого и второго блоков приоритета , счетчиков выдачи группы, счетчиков записи группы и блока согласовани  с каналами св зи,, группа управЛЯ10ЩИХ выходов которого соединена с группой запросов входов второго блока приоритета, группа выходов которого соединена с первыми входами элементов И третьей и четвертой групп,выход второго блока приоритета соединен с (Л вTopbiM. входом запросов первого блока приоритета, первый выход которого соединен с входом записи блока пам ти , разрешающий вход которого соединен с вторым выходом первого блока приоритета, третий выход которого соединен с вторыми входами элементов О5 И третьей группы, выходы которых О 4 Ю соединены с разр дными входами счетчиков вьщачи группь, выходы которых соединены с первыми входами схем сравнени  группы и вторыми входами элементов И четвертой группы, выходы которых соединены с первыми входами элементов ИЛИ .группы, вторые входы которых соединены с выходами элементов И второй группы, вторые входы которых соединены с вторыми входами схем сравнени  группы и с разр дными выходами счетчиков записи группы, разр дные входы которых соединены с выходами элементов И первой группы, вторые входы которых соединены с1. DEVICE FOR COUPLING A DIGITAL COMPUTING MACHINE WITH COMMUNICATION CHANNELS containing a memory block, a communication channel matching unit, a group of comparison circuits, a group of output counters, a single pulse generator, and a group of information inputs of the memory block connected to the output information bus of a digital computer , the group of information inputs of the memory unit is connected to the group of information inputs of the matching unit with communication channels, the group of inputs of which are connected to the group of outputs of circuits compared to and groups, characterized in that, in order to increase the capacity of the device and reduce the use of computer time, two priority blocks are introduced, a group of recording counters, a group of OR elements, four groups of AND elements, the synchronous inputs of the memory block, the first and second blocks the priority, the generator of single pulses and the group of synchronous inputs of the matching unit with the channels, the connections are connected to the synchronous input device, the first inputs of the elements AND of the first group are connected to the first inputs of the elements AND the second group connected to the output address bus of the digital computer, the first input of requests, the first priority block is connected to the start output of the digital computer, the output of the single pulse generator is connected to the fault inputs of the first and second priority blocks, group output counters, group record counters and matching unit with communication channels, the group of control outputs which is connected to the group of requests for inputs of the second priority block, the group of outputs of which is connected to the first inputs of the elements In the third and fourth groups, the output of the second priority block is connected to (L in TopbiM. the input of the requests of the first priority block, the first output of which is connected to the recording input of the memory block, the enabling input of which is connected to the second output of the first priority block, the third output of which is connected to the second inputs of O5 elements And the third group, the outputs of which O 4 U are connected to the inputs of counters are the groups, the outputs of which are connected to the first inputs of the comparison circuits of the group and the second inputs of the elements AND of the fourth group, the outputs of which are connected to the first inputs of the elements of the OR. group, the second inputs of which s connected to the outputs of AND gates of the second group, the second inputs of which are connected to second inputs of the comparison circuit group and with discharge outlets dnymi group recording counters The discharge whose inputs are connected to outputs of AND gates of the first group, the second inputs of which are connected to

Description

четвертыми выходами блока приоритета, выходы элементов ИЛИ группы соединены с группой адресных входов блока пам ти.the fourth outputs of the priority block, the outputs of the elements OR of the group are connected to the group of address inputs of the memory block.

2. Устройство по п. 1, отличающеес  тем, что, блок согласовани  с каналами св зи содержит группу счетчш ов, группу сдвиговых регистров, группу элементов И, группу элементов ИЛИ, группу генераторов одиночных импульсов, узел приоритета , группу приемопередатчиков, причем группа информационных входов сдвиговых регистров группы образует группу информационных входов блока согласова,ни  с каналами св зи, сбросовые входы сдвиговых регистров группы , счетчиков группы и узла приоритета образуют сбросовый вход блока согласовани  с каналами св зи, синхро входы генераторов одиночных импульсов группы и узла приоритета образуют группу синхровходов блока согласовани  с каналами св зи, группа вхо04212. The device according to claim 1, characterized in that the matching unit with communication channels contains a group of counters, a group of shift registers, a group of elements AND, a group of elements OR, a group of single pulse generators, a priority node, a group of transceivers, and the group of information the inputs of the group's shift registers form a group of information inputs of the matching unit, neither the communication channels, the fault inputs of the group's shift registers, the group counters and the priority node form the reset input of the matching unit with communication channels , the syncro inputs of the single pulse generators of the group and the priority node form a group of synchronous inputs of the matching unit with communication channels, group input 0421

дов выборки узла приоритета образует группу одноименных входов блока согласовани  с каналами св зи, выходы элементов ИЛИ группы образуют группу управл ющих выходов блока согласовани  с каналами св зи, группа выходов сдвиговых регистров группы соединена с группой информационных входов приемопередатчиков группы, группа синхровходов которых соединена с первыми входами элементов И группы, выходы которых соединены с соответгтрующими группами синхровхо- дов регистров группы и счетчиков группы, группа выходов которых соединена с первыми входами элементов ИЛИ группы, вторые входы которых соединены с группой выходов генераторов одиночных импульсов группы., группа запускающих входов которых соединена с вторыми входами элементов И группы и с группой разрешающих выходов приемопередатчиков группы, группа входов запроса которых соединена с группой выходов узла приоритета.The priority node sampling unit forms a group of like inputs of the matching unit with communication channels, the outputs of the elements OR groups form a group of control outputs of the matching unit with communication channels, the group of output shift registers of the group is connected to the group of information inputs of transceivers of the group, the group of synchronous inputs of which are connected to the first the inputs of the AND elements of the group, the outputs of which are connected to the corresponding groups of synchronization circuits of the registers of the group and the counters of the group, the group of outputs of which are connected to the first and inputs of elements OR groups, the second inputs of which are connected to the output group of single pulse generators group, the group of trigger inputs of which are connected to the second inputs of elements AND of the group and the group of enabling outputs of transceiver groups of the request input group of which is connected to the output node of the priority node.

1one

Изобретение относитс  к вычислительной технике и может быть использовано при организации сопр жени  ЦВМ с телефонными каналами св зи.The invention relates to computing and can be used in organizing the interface of a digital computer with telephone communication channels.

Известно устройство дл  сопр жени  вычислительной машины с каналами св зи, содержащее узел коммутации, буферную пам ть, преобразователь кода , узел управлени  коммутацией, триггер, регистр управлени ,, распределитель опроса, элемент И, счетчик и коммутатор пам ти. LI 3..A device for interfacing a computer with communication channels is known, comprising a switching node, a buffer memory, a code converter, a switching control node, a trigger, a control register, a polling distributor, an AND element, a counter, and a memory switch. LI 3 ..

Недостатком устройства  вл етс  сравнительно низка  пропускна  способность, обусловленна  тем, что дл  обмена информацией между ЦВМ и каналами св зи необходимо прерывание машины.The disadvantage of the device is a relatively low bandwidth, due to the fact that for the exchange of information between the digital computers and communication channels necessary to interrupt the machine.

Наиболее близким к изобретению по технической сущности и достигаемому результату  вл етс  устройство., содержащее блок пам ти, блок согласовани  с каналами св зи, группу счетчиков выдачи, группу схем сравнени , комм татор, регистр, группу элементоThe closest to the invention in technical essence and the achieved result is a device. It contains a memory block, a communication block with communication channels, a group of delivery counters, a group of comparison circuits, a commutator, a register, an element group.

И, блок приоритетной селекции импульсов , группу регистров конечных адресов , группу элементов ИЛИ и два элемента ИЛИ С2. And, the unit of priority pulse selection, a group of registers of final addresses, a group of elements OR, and two elements OR C2.

5 Недостатком известного устройства  вл етс  ограниченна  пропускна  способность из-за того, что запись информации от ЦВМ осуществл етс  массивом и информаци  в каналы св зи выдаетс  только после записи в пам ть устройства всего массива. ПоследуЮща  запись информации производитс  только после выдачи в каналы св зи всего массива информации, содержащеtS гос  в пам ти устройства. Кроме того, дл  обмена информацией необходимо прерывание машины, что приводит к излишним затратам машинного времени. Цель изобретени  - увеличение пропускной способности устройства и сокращение использовани  машинного времени за счет организации заполнени  . блока пам ти устройства информацией от ЦВМ независимо от темпа выдачи ее5 A disadvantage of the known device is the limited bandwidth due to the fact that the recording of information from the digital computer is carried out by the array and the information is transmitted to the communication channels only after the entire array is written to the device memory. The subsequent recording of information is made only after the delivery to the communication channels of the entire array of information containing the state in the memory of the device. In addition, for the exchange of information necessary to interrupt the machine, which leads to unnecessary expenditure of computer time. The purpose of the invention is to increase the capacity of the device and reduce the use of computer time by organizing the filling. device memory block information from the digital computers regardless of the rate of its issuance

25 в каналы св зи. Поставленна  цель достигаетс  тем что в устройство дл  сопр жени  ЦВМ с каналами св зи, содержащее блок пам ти, блок согласовани  с каналами св зи, группу схем сравнени , группу счетчиков вьщачи, генератор одиночны импульсов, причем группа информацион ных входов блока пам ти соединена с выходной информационной шиной ЦВМ, группа информационных выходов блока пам ти соединена с группой информационных входов блока согласовани  с каналами св зи, групп4 входов выборки которого соединена с группой выходов схем сравнени  группы, введены два блока приоритета, группа счет чиков записи, группа элементов ИЛИ, четыре группы элементов И, причем синхровходь блока пам ти, первого и второго блоков приоритета, генератора одиночных импульсов и группа синхровхоДов блока согласовани  с каналами св зи соединены с синхровходом устройства, первые входы элементов И первой группы соединены с первыми входами элементов И второй группы и подключены к выходной адресной шине ЦВМ, первый вход запросов первого блока приоритета соединен с выходом запуска ЦВМ, выход генератора одиночных импульсов соединен со сбросовыми входами первог о и второго блоков приоритета, счетчиков выдачи группы, счетчиков записи группы и блсйса согласовани  с каналами св зи, группа управл нщих выходов которого соединена с группой входов запроса второго блока приоритета , группа выходов которого соединена с первыми входами элементов И третьей и четвертой групп, выход вто рого блока приоритета соединен с вторьПГвходом запросов первого блока приоритета, первьш выход которого соединен с входом записи блока пам ти , разрешающий вход которого соединен с вторым выходом первого блока приоритета, третий выход которого соединен с вторыми входами элементов И третьей группы, выходы которых сое динены с разр дными, входами счетчиков выдачи группы, выходь которых соединены с первыми входами схем сравнени  группы и вторыми входами элементов И четвертой группы, выходы которых соединены с первыми входа ми элементов ИЛИ группы, вторые входы которых соединены с выходами зпементов И второй группы, вторые входы которых соединены с вторыми входами схем сравнени  группы и с разр дны- . ми выходами счетчиков записигруппы, разр дные входы которых соединены с выходами элементов И первой группы, вторые входы которых соединены с четвертыми выходами блока приоритета , выходы элементов ИЛИ группы соединены с группой адресных входов блока пам ти. Кроме того, блок согласовани  с каналами св зи содержит группу счетчиков, группу сдвиговых регистров , группу элементов И, группу эле ментов ИЛИ, гру:ппу генераторов одиночных импульсов, узел приоритета, группу приемопередатчиков, причем группа информационных входов сдвиговых регистров группы образует группу информационных входов блока согласовани  с каналами св зи, сбросовые входы сдвиговых регистров группы, счетчиков группы и узла приоритета образуют сбросовый вход блока согласовани  с каналами св зи, синкрбвходы генераторов одиночных импульсов группы и узла приоритета образуют группу синхровходов блока согласовани  с каналами св зи, группа входов выборки узла приоритета образует группу одноименных входов блока согласовани  с каналами св зи, выходы элементов ИЛИ группы образуют группу управл ющих выходов блока corjjacoBaни  с каналами св зи, группа выходов сдвиговых регистров группы соединена с группой инфо1 1ационных входов приемопередатчиков группы, группа синхровходов которых соединена с первыми входами элементов И группы, выходы которых соединены с соответствующими группами синхровкодов сдвиговых регистров группы и счетчиков группы, группа выходов которых соединена с первыми входами элементов ИДИ группы, вторые входы которых соединены с группой выходов генераторов одиночных импульсов группы, группа запускак цих вкодов которых соединена с вторыми входами элементов И группы и с группой разрещающих выходов приемопередатчиков группы, группа входов запроса которых соединена с группой выходов узла приоритета. Благодар  такой структуре устройства по вилась возможность организовывать кольцевые независи ые зоны25 v communication channels. This goal is achieved by the fact that a device for interfacing a digital computer with communication channels, containing a memory block, a matching unit with communication channels, a group of comparison circuits, a group of meters, a single pulse generator, the group of information inputs of the memory block is connected to the output information bus of the digital computer, the group of information outputs of the memory unit is connected to the group of information inputs of the matching unit with communication channels, the groups 4 of the sample inputs of which are connected to the output group of comparison circuits of the group, two are entered priority block, a group of write counters, a group of OR elements, four groups of AND elements, the synchronous block of the memory block, the first and second priority blocks, the single pulse generator and the sync group of the matching block with communication channels are connected to the synchronous input device, the first inputs of the AND blocks the first group is connected to the first inputs of the elements of the second group and connected to the output address bus of the digital computer, the first input of the requests of the first priority block is connected to the start output of the digital computer, the output of the generator of single pulses ov is connected to the fault inputs of the first and second priority blocks, group output counters, group record counters and matching with communication channels, the group of control outputs of which is connected to the group of inputs of the request of the second priority block, the group of outputs of which the third and fourth groups, the output of the second priority block is connected to the second request input of the first priority block, the first output of which is connected to the recording input of the memory block, which allows the input with the second output of the first priority block, the third output of which is connected to the second inputs of the AND elements of the third group, whose outputs are connected to the bit inputs of the output counters of the group whose outputs are connected to the first inputs of the group comparison circuits and the second inputs of the AND group of the fourth group, outputs which are connected to the first inputs of the elements OR of the group, the second inputs of which are connected to the outputs of the samples AND of the second group, the second inputs of which are connected to the second inputs of the comparison circuits of the group and with the bits -. The meter outputs of the recorder group, the bit inputs of which are connected to the outputs of the AND elements of the first group, the second inputs of which are connected to the fourth outputs of the priority block, the outputs of the OR elements of the group are connected to the group of address inputs of the memory block. In addition, the communication channel matching unit contains a group of counters, a group of shift registers, a group of elements AND, a group of elements OR, group: a PPU of single pulse generators, a priority node, a group of transceivers, the group of information inputs of the shift registers of the group form a group of information inputs the matching unit with communication channels, the fault inputs of the group's shift registers, the group counters and the priority node form the fault input of the matching unit with communication channels, sync power inputs of generators full-time pulses of a group and a priority node form a group of synchronous inputs of a matching unit with communication channels, a group of inputs of a sample of a priority node forms a group of like inputs of a matching unit with communication channels, the outputs of the OR elements form a group of control outputs of a corjjaco unit of communication channels, a group of outputs the shift registers of the group are connected to a group of information1 operational inputs of transceivers of a group, a group of synchronous inputs of which are connected to the first inputs of elements AND of a group, the outputs of which are connected to the corresponding The following groups of synchronic codes of the group's shift registers and group counters, the group of outputs of which are connected to the first inputs of IDN group elements, the second inputs of which are connected to the group of outputs of single pulse generators of the group, the start group of which IDs of the group and the group of enabling outputs group transceivers, a group of request inputs of which are connected to a group of outputs of a priority node. Thanks to this structure of the device, it became possible to organize annular independent zones.

в блоке пам ти. Это позволило производить запись информации от ЦВМ независимо от выдачи ее в каналы св зи, т.е. независимо от того, выдана ли предыдуща  информаци . Выдача информации в каналы св зи производитс  в любой момент по требованию каналов. Информаци  от ЦВМ может записыватьс  как массивом, так и одиночными сообщени ми , а обмен информацией между |ЦВМ и устройством осуществл етс  по инициативе ЦВМ по мере надобности, т.е. не требуетс  специальное прерывание ЦВМ дл  этих целей.in the memory block. This made it possible to record information from a digital computer regardless of its output to the communication channels, i.e. regardless of whether the previous information is given. The release of information to the communication channels is made at any time upon request of the channels. Information from a digital computer can be recorded both as an array and as single messages, and the exchange of information between the digital computer and the device is initiated by the digital computer as needed, i.e. no special interruption of the digital computer for this purpose is required.

Следовательно, устройство позвол  ет увеличить пропускную способность как самого устройства, так и обслуживаемых каналов св зи и сократить использование машинного времени на«передачу информации от ЦВМ.Consequently, the device allows to increase the capacity of both the device itself and the serviced communication channels and reduce the use of computer time for the transfer of information from the digital computer.

На фиг. 1 дана структурна  схема устройства; на фиг. 2 - пример выполнени  блока согласовани  с каналами (структурна  схема)I на фиг. 3 - пример построени  блока приоритета, FIG. 1 given a block diagram of the device; in fig. 2 shows an exemplary embodiment of a channel matching unit (structural diagram) I in FIG. 3 is an example of building a priority block;

Устройство (фиг. 1) содержит блок 1 пам ти, блок 2 согласовани  с каналами св зи, группу 3 схем сравнени , группу 4 счетчиков выдачи, первьй блок 5 приоритета, второй блок 6 приоритета, первую группу 7 элементов И, вторую группу 8 элементов И, третью группу 9 элементов И, четвертую группу 10 элементов И, группу 11 элементов ИЛИ, группу 12 счетчиков записи, генератор 13 одиночных импульсов, группу 1 4 в;гсодов синхронизирующих импульсов, первую группу 15 управл ющих входов, группу 16 входов синхроимпульсов, группу 17 информационньж выходов и группу 18 управл пощих выходов блока 1. Блок 19 согласовани  с ЦВМ в состав предлагаемого устройства не входит.The device (Fig. 1) contains a memory block 1, a block 2 for matching with communication channels, a group of 3 comparison circuits, a group of 4 delivery counters, a first priority block 5, a second priority block 6, a first group of 7 And elements, a second group of 8 elements And, the third group of 9 elements And, the fourth group of 10 elements And, a group of 11 elements OR, a group of 12 record counters, a generator of 13 single pulses, a group of 1 4 V; the rcs of synchronizing pulses, the first group of 15 control inputs, a group of 16 inputs of sync pulses, group 17 information outlets and group 18 controls oschih output unit 1. The matching unit 19 with a digital computer of the proposed device is not included.

Блок 2 содержит (фиг. 2) группу 20 сдвиговых регистров, группу 21 элементов И, узел 22 приоритета, группу 23 счетчиков, группу 24 элементов ИЛИ, группу 25 генераторов .одиночных импульсов и группу 26 приемопередатчиков . ,,Block 2 contains (Fig. 2) a group of 20 shift registers, a group of 21 And elements, a node 22 of priority, a group of 23 counters, a group of 24 OR elements, a group of 25 single-pulse generators, and a group of 26 transceivers. ,,

Блоки 5 и 6 приоритета и узел 22 приоритета представл ют собой (фиг.З наборы триггеров, которые служат дл  запоминани  за вок и элементов И. Элементы И опрашиваютс  тактовыми импульсами по очереди в зависимости от приоритета за вок.The priority blocks 5 and 6 and the priority node 22 are (FIG. 3) sets of triggers that serve to store the application and the elements I. Elements And are polled with clock pulses in turn depending on the priority of the application.

Количество схем сравнени  в группе 3, счетчиков в группах 4, 12 и 33 элементов И в группах 7-10 и 21,. элементов ИЛИ в группах 11 и 24, сдвиговых регистров, генераторов одиночных импульсов и приемопередатчиков в группах 20, 25 и 26 соответственно равно количеству обслуживаемых каналов св зи.The number of comparison circuits in group 3, counters in groups 4, 12, and 33 elements And in groups 7-10 and 21 ,. the OR elements in groups 11 and 24, the shift registers, single pulse generators, and transceivers in groups 20, 25, and 26, respectively, are equal to the number of serviced communication channels.

Устройство работает следующим образом .The device works as follows.

При подаче на устройство напр жени  ПИТЯЧИЯ и синхронизирующих IIMпульсов на группу входов 14 генератор 13 одиночных импульсов вырабатывает импульс, устанавливающий в нуль все устройство.When applied to a device for voltage POWER and synchronizing IIM pulses to a group of inputs 14, the generator 13 of a single pulse produces a pulse that sets the entire device to zero.

При наличии информации в ЦВМ блок 19 согласовани  с ЦВМ вступает в ней в обмен и выдает на группу информационных входов устройства информацию котора  поступает на группу информационных входов блока 1 пам ти. Одновременно на управл ющий вход устройства блоком 19 согласовани  с ЦВМ вьщаётс  сигнал-за вка на запись информации , поступающей на первый вход выборки блока 5 приоритета. На соответствующий вход устройства поступает сигнал, определ ющий номер обслуживаемого канала. Данный сигнал поступает на первьй выход соответствующего элемента И группы 7 и первый вход соответствующего элементы И группы 8.If there is information in the digital computer, the block 19 for matching with the digital computer enters into it and issues information to the group of information inputs of the device that goes to the group of information inputs of memory 1. At the same time, the control input of the device by the block 19 for matching with the digital computer gives a signal for recording information received at the first input of the sample of the priority block 5. The corresponding input of the device receives a signal that determines the number of the served channel. This signal is fed to the first output of the corresponding element AND group 7 and the first input of the corresponding elements AND group 8.

С группы 14 входов синхронизирующих импульсов устройства на синхронизирующий вход блока 5 приоритета поступают импульсы и.при наличии на его входе выборки сигнала-за вки блок 5 приоритета выдает на входы записи и пуска блока 1 пам ти управл ющие сигналы записи и пуска соответственно дл  записи в него информации параллельным кодом. Одновременно с помощью соответствующего счетчика записи группы 12, элемента И группы 8 и элемента ИЛИ группы 11 выбираетс  и поступает на соответствующий вход группы адресных входов блока 1 пам ти адрес записи того канала, соответствующий которому управл ющий сигнал поступил на вход устройства. Таким образом, производитс  запись поступающей в ycтpoйctвo информации.From the group of 14 inputs of the device clock pulses, the synchronizing input of the priority block 5 receives pulses and, when there is a back-up signal at its input, the priority block 5 outputs the write and start inputs of the memory 1 control signals of the write and start, respectively, for recording its information is parallel code. At the same time, with the help of the corresponding record counter of group 12, element I of group 8 and element OR of group 11, the address of the channel corresponding to the control signal is input to the device and is fed to the corresponding input of the address address group of memory 1. Thus, the recording of the incoming information is made.

По окончании записи сигналом, поступающим на второй вход соответствующего элемента И группы 7 от блока 71 5 приоритета, измен етс  срсто ние соответствующего счетчика записи группы 12, т.е. на данном счетчике записи будет подготовлен очередной адрес дл  записи следующего информационного сообщени  дл  данного канала . Запись информации в блок il пам ти происходит по кольцу, т.е. при переполнении пам ти вновь поступающа  информаци  из ЦВМ записьшаетс  на место старой. Запись в устройство информации, поступающей от ЦВМ дл  любого из каналов , осуществл етс  аналогично описанной. В режиме выдачи информации в кана лы св зи устройство работает следующим образом. Сигналы, соответствующие адресам, формируемым счетчиками записи группы 12 и вьщачи группы 4, поступают дл  сравнени  на соответствующую схему сравнени  группы 3. Если произошло несравнение-, т.е. была осуществлена запись информации от ЦВМ в блок 1 пам ти, то схема сравнени  группь: 3 вьщает управл ющий сигнал-за вку на соответствующий вход группы входов узла 22 приоритета блока 2 согласова ни  с каналами св зи. Узел 22 приори тета по первому входу опрашиваетс  синхронизирующими импульсами с группы 14 входов. При наличии управл юще го сигнала-за вки узел 22 приоритета через соответствующий приемопередатчик группы 26 выдает управл ющий сиг нал в соответствующий канал св зи по соответствующему выходу группы 18 управл ющих выходов устройства. В oTBeiT на это канал св зи вьщает управл ющий сигнал по соответствующему входу первой группы 15 управл к цих входов устройства на соответствующий элемент И группы 21 и генератор одиночных импульсов группы 25. Генератор одиночньпс импульсов группы 25 через соответствующий элемент ИЛИ группы 24 вьздает управл ющий сигналза вку на второй блок 6 приоритета. Блок 6 приоритета опрашиваетс  синхронизирующими импульсами с группы 1.-8 14 входов и при наличии за вки на любом из каналов выдает за вку в блок 5 приоритета опрашиваетс  синхронизирующими импульсами с группы 14 входов и при наличии за вки на выдачу информации в канал св зи выдает управл ющие сигналы на блок .1 пам ти по входам записи и пуска дл  выдачи информации параллельным кодом. Информаци  из блока 1 пам ти записываетс  в соответствующий регистр группы 20 сдвиговых регистров блока 2 согласовани  с каналами св зи. На второй вход этого регистра подаютс  синхроимпульсы, поступающие от канала св зи по соответствующему входу группы 16, через соответствующий элемент И группь 21 при наличии на его втором входе управл ющего сигнала. Под действием синхроимпульсов информаци  из данного регистра последовательным кодом через соответствующий приемопередатчик группы 26 вьщаетс  в канал св зи с соответствующего вы-хода группы 17 информационных выходов устройства. Эти синхроимпульсы поступают на соответствукщий счетчик группы 23 счетчиков блока 2 согласовани  . После отсчета определенного количества синхроимпульсов, необходимых дл  вьщачи информации в канал, данный счетчик вьщает через соответствук ций элемент ИЛИ группы 24 управл ющий сигнал на блок 6 приоритета. Одновременно с помощью соответствующих счетчика вьщачи группы 4, элемента И группы 10 и элемента ИЛИ .группы 11 выбираетс  адрес выдачи именно того канала, по которому приходит управл ющий сигнал от блока 6 приоритета иа второй вход элемента ШЩ группы 10. После окончани  вьщачи информации в канал св зи с помощью элемента И группы 9, соответствующего выбранному каналу, измен етс  состо ние соответствующего счетчика групгпи 4 счетчиков вьщачи. Выдача информации в любой из каналов св зи осуществл етс  аналогично описанной.Upon termination of the recording, the signal arriving at the second input of the corresponding element AND of group 7 from priority block 71 5 changes the corresponding counter of the record of group 12, i.e. At this record counter, a next address will be prepared to record the next information message for this channel. The information is written in the il memory block around the ring, i.e. when the memory is full, the newly received information from the digital computer is replaced by the old one. The recording of information from the digital computer into the device for any of the channels is carried out similarly to that described. In the mode of issuing information in communication channels, the device operates as follows. Signals corresponding to the addresses generated by the recording counters of group 12 and steps of group 4 are sent for comparison to the corresponding comparison circuit of group 3. If a non-comparison occurred, i.e. Since information was recorded from the digital computer into memory block 1, the comparison circuit group: 3 transmits a control signal to the corresponding input of the input group of the priority block 22 of the matching block 2 with the communication channels. The node 22 of the priority of the first input is polled by synchronization pulses from a group of 14 inputs. If there is a control signal, priority node 22, via the corresponding transceiver of group 26, outputs a control signal to the appropriate communication channel at the corresponding output of group 18 of the control outputs of the device. In oTBeiT, this communication channel transmits a control signal through the corresponding input of the first group 15 of the control inputs to the corresponding element AND of the group 21 and a single pulse generator of the group 25. The single pulse generator of the group 25 sends the control signal through the corresponding element OR of the group 24 to the second block 6 priority. The priority block 6 is polled by synchronization pulses from group 1.-8 14 inputs and, if there is a request on any of the channels, issues a request to priority block 5, it is polled by synchronization pulses from a group of 14 inputs, and if there is a request for information output to the communication channel control signals to the .1 memory block at the write and start inputs for outputting information by a parallel code. The information from memory block 1 is written into the corresponding register of the group 20 of the shift registers of the block 2 matching with communication channels. The sync pulses coming from the communication channel through the corresponding input of group 16 are fed to the second input of this register, through the corresponding element I of group 21, if there is a control signal at its second input. Under the action of the clock pulses, information from this register is serialized through the corresponding transceiver of group 26 into the communication channel from the corresponding output of group 17 of the information outputs of the device. These clock pulses are fed to the corresponding counter of the group 23 of the counters of the matching unit 2. After counting a certain number of sync pulses necessary for transmitting information to a channel, this counter, via the corresponding element, passes the OR element of the group 24 control signal to the priority block 6. At the same time, using the corresponding counter of group 4, element I of group 10 and element OR of group 11, the address of the channel is selected for which the control signal comes from priority block 6 and the second input of element 10 of group 10. After the information is sent to the channel By using the AND element of the group 9 corresponding to the selected channel, the state of the corresponding group counter 4 is changed. Issuance of information in any of the communication channels is carried out similarly to that described.

ffftes S,f,taffftes S, f, ta

: //: //

Claims (2)

1. УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ЦИФРОВОЙ ВЫЧИСЛИТЕЛЬНОЙ МАШИНЫ С КАНАЛАМИ СВЯЗИ, содержащее блок памяти, блок согласования с каналами связи, группу схем сравнения, группу счетчиков выдачи, генератор одиночных импульсов, причем группа информационных входов блока памяти соединена с выходной информационной шиной цифровой вычислительной машины, группа информационных входов блока памяти соединена с группой информационных входов блока согласования с каналами связи, группа входов выборки которого соединена с группой выходов схем сравнения группы, Отличающееся тем, что, с целью увеличения пропускной способности устройства и сокращения использования машинного времени, в него введены два блока приоритета, группа счетчиков записи, группа элементов ИЛИ, четыре группы элементов И, причем синхровходы блока памяти, первого и второго блоков приоритета, генератора одиночных импульсов и группа синхровходов блока согласования с каналами .связи соединены с синхровходом устройства, первые входы элементов И первой группы соединены с первыми входами элементов И второй группы и подключены к выходной адресной шине цифровой вычислительной машины, первьй вход запросов, первого блока приоритета соединен с выходом запуска цифровой вычислительной машины, выход генератора одиночных импульсов соединен со сбросовыми входами первого и второго блоков приоритета, счетчиков выдачи группы, счетчиков записи группы и блока согласования с каналами связи,, группа управляющих выходов которого соединена с группой запросов входов второго блока приоритета, группа выходов которого соединена с первыми входами элементов И третьей и четвертой групп,выход второго блока приоритета соединен с вторым. входом запросов первого блока приоритета, первый выход которого соединен с входом записи блока памяти, разрешающий вход которого соединен с вторым выходом первого блока приоритета, третий выход которого соединен с вторыми входами элементов И третьей группы, выходы которых соединены с разрядными входами счетчиков выдачи группы, выхода которых соединены с первыми входами схем сравнения группы и вторыми входами элементов И четвертой группы, выходы которых соединены с первыми входами элементов ИЛИ группы, вторые входы которых соединены с выходами элементов И второй группы, вторые входы которых соединены с вторыми входами схем сравнения группы и с разрядными выходами счетчиков записи группы, разрядные входы которых соединены с выходами элементов И первой группы, вторые входы которых соединены с „ SU ,,„1160421 >1. A device for interfacing a digital computer with communication channels, comprising a memory unit, a matching unit for communication channels, a group of comparison circuits, a group of output counters, a single pulse generator, the group of information inputs of the memory unit being connected to the output information bus of a digital computer, a group information inputs of the memory unit is connected to the group of information inputs of the matching unit with communication channels, the group of sampling inputs of which is connected to the group of outputs of the comparison circuits PPA, characterized in that, in order to increase the throughput of the device and reduce the use of computer time, two priority blocks, a group of recording counters, a group of OR elements, four groups of AND elements are introduced into it, and the clock inputs of the memory block, the first and second priority blocks, a single pulse generator and a group of sync inputs of the matching unit with the channels. communications are connected to the sync input of the device, the first inputs of the elements of the first group are connected to the first inputs of the elements of the second group and are connected the output address line of the digital computer, the first input of the requests, the first priority block is connected to the output of the digital computer, the output of the single pulse generator is connected to the reset inputs of the first and second priority blocks, group output counters, group recording counters and matching unit with communication channels, the group of control outputs of which is connected to the group of requests for inputs of the second priority block, the group of outputs of which is connected to the first inputs of elements of the third and fourth groups, the output of the second priority block is connected to the second. the request input of the first priority block, the first output of which is connected to the write input of the memory block, the permitting input of which is connected to the second output of the first priority block, the third output of which is connected to the second inputs of the AND elements of the third group, the outputs of which are connected to the discharge inputs of the counters of the output group which are connected to the first inputs of the group comparison circuits and the second inputs of the AND elements of the fourth group, the outputs of which are connected to the first inputs of the OR elements of the group, the second inputs of which are connected to Exit elements and the second group, the second inputs of which are connected to second inputs of the comparison circuit group and a group recording bit outputs of counters bit inputs are connected to outputs of AND gates of the first group, the second inputs of which are connected to the "SU ,," 1160421> I четвертыми выходами блока приоритета, выходы элементов ИЛИ группы соединены с группой адресных входов блока памяти.I fourth outputs of the priority block, the outputs of the elements OR groups are connected to the group of address inputs of the memory block. 2. Устройство поп. ^отличающееся тем, что, блок согласования с каналами связи содержит группу счетчиков, группу сдвиговых регистров, группу элементов И, группу элементов ИЛИ, группу генераторов одиночных импульсов, узел приоритета, группу приемопередатчиков, причем группа информационных входов сдвиговых регистров группы образует группу информационных входов блока согласования с каналами связи, сбросовые входа сдвиговых регистров группы, счетчиков группы и узла приоритета образуют сбросовый вход блока согласования с каналами связи, синхровходы генераторов одиночных импульсов группы и узла приоритета образуют группу синхровходов блока согласования с каналами связи, группа вхо дов выборки узла приоритета образует группу одноименных входов блока согласования с каналами связи, выходы элементов ИЛИ группы образуют , группу управляющих выходов блока согласования с каналами связи, группа выходов сдвиговых регистров группы соединена с группой информационных входов приемопередатчиков группы, группа синхровходов которых соединена с первыми входами элементов И группы, выхода которых соединены с соответствующими группами синхровходов регистров группы и счетчиков группы, группа выходов которых соединена с первыми входами элементов ИЛИ группы, вторые входы которых соединены с группой выходов генераторов одиночных импульсов группы., группа запускающих входов которых соединена с вторыми входами элементов И группы и с группой разрешающих выходов приемопередатчиков группы, группа входов запроса которых соединена с группой выходов узла приоритета.2. The device pop. ^ characterized in that the matching unit with communication channels contains a group of counters, a group of shift registers, a group of AND elements, a group of OR elements, a group of single pulse generators, a priority node, a group of transceivers, and the group of information inputs of the shift registers of the group forms a group of information inputs of the block coordination with communication channels, fault inputs of the shift registers of a group, group counters and priority node form a fault input of a block of coordination with communication channels, sync inputs The ditch of single pulses of the group and the priority node form a group of sync inputs of the matching block with communication channels, the group of input inputs of the priority node forms a group of similar inputs of the matching block with communication channels, the outputs of the OR elements form a group of control outputs of the matching block with communication channels, a group of shift outputs group registers is connected to the group of information inputs of the group transceivers, the group of clock inputs of which are connected to the first inputs of elements AND groups, the outputs of which are connected are connected with the corresponding groups of clock inputs of the group registers and group counters, the group of outputs of which is connected to the first inputs of the elements of the OR group, the second inputs of which are connected to the group of outputs of the generators of the single pulses of the group., the group of triggering inputs of which is connected to the second inputs of the elements of the AND group and with the group of enabling group transceiver outputs, the group of request inputs of which are connected to the group of outputs of the priority node.
SU833623074A 1983-06-20 1983-06-20 Interface for linking digital computer with communication channels SU1160421A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833623074A SU1160421A1 (en) 1983-06-20 1983-06-20 Interface for linking digital computer with communication channels

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833623074A SU1160421A1 (en) 1983-06-20 1983-06-20 Interface for linking digital computer with communication channels

Publications (1)

Publication Number Publication Date
SU1160421A1 true SU1160421A1 (en) 1985-06-07

Family

ID=21074810

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833623074A SU1160421A1 (en) 1983-06-20 1983-06-20 Interface for linking digital computer with communication channels

Country Status (1)

Country Link
SU (1) SU1160421A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 760075, кл. G 06 F 3/04, 1978. 2. Авторское свидетельство СССР № 840876, кл.С 06 F 3/04, 1979 (прототип) . *

Similar Documents

Publication Publication Date Title
EP0051332B1 (en) Two-wire bus-system comprising a clock wire and a data wire for interconnecting a number of stations
US4733390A (en) Data transmission system
JPS61290838A (en) Telecommunication exchange
SU1160421A1 (en) Interface for linking digital computer with communication channels
US4060698A (en) Digital switching center
US5164940A (en) Modular communication system with allocatable bandwidth
US3333051A (en) System for the time-multiplex transmission of telegraph signals
SU1411765A1 (en) Device for interfacing computer with common trunk line
SU1238088A1 (en) Interface for linking computer with using equipment
RU2018942C1 (en) Device for interfacing users with computer
SU1718257A1 (en) Device for switching channels of data transmission of monitor automatic-control system
SU1302289A1 (en) Interface for linking electronic computer with using equipment
SU1679498A1 (en) Device to communicate data sources to the common bus
SU1072035A1 (en) Information exchange device
SU1675893A2 (en) Digital computer-to-communication channels interface unit
SU1532938A1 (en) Adaptide device for interfacing computer with communication channels
SU1697081A1 (en) Device for conjugation of subscribers with central computer
SU1282142A1 (en) Multichannel interface
SU1249525A1 (en) Interface for linking processors in computer networks
RU1777146C (en) Multichannel subscriber-to-central computer interface
SU1157546A1 (en) Multiplex device for exchanging information
RU1798790C (en) Device for interface between computer and communication channels
SU1334154A1 (en) Device for interfacing computer with user
SU1681394A1 (en) Automatic switching and interfacing unit
SU1667087A1 (en) Device for controlling exchange between a processor and a memory