SU1159174A1 - Устройство тактовой синхронизации - Google Patents

Устройство тактовой синхронизации Download PDF

Info

Publication number
SU1159174A1
SU1159174A1 SU833638211A SU3638211A SU1159174A1 SU 1159174 A1 SU1159174 A1 SU 1159174A1 SU 833638211 A SU833638211 A SU 833638211A SU 3638211 A SU3638211 A SU 3638211A SU 1159174 A1 SU1159174 A1 SU 1159174A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
additional
output
unit
controlled
Prior art date
Application number
SU833638211A
Other languages
English (en)
Inventor
Виктор Михайлович Петров
Станислав Сергеевич Петров
Мария Александровна Алехина
Original Assignee
Всесоюзный научно-исследовательский проектно-конструкторский и технологический институт электромашиностроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный научно-исследовательский проектно-конструкторский и технологический институт электромашиностроения filed Critical Всесоюзный научно-исследовательский проектно-конструкторский и технологический институт электромашиностроения
Priority to SU833638211A priority Critical patent/SU1159174A1/ru
Application granted granted Critical
Publication of SU1159174A1 publication Critical patent/SU1159174A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

УСТРОЙСТВО ТАКТОВОЙ СИНХРОНИЗАЦИИ , содержащее последовательно .соединенные дифференцирующий блок, фазовый дискриминатор, первый элемент совпадени , первый усредн ющий блок, управл емый генератор, анализатор входного-сигнала, второй элемент совпадени , второй усредн ющий блок и управл емый блок задержки, последовательно соединенные третий элемент совпадени , триггер и четвертый элемент совпадени , а также пер-вый инвертор и второй инвертор, вход и выход которого подключен соответственно к выходу анализатора входного сигнализатора и второму входу первого элемента совпадени , выход управл емого генератора подсоединен 11епосредственно ко второму входу четвертого элемента совпадени  и через пер .Бый инвертор к входу Установка 1 триггера , первьй вход третьего элемента совпгщени  подключен к выходу дифференцирующего блока, выход четвертого элемента совпадени  подсоединен к второму входу фазовогодискриминатора , а вход дифференцирующего блока подключен к информационному входу анализатора входного сигнала, причем вход дифференцирующего блока  вл етс  входом устройства, отличающеес  тем, что, с целью повышени  помехоустойчивости при врем импульсной манипул ции путем компенсации искажений типа преобладани , введены последовательно соединенные дополнительный инвертор, первый дополнительный элемент совпадени  , дополнительный управл емый блок задержки и элемент ИЛИ, последовательно соединенные второй и тре (Л тий дополнительные элементы совпадени  и дополнительный усредн ющий блок, при этом выход дополнительного усредн ющего блока подсоединен к управл ющему входу дополнительного управл емого блока задержки, выход . фазового дискриминатора подсоединен . к второму входу первого дополнительного элемента совпадени  и первому (У1 входу второго дополнительного элеменсо та совпадени , второй вход которого подключен к входу дифференцирующего блока, а выход .второго дополнительного элемента совпадени подсоединен к сигнальному входу управл емого блока задержки, второй вхрд третьего дополнительного элемента совпадени  подключен к выходу анализатора входного сигнала, выход управл емого блока задержки подсоединен ко второму входу элемента ИЛИ, выход которого подсоединен к блокировочному входу управл емого генератора и второму входу третьего элемента совпадений,

Description

вход дополнительного инвертора подключен к входу дифференцирующего блока, а выход первого дополнительного элемента совпадени  подсоединен к второму входу второго элсментг совпадени .
Изобретение относитс  к электросв зи и может быть использовано в системах передачи дискретной информации с врем -импульсной манипул цией . Цель изобретени  - повышение помехоустойчивости при врем -импульсно манипул ции путем компенсации искаже ний типа преобладани . На фиг. 1 изображена структурна  электрическа  схема устройства тактовой синхронизации; на фиг.2 - временные диаграммы, по сн ющие работу устройства тактовой синхронизации. Устройство тактовой синхронизации содержит дифференцирующий блок 1, фазовый дискриминатор 2, первый дополнительный элемент 3 совпадени , второй дополнительный элемент 4 совпадени , третий дополнительный элемент 5 совпадени , второй элемент 6 совпадени , второй инвертор 7, пер вый элемент 8 совпадени , первый усредн ющий блок 9, третий элемент 10 совпадени , триггер 11, четвертый элемент 12 совпадени , первый инвертор 13, дополнительный инвертор 14 управл емый блок 15 задержки, допол,нительный управл емый блок 16 задерж ки, второй усредн ющий блок 17, злемент ИЛИ 18, дополнительный усредн ющий блок 19, управл емый генератор. 20, анализатор 21 входного сигнала. Устройство тактовой синхронизации работает следующим образом. Информаци  на входе устройства тактовой синхронизации представл ет собой случайную последовательность импульсов и пауз, длительность которых принадлежит определенному набору длительностей, длительность импульса (паузы) Т,,,, f rnat. В канале св зи сигнал подвергаетс  воздействию помех, что приводит к возникновению искажений типа преобладани . Входной сигнал ( фиг. 2, с() одновременно подаетс  на дифференцирующий блок 1 и на первый и второй дополнительные элементы 3 и 4 совпадени , причем на второй дополнительный элемент 4 совпадени  - непосредственно, а на первый дополнительный элемент 3 совпадени  - через дополнительный инвертор 14, т.е. второй дополнительный элемент 4 совпадени  открыт во врем  действи  импульса, а первый дополнительный элемент 3 совпадени  - во врем  действи  паузы. Дифференцирующий блок 1 формирует короткие импульсы, соответствующие положительным и отрицательным фрон7 там входного сигнала, которые подаютс  на один вход фазового дискриминатора 2, на второй вход которого через узел блокировки подаетс  рабочий фронт управл емого генератора 20. Узел блокировки содержит третий элемент 10 совпадени , триггер 11, четвертый элемент 12 совпадени  и первый инвертор 13. Узел блокировки исключает первый импульс управл емого генератора 20 в момент включени , а именно, задним фронтом входного сигнала (фиг. 2,и) триггер 11 переводитс  в положение (4иг.2,п), запрещающее прохождение первого импульса управл емого генератора 20 на второй вход фазового дискриминатора 2 (фиг. 2,.о). Блокировка первого фронта осуществл етс , так как длительность импульсов управл емого блока 15 задержки и дополнительного управл емого блока16 задержки во врем  включени  (фиг. 2,5,е.) (момент времени t) может превыщать длительность входного сигнала, поскольку их управление производитс  таким образом, что при отсутствии управл ющего сигнала с выходов второго усредн ющего 3 блока 17 и дополнительного усредн ющего блока 19 длительность их максимальна. В рабочем режиме управл емый блок 15 задержки и дополнительный управл емый блок 19 задержки представл ющие собой, например,ждущце 1ультивибраторы, автоматически подстраиваютс  управл юищм сигналом так, что среднее значение длительности импульса на их выходе, близко к На выходе .фазового дискриминатора 2 формируетс  сигнал рассогласовани  (фиг. 2,5), длительность которого оп редел етс  разностью временного поло жени  фронта входного сигнала и управл емого генератора 20. Задним фронтом сигнала рассогласовани  запускаетс  управл емый блок 15 задержки или дополнительный .управл емый блок 16 задержки (фиг.2, 5,г) и одновременно блокируетс  работа управл емого генератора 20 (фиг. 2,). Управл емый генератор 20 представ л ет собой автоколебательный генератор с блокирующим входом. При отсутствии сигнала на блокирующем входе управл емый генератор 20 запускаетс  и генерирует пачку коротких импульсов . Управл емый генератор 20. имеет также управл ющий вход, потенциал на котором измен ет период следовани  его импульсов, В работе устройства тактовой синхронизации необходимо различать два режима подстройки, которые задает анализатор 21. Длительность входного импульса (паузы) близка к fo (фиг.2,й1, моменты времени ti и tj.). В этом случае анализатор 21 дает разрешение на под стройку импульса (паузы) управл емог блока 15 задержки, дополнительного управл емого блока 16 задержки (фиг.2, 3. г.) через открытый разрешающим потенциалом анализатора 21 (фиг.2, и ) второй элемент 6 совпадени , или тре тий дополнительный элемент совпадени  5 (фиг.2,к,л), первый дополнительный элемент 3 совпадени , или второй дополнительный элемент совпадени  (фиг.2,&,г), открытые в момент действи  паузы (импульса). Сигнал рассогласовани  усредн етс  дополнительным усредн ющим блоком 19 (вторым усредн ющим блоком 17) и поступает на управл ющий вход до7A4 полнительного управл емого блока 16 задержки(управл емого блока .задерж ки 15), формиру  соответствующую длительность его и.мпульсов. Длительность входного сигнала равна tjj -t Hit . В этом случае отсутствует разрешение анализатора 21 на подстройку управл емого блока 15 задержки и дополнительного управл емого блока 16 задержки (фиг. 2,и), что соответствует разрешению на подстройку управл емого генератора 20 (фиг. 2, в моменты времени t, и t .). В этом случае управл емый генератор 20 запускаетс  задним фронтом им- пульса управл емого блока 15 задержки или дополнительного управл емого блока 16 задержки, прощедшего через элемент КПИ 18 (фиг. 2,;;.) , вырабатывает серию коротких импульсов, период которых подстраиваетс  через открытую разрешающим потенциалом второго инвертора 7 первый элемент 8 совпадени  и первый усредн ющий блок 9 (фиг. 2,м). В устройстве тактовой синхронизации предусмотрена однозначность подстройки трех независимых величин: длительности импульса, длительности паузы и периода управл емого генератора 20 путем раздельной подстройки упра вл емого генератора 20, управл емого блока 15 задержки и дополнительного управл емого блока 16 задержки. Помехи типа преобладани  провод т к увеличению.длительности импульсов ( фиг.2,а).удлинение импульсов показано пунктиром на временных диаграммах (фиг.2, а) . Синхронизаци  обеспечиваетс  следующим образом. При включении устройства тактовой синхронизации запускаетс  управл емый блок 15 задержки (фиг.2,д), он формирует на выходе импульс, несколько превышак ций по длительности входной сигнал, так как при отсутствии сигнала подстройки его длительность максимальна. По окончании этого импульса снимаетс  блокировка управл емого генератора 20 и он работает и формирует два коротких импульса (один период). В момент действи  паузы запускаетс  дополнительный управл емый блок 16 задержки (фиг.2,е) и, отработав , запускает управл емый генератор 20 (фиг. 2, /), который также формирует на ввкоде два коротких импульса, далее проходит следующий информационный фронт и производитс  подстройка управл емого блока 15. С момента времени -t можно считать систему вошедшей в синхронизм. При этом фронтом управл емого генератора 20 запускаетс  управл емый блок 15 задержки . (фиг. 3,9), он формирует импульс, длительностькоторого в результате предыдущей наст ройки равна t t л дЧГ , где А -величина преобладани . Далее запускаетс  управл емый генератор 20 и вырабатывает серию импульсов, причем задний фронт входного сигнала расположен примерно в середине последнего кванта управл емого генератора .20. Задним фронтом сигнала рассогла совани  запускаетс  дополнительны управл емый блок 16 задержки (фиг.3,6 которьА формирует импульс длитель:ностью . Затем аналогично запускаетс  управл емый генератор 2 и работает до прихода нового информ . ционного фронта. Так™ образом, по окончании импу са управл емого блока 15 задержки и дополнительного управл емого блока 16 задержки производитс  формирование импульсов управл емого генератора 20, который вырабатывает пару импульсов, в том случае, когда длительность входного близка к , причем задний фронт входного сигнала расположен в середине Периода импульсов управл емого генератора 20, если же длительсноть входного сигнала равна Cf +/iAf , то задний фронт входного сигнала расположен в середине последнего периода импульсов управл емого генератора 20, В результате тотю, что при подстройке производитс  удлинение на величину преобладани  длительности импульса управл емого блока 15 задержки и укорочение длительности паузы дополнительного управл емого блока 16 задержки, а также подстройка , периода управл емого генератора 20 на выходе управл емого генератора 20 формируетс  сетка импзльсов, котора  соответствует длительност м передаваемого сигнала, т.е. происходит компенсаци  преобладани .
г i3 t
/ t ( риг.г

Claims (1)

  1. . УСТРОЙСТВО ТАКТОВОЙ СИНХРОНИЗАЦИИ, содержащее последовательно соединенные дифференцирующий блок, фазовый дискриминатор, первый элемент совпадения, первый усредняющий блок, управляемый генератор, анализатор входного-сигнала, второй элемент совпадения, второй усредняющий блок и управляемый блок задержки, последовательно соединенные третий элемент совпадения, триггер и четвертый элемент совпадения, а также первый инвертор и второй инвертор, вход и выход которого подключен соответственно к выходу анализатора входного сигнализатора и второму входу первого элемента совпадения, выход управляемого генератора подсоединен непосредственно ко второму входу четвертого элемента совпадения и через первый инвертор к входу Установка 1 триггера, первый вход третьего элемента совпадения подключен к выходу дифференцирующего блока, выход чет- вертого элемента совпадения подсоединен к второму входу фазового дискриминатора , а вход дифференцирующего блока подключен к информационному входу анализатора входного сигнала, причем вход дифференцирующего блока является входом устройства, отличающееся тем, что, с целью ' повышения помехоустойчивости при времяимпульсной манипуляции путем компенсации искажений типа преобладания, введены последовательно соединенные дополнительный инвертор, первый дополнительный элемент совпадения , дополнительный управляемый блок задержки и элемент ИЛИ, последовательно соединенные второй и третий дополнительные элементы совпадения и дополнительный усредняющий блок, при этом выход дополнительного усредняющего блока подсоединен к управляющему входу дополнительного управляемого блока задержки, выход фазового дискриминатора подсоединен к второму входу первого дополнительного элемента совпадения и первому входу второго дополнительного элемента совпадения, второй вход которого подключен к входу дифференцирующего’ блока, а выход второго дополнитель- 1 ного элемента совпадения'подсоединен к сигнальному входу управляемого блока задержки, второй вхрд третьего дополнительного элемента совпадения подключен к выходу анализатора входного сигнала, еыход управляемого блока задержки подсоединен ко второму входу элемента ИЛИ, выход которого подсоединен к блокировочному входу управляемого генератора и второму входу третьего элемента совпадений,
    SU.---1159174 вход дополнительного инвертора подключен к входу дифференцирующего блока, а выход первого дополнительного элемента совпадения подсоединен к второму входу второго элементе совпадения.
SU833638211A 1983-08-22 1983-08-22 Устройство тактовой синхронизации SU1159174A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833638211A SU1159174A1 (ru) 1983-08-22 1983-08-22 Устройство тактовой синхронизации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833638211A SU1159174A1 (ru) 1983-08-22 1983-08-22 Устройство тактовой синхронизации

Publications (1)

Publication Number Publication Date
SU1159174A1 true SU1159174A1 (ru) 1985-05-30

Family

ID=21080290

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833638211A SU1159174A1 (ru) 1983-08-22 1983-08-22 Устройство тактовой синхронизации

Country Status (1)

Country Link
SU (1) SU1159174A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское,свидетельство СССР № 585618,.кл. Н 04 L 7/02, 1976 Авторское свидетельство СССР К 919124, кл. Н 04 L 7/02, 198С (прототип) *

Similar Documents

Publication Publication Date Title
US4222074A (en) Horizontal synchronizing system
PL109075B1 (en) Synchronizing system for television receivers
SU1159174A1 (ru) Устройство тактовой синхронизации
JPH0211065B2 (ru)
SU1378035A1 (ru) Селектор импульсов по частоте следовани
SU1330740A1 (ru) Устройство дискретных задержек импульса
SU1095419A1 (ru) Устройство дл подавлени помех
SU851759A2 (ru) Устройство дл разделени двухпОСлЕдОВАТЕльНОСТЕй иМпульСОВ
SU1226638A1 (ru) Селектор импульсов
SU437244A1 (ru) Синхроселектор
SU1488971A1 (ru) Устройство фазирования тактовых импульсов
SU1450123A1 (ru) Устройство цикловой синхронизации последовательного модема
SU1069144A2 (ru) Устройство дл синхронизации сигналов
SU1010585A1 (ru) Устройство выделени сигналов акустического каротажа
SU1424128A2 (ru) Регенератор квазитроичного цифрового сигнала
SU777882A1 (ru) Устройство коррекции фазы
SU1751774A1 (ru) Многоканальный интерфейс
SU915212A1 (ru) Генератор сигналов с дискретным изменением частоты 1
SU919124A1 (ru) Устройство тактовой синхронизации
SU1658392A1 (ru) Устройство подавлени радиоимпульсных помех
SU1389005A2 (ru) Устройство дискретной автоподстройки фазы тактовых импульсов
SU483680A1 (ru) Устройство дл моделировани работ систем св зи
SU1202052A1 (ru) Устройство фазовой автоподстройки
SU919126A2 (ru) Устройство дл синхронизации двоичных сигналов
SU1626429A1 (ru) Фазокорректирующее устройство