SU919124A1 - Устройство тактовой синхронизации - Google Patents
Устройство тактовой синхронизации Download PDFInfo
- Publication number
- SU919124A1 SU919124A1 SU802924003A SU2924003A SU919124A1 SU 919124 A1 SU919124 A1 SU 919124A1 SU 802924003 A SU802924003 A SU 802924003A SU 2924003 A SU2924003 A SU 2924003A SU 919124 A1 SU919124 A1 SU 919124A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- receiver
- match
- pulse
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
Изобретение относитс к технике св зи и может быть использовано в системах передачи и обработки дискретной информации. Известно устройство тактовой синхронизации , содержащее последовател но соединенные фазовый детектор, управл емый элемент задержки,подстраи ваемый генератор и приемник, а также формирователь входных импульсов и пе вый усредн ющий блок, вйход которого подключен к другому входу подстраиваемого генератора 1. Однако устройство не позвол ет ос ществл ть синхронный прием сигналов с врем импульсной манипул цией. Цель изобретени - обеспечение тактовой синхронизации сигналов с врем импульсной манипул цией. Дл достижени поставленной цели в устройство тактовой синхронизации, содержащее последовательно соединенные фазовый детектор, управл емый . элемент задержки, подстраиваемый генератор и приемник, а также формирователь входных импульсов и первый ус редн ющий блок, выход которого подключен к другому входу подстраиваемого генератора, введены последовательно соединенные первый элемент совпадени , триггер и второй элемент совпадени , последовательно соединенные инвертор и третий элемент совпадени и последовательно соединенные четвертый элемент совпадени и второй усредн ющий блок, а также дополнительный инвертор, вход которого объединен со вторым входом второго элемента совпадени и с выходом подстраиваемого генератора, а выход дополнительного инвертора подключен ко второму входу триггера, другой вход приемника объединен со входом формировател входных импульсов, выход которого подключен к первому входу первого элемента совпадени и к первому входу фазового детектора, ко второму входу которого подключен выход второго элемента совпадени , а выход фазового детектора подключен к первому входу четвертого элемента совпадени и другому входу третьего элемента совпадени , при этом ко второму входу первого элемента совпадени подключен выход управл емого элемента задержки, а выход приемника подключен ко второму входу четйертого элемента совпадени и ко входу инвертора. На фиг. 1 представлена структурно электрическа схема устройства; на фиг. 2 - эпюры, по сн ющие работу устройства. Устройство тактовой синхронизации содержит формирователь1 входных импульсов ,, фазовый детектор 2, подстра иваемый генератор 3, первый усередн ющий блок 4, управл емый элемент 5 задержки, второй усредн ющий блок 6, четвертый элемент 7 совпадени , при емник 8, третий элемент 9 совпадени Инвертор 10, первый элемент 11 совпадени , второй элемент 12 совпадени , триггер 13 и дополнительный инвертор 14. Устройство тактовой синхронизации работает следующим образом. Информаци на входе канала св зи представл ет собой случайную последовательность импульсов и пауз, длительность которых принадлежит определенному набору длительностей. Длительность импульса (паузы )Ти (п) to + п дТ , где п 1,2,3,4,5,6. В канале св зи на сигнал действуют. помехи, которые привод т к искажени Входной сигнал ( а на фиг.2) поступает на вход формировател 1,который формирует короткие импульсы, временное положение которых соответствует положительным и отрицательным франтам входного сигнала. Эти короткие импульсы поступают, на один вход фазового детектора 2, на второй вход которого через схему блокировки 11 - 14 (ъ,и , к ,)подаетс (и ) импульс подстраиваемого генератора Схема блокировки исключает первый . импульс подстраиваемого генератора в момент включени устройства. В да
ном случае длительность информационного импульса (а )меньше, чем длительность импульса управл емого элемента 5 задежки (б), так как управление осуществл етс таким образом, что при отсутствии управл ющего напр жени на выходе усредн к цего блока 6 длительность импульса управл емого элемента 5 задержки максимальна .
На выходе фазового детектора 2 формируетс сигнал рассогласовани (б),задним фронтом которого запускаетс управл емый элемент 5 задержки (в)и одновременно блокируетс работа подстраиваемого генератора 3 (г). Управл емый элемент 5 задержки, отработав, запускает подстраиваемый генератор 3, который вырабатывает серию импульсов до прихода нового фронта информационного импульса (г). Импульсы с выхода подстраиваемого генератора поступают на один вход приемника 8, а на второй его вход поступает входной сигнал (а).
темой уравнений frfSX
(,)-t ((n+i),
6Х
-длительность входного
где сигнала;
ИХ
лт
-помеха по длительности в канале св зи;
to
-длительности подстроенного сигнала fg ;
W
-передаточна функци постройки 1 и 2 канала;
it
-Длительность кванта подстраиваемого генератора 3;
п - случайна величина, определ ема количеством квантов входного сигнала. Система совместна и имеет единственное решение пои (W) М (й-Г ) М ( )
(Г
)-м(дга),
(т; ) м
м
Claims (1)
- 5 что соответствует действительности.. Приемник 8 работает таким образом, что если длительность входного сигнала близка к fJJ , то на выходе приемника 8 по вл етс потенциал(д), азрешающий подстройку управл емого элемента 5 задержки (в). Постройка длительности импульса правл емого элемента 5 задержки производитс через открытую разреша.-, ющйм потенциалом с выхода приемника 8 четвертый элемент 7 совпадени и усредн ющий блок б усредненным сигналом рассогласовани .Подстройка осущестл етс таким образом, что математическое ожидание положени фронта входного импульса будет располагатьс в середине периода подстраиваемого генератора 3. Приемник 8 (э)по окончании действи второго импульса подстраиваемого генератора 3 снимает сигнал на подстройку управл емого элемента 5 задержки. Если длительность входного импульса paBHaSj,+ пйТ г то потенциал на выходе приемника 8 отсутствует. В этом случае производитс управление периодом импульсов подстраиваемого генератора 3 (г), подстройка периода производитс через открытый третий элемент 9 совпадени () и усредн ющий блок 4 сигналом рассогласовани с выхода фазового детектора 2 (б). Подстройка осуществл етс таким образом, что математическое ожидание положени фронта информационного импульса , . находитс в середине последнего периода подстраиваемого генератора 3. Данное устройство представл ет собой систему автоматического регулировани , работоспособность которой можно доказать следующим образом, Работа устройства описываетс сисЭто дает основани полагать, что система будет устойчива. Применение предлагаемого устройства позвол е осуществить тактовую синхронизацию при врем импульсной манипул ции. Формула изобретени Устройство тактовой синхронизаци содержащее последовательно соединен ные фазовой детектор, управл емый элемент задержки, подстраиваемый (генератор и приемник, а также форми . ватель входных импульсов и первый усредн ющий блок, выход которого подключен к другому входу подстраиваемого генератора, отличающеес тем, что, с целью обеспеч ни тактовой синхронизации сигналов с врем импульсной манипул цией, вве дены последовательно соединенные первый элемент совпадени , триггер второй элемент совпадени , последовательно соединенные инвертор и третий элемент совпадени и последовательно соединенные четвертый элемент совпаценн и второй усредн ющий блок, а также дополнительный инвертор, вход которого объединен с вторым входом второго элемента совпадени и с выходом подстраиваемого генератора, а выход дополнительного инвертора подключен к второму входу триггера, другой вход приемника объединен с входом формировател входных импульсов, выход которого подключен к первому входу первого элемента совпадени и к первому входу фазового детектора, к второму входу которого подключен выход второго элемента совпадени , а выход фазового детектора подключен к первому входу четвертого элемента совпадени и другому входу третьего элемента совпадени , при этом к второму входу первого элемента совпадени подключен выход управл емого элемента задержки,, а выход приемника подключен к второму входу четвертого элемента совпадени и к входу инвертора. Источники информации, прин тые во.внимание при экспертизе 1. Авторское свидетельство СССР f 585618, кл. Н 04 L 7/02, 1976 (прототип).Вход1. /Фиг. 2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802924003A SU919124A1 (ru) | 1980-05-14 | 1980-05-14 | Устройство тактовой синхронизации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802924003A SU919124A1 (ru) | 1980-05-14 | 1980-05-14 | Устройство тактовой синхронизации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU919124A1 true SU919124A1 (ru) | 1982-04-07 |
Family
ID=20895485
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802924003A SU919124A1 (ru) | 1980-05-14 | 1980-05-14 | Устройство тактовой синхронизации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU919124A1 (ru) |
-
1980
- 1980-05-14 SU SU802924003A patent/SU919124A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB630098A (en) | Improvements in or relating to signalling systems | |
GB694951A (en) | Electric multichannel impulse communication system with inconstant impulse repetition frequency | |
SU919124A1 (ru) | Устройство тактовой синхронизации | |
GB1361428A (en) | Timer for a camera | |
SU807487A1 (ru) | Селектор сигналов по длительности | |
SU1034165A1 (ru) | Устройство дл допускового контрол частоты следовани импульсов | |
SU489048A1 (ru) | "Устройство дл измерени параметров сигналов | |
SU1159174A1 (ru) | Устройство тактовой синхронизации | |
SU1552391A1 (ru) | Формирователь опорного напр жени дл демодул тора фазоманипулированных сигналов | |
SU930733A1 (ru) | Устройство дл передачи и приема дискретной информации | |
SU843256A2 (ru) | Устройство дл защиты от импульсныхпОМЕХ | |
SU1367167A1 (ru) | Устройство селекции импульсов в приемнике дл многоканальной асинхронной системы св зи | |
SU866530A1 (ru) | Электронно-оптическое устройство дл скоростной фотографии | |
SU1015493A1 (ru) | Многоканальный селектор | |
SU1698972A1 (ru) | Селектор серий импульсов по длительности | |
SU576677A1 (ru) | Приемник зуммерных сигналов | |
SU869009A1 (ru) | Селектор импульсов по длительности | |
RU2010438C1 (ru) | Способ выделения циклового синхронизирующего сигнала в системах передачи цифровой информации с временным разделением каналов и устройство для его осуществления | |
SU817985A1 (ru) | Одновибратор | |
SU1272511A2 (ru) | Селектор дл импульсных асинхронных систем св зи | |
SU547718A1 (ru) | Электронные часы с автоматически корректируемой шкалой времени | |
SU1008898A1 (ru) | Синтезатор интервалов времени | |
SU1095419A1 (ru) | Устройство дл подавлени помех | |
SU839041A1 (ru) | Частотный дискриминатор | |
SU1083392A1 (ru) | Устройство синхронизации |