SU1144113A1 - Computer-to-computer interface - Google Patents

Computer-to-computer interface Download PDF

Info

Publication number
SU1144113A1
SU1144113A1 SU833644189A SU3644189A SU1144113A1 SU 1144113 A1 SU1144113 A1 SU 1144113A1 SU 833644189 A SU833644189 A SU 833644189A SU 3644189 A SU3644189 A SU 3644189A SU 1144113 A1 SU1144113 A1 SU 1144113A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
outputs
groups
Prior art date
Application number
SU833644189A
Other languages
Russian (ru)
Inventor
Эдуард Николаевич Астапов
Юлий Степанович Крутяков
Борис Константинович Борисов
Валентин Васильевич Чанцев
Геннадий Германович Трубников
Original Assignee
Предприятие П/Я Р-6886
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6886 filed Critical Предприятие П/Я Р-6886
Priority to SU833644189A priority Critical patent/SU1144113A1/en
Application granted granted Critical
Publication of SU1144113A1 publication Critical patent/SU1144113A1/en

Links

Landscapes

  • Communication Control (AREA)

Abstract

УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ДВУХ ВЫЧИСЛИТЕЛЬНЫХ МАШИН, содержащее два блока приема-передачи,каждый из которых включает сдвиговьй регистр,т-актовьм входом соединенный с выходом генератора, элемент ИЛИ и выходной регистр, отличающ е е с   тем, что, с целью расширени  области применени  устройства, в каждый блок приема-передачи введены входной регистр, узел линейных усилителей, две группы формирователей импульса и четыре переключател  , -причем в каждом блоке приемапередачи пер вьй и второй выходы узла линейных усилителей подключены соответственно к управл ющим входам формирователей импульса первой .группы и входного регистра,третий выход - к информационному входу входного регистра, четвертьй выход и первьй вход, соответственно - к управл ющему входу и первому выходу сдвигового регистра, второй вход к выходу элемента ИЛИ и синхронизирующему входу выходного регистра, а третий вход - к выходу выходного регистра, группа,информационных входов которого соединена через соответствующие формирователи импульса второй группы с первой группой выходов первого переключател ,а управл ющий вход - с вторым выходом сдвигового регистра, первой и второй группами выходов соответственно подключенного к первой группе входов второго переключател  и группе входов элемента ИЛИ, группа выходов входного регистра соединена с информационными входами соответствующих формирователей импульса 0 л первой группы, выходы которых (Л подключены к первой группе входов третьего переключател , первьй выход четвертого переключател  соединен с четвертым входом узла линейных усилителей, группы входов и выходов первого блока приема-передачи соединены соответственно с группами 4 выходов и входов второго блока приiU ема-передачи группы выходов третьих переключателей и вторые группы выходов первых переключателей первого :о и второго блоков приема-передачи образуют соответственно первую и вторую группы информационных выходов устройства, группы входов первых переключателей и втЬрые группы входов третьих переключателей первого и второго блоков приема-передачи образуют соответственно перЬую и вторую группы информационных входов устройства, вторые группы входов вторых переключателей и входы четвертых переключателей первого иA DEVICE FOR PAIRING TWO COMPUTATIONAL MACHINES, containing two reception-transmission units, each of which includes a shift register, a t-act input connected to the generator output, an OR element and an output register, which is different from that in order to expand the field of application of the device , an input register, a node of linear amplifiers, two groups of pulse shapers and four switches are entered into each block of reception and transmission, and in each receiving and transmitting block the first and second outputs of the node of linear amplifiers are connected responsibly to the control inputs of the first pulse group formers and the input register, the third output to the information input of the input register, the fourth output and the first input, respectively, to the control input and the first output of the shift register, the second input to the output of the OR element and the clock input the output register, and the third input to the output of the output register, the group whose information inputs are connected through the corresponding pulse shapers of the second group to the first group of outputs of the first switch the body and the control input with the second output of the shift register, the first and second groups of outputs respectively connected to the first group of inputs of the second switch and the input group of the OR element, the group of outputs of the input register connected to the information inputs of the corresponding pulse drivers 0 l of the first group, whose outputs (L are connected to the first group of inputs of the third switch, the first output of the fourth switch is connected to the fourth input of the node of the linear amplifiers, a group of inputs and outputs of the first b The reception and transmission are connected respectively with groups of 4 outputs and inputs of the second block at iU transfer of the group of outputs of the third switch and the second group of outputs of the first switches of the first: o and the second reception and transmission blocks form the first and second groups of information outputs of the device, groups of inputs of the first switches and the second groups of inputs of the third switches of the first and second blocks of reception and transmission, respectively, form the first and second groups of information inputs of the device, the second groups of inputs of the second switches and inputs of the fourth switches of the first and

Description

второго блоков.приема-передачи образуют соответственно первую и вторую группы управл ющих входов устройства , а группы выходов вторых переключателей и вторые выходы четвертых переключателей первого и второго блоков приема-передачи образуют соответственно первую и вторую группы управл ю1 Ц1х выходов устройства.The second receive and transmit units form the first and second groups of control inputs of the device, respectively, and the output groups of the second switches and the second outputs of the fourth switches of the first and second receive / transmit units form the first and second control groups of the device outputs, respectively.

Изобретение относитс  к вычисли технике и может быть испол зовано дл  св зи двух вычислительных машин (ЭВМ) с существующими типами интерфейса ввода-вывода. Известно устройство сопр жени  ЭВМ, осуществл ющее сопр жение меж ду ЭВМ на уровне внешних св зей ЭВМ и содержащее регистры приема и передачи информации, подключенные соответственно к формирователю управл ющих сигналов и к усилител м-приемникам и усилител м-передатчикам . Устройство соединено линией св зи (интерфейс ОШ) с периферийной машиной (ПМ) и линией св зи (интерфейс ЕС ЭВМ) с централ ной машиной (1|М). При обмене информацией между ЭВ и ЦМ запускаетс  специально разраб танна  дл  этого программа, по которой на первом этапе в соответств с алгоритмом ввода-вывода ЕС ЭВМ (ОСТ 4.Г0.304.ПОО.ЕС ЭВМ. Интерфейс ввода-вьшода) осуществл етс  выборка устройства дл  логического подключени  его к каналу ЦМ, которьй вьщает устройству код команды Запись или Чтение, по которому устройство в соответствии с алгоритмом ввода-вьгаода ЭВМ М4ПО (СТП..260.. Интерфейс Обща  шина) осуществл ет захват шины, ;Прерывание программы ПМ и (в зависимости от типа команды, вьщанной ЦМ) .прием или передачу информации lj . Недостатком этого устройства  в л етс  то, что алгоритм обмена информацией , а следовательно, матема тическое обеспечение и конструкци  устройства сопр жени  завис т от типов интерфейса ввода-вывода сопр гаемых ЭВМ. Поэтому дл  сопр же ни  ЭВМ с различными типами интерфейса необходимо разрабатьшать разнотипные устройства сопр жени . Кроме того, сопр жение на уровне внешних св зей ЭВМ предполагает необходимость использовани  многопроводных линий св зи от сопр гаемых ЭВМ к устройству сопр жени , что приводит к увеличению объема оборудовани  и снижает помехоустойчивость св зи. Так, например, к устройству св зи УСВМ подключаютс  34 шины от ЭВМ М4030 и 50 шин от ЭВМ М400. Наиболее близким к изобретению по технической сущности  вл етс  устройство дл  сопр жени , содержащее два узла приема-передачи,каждый из которых содержит регистр данных, информационным входом соединенный с выходом мультиплексора, а выход - с первьи входом схемы сравнени , выходной регистр,пам ть, генератор, элемент ИЛИ и регистр адреса пам ти, причем первьй второй и третий выходы выходного регистра подключены к соответствующему управл ющему выходу устройства, управл ющим входам мультиплексора и регистра данных, а входы - с выходами пам ти, адресный и тактовьй входы которой соединены соответственно с выходами регистра адреса пам ти и генератора, первый вход регистра адреса пам ти соединен с соответствующим выходом пам ти, второй и третий входы соответственно - с управл ющим входом устройства и выходом схемы сравнени  и с первьм и вторьм входами элемента ИЛИ, выход регистра данных и четвертьй вход регистра пам ти одного узла приема-передачи соединены соответственно с первьм информационным входом мультиштексора и четвертым выходом выходного регистра другого узла приема-передачи 2 3 Недостатком известного устройства  вл етс  ограниченна  область применени . Цель изобретени  - расширение области применени  устройства. Поставленна  цель достигаетс  тем, что в устройство дл  сопр жени  двух вычислительных машин, со держащее два блока приема-передачи каждый из которых включает сдвиговый регистр, тактовым входом соеди ненный с выходом генератора, элемент ИЛИ и выходной регистр, в каж дый блок приема-передачи введены входной регистр, узел линейных уси лителей, две группы формирователей импульса и четыре переключател , причем в каждом блоке приема-передачи первый и второй выходы узла линейных усилителей подключены соответственно к управл ющим входам формирователей импульса первой группы и входного регистра,третий выход - к информационному входу входного регистра, четвертый выход и первый вход соответственно - к управл ющему входу и первому выход сдвигового регистра, второй вход к выходу элемента ИЛИ и синхронизи рующему входу выходного регистра, а третий вход - к выходу выходного регистра, группа информационных входов которого соединена через соответствующие формирователи импульса второй группы с первой груп пой выходов первого переключател , а управл ющий вход - с вторым выхо дом сдвигового регистра, первой и второй группами выходов соответственно подключенного к первой группе входов второго переключател  и группе входов элемента ИЛИ, группа выходов входного регистру соединена с информационными входами соответствующих формирователей импульса первой группы, выходы которых подключены к первой группе входов третьего переключател , первьй выход четвертого переключател  соединен с четвертьм входом узла линейных усилителей,группы входов и выходов первого блока при ема-передачи соединены соответственно с группами выходов и входов второго блока приема-передачи, группы выходов третьих переключателей и вторые группы выходов первых переключателей первого и второ 134 го блоков приема-передачи образуют соответственно первую и вторую группы информационных выходов устройства , группы входов первых переключателей и вторые группы входов третьих пер1еключателей первого и второго блоков приема-передачи образуют соответственно первую и вторую группы информационных входов устройства, вторые группы входов вторых переключателей и входы четвертых переключателей первого и второго блоков приема-передачи образуют соответственно первую и вторую группы управл ющих входов устройства,а группы выходов вторых переключателей и вторые выходы четвертых переключателей первого и второго блоков приема-передачи образуют -соответственно первую и вторую группы управл ющих выходов устройства. На фиг.1 представлена блок-схема предлагаемого устройства; на фиг.2 - временна  диаграмма его работы . Устройство (фиг.1) содержит блоки 1 и 2 приема-передачи, каждый из которых состоит из узлов линейных усилителей, включающих усилителиприемники 3-6 и усилители-передатчики 7-10, формирователей 11 управл ющих сигналов, переключателей 12-15, первой 16 и второй 17 групп формирователей импульса, входного 18 и выходного 19 регистров. Формирователь 11 управл ющих сигналов содержит элемент ИЛИ 20, сдвиговый регистр 21 и генератор 22. На фиг.1 показаны входы 23 и 24 первой и второй групп информационных входов устройства, выходы 25 и 26 первой и второй групп информационных выхо- дов устройства, входы 27 и 28 первой и второй групп управл ющих входов устройства, выходы 29 и 30 первой и второй групп управл ющих выходов устройства, а также устройства 31 и 32 ввода и вывода ЭБИ соответственно фотосчитыватели 33 и перфораторы 34. Входной регистр 18 представл ет собой восьмиразр дный сдвиговцй регистр, имеющий информационный вход, вход дл  импульсов сдвигаюп(их информацию и выход дл  информации в виде параллельного кода. Выходной регистр 19, вьполненный в виде восьмиразр дного сдвигового регистра с параллельной записью кода, при поступлении соответствую щего сигнала на управл ющий вход имеет вход дл  импульсов, сдвигающих записанную информацию, и выход дл  информации в виде последовательного кода. Усилители-приемники 3-6 и усили тели-передатчики 7-10 представл ют собой магистральные приемники и передатчики, предназначенные дл  приема информации с кабел  и вьщачи информации на кабель. Переключатель 12 имеет два положени  и восемь направлений, переключатель 13 - два положени  и три направлени , переключатель 14 два положени  и дев ть напрайлений а переключатель 15 - два положени  и одно направление. Формирователи 16 и 17 предназна чены дл  согласовани  уровней- сигн лов устройства с уровн ми сигналов ввода-вьшода входов и выходов сопр гаемых ЭВМ. Устройство сопр жени  включаетс в разрыв св зи устройств 31 и 32 ввода и вьшода ЭВМ соответственно фотосчитывателем 33 и перфоратором 34. По шинам 35-42 передаютс  вход ные сигналы Синхронизаци  (35), Тактова  частота (36), Информаци  (37), Пуск фотоввода (38) и выходные сигналы Синхронизаци  (39), Тактова  частота (40), Информаци  (41), Пуск фотовво-, да (42). Устройство работает следующим образом. Перед сеансом обмена информацие между ЭВМ блоки 1 и 2 устройства, подключенные к сопр гаемым ЭВМ, посредством переключателей 12-15 перевод тс  из режима Работа (но мальна  св зь устройств 31 и 32 с фотосчитывателем 33 и перфоратором 34) в режим Обмен. В передающей ЭВМ запускаетс  программа Вьшод на перфоратор, а в принимающей программа Ввод с фотосчитывател  Пусть перва  ЭВМ через блок 1 осуществл ет вьщачу информации. Сигнал Пуск фотоввода (фиг.2) приход щий пЬ шине 42 из блока 2 на шину 38 блока 1 через усилитель-приемник 6, запускает формиро ватель 11 блока 1, так что сначала на его первой группе выходов по вл етс  последовательность сигналов Прием кода, Начало цикла и /Готовность (фиг. 25, Б I ) , имитирующа  аналогичные сигналы с перфоратора 34 и поступающа через переключатель 13 в устройство 32 первой ЭВМ. С приходом этой последовательности из устройства 32 через переключатель 12, формирователи 16 на вход выходного регистра 19 блока 1 будет поступать из первой ЭВМ информаци , подлежаща  передаче во вторую ЭВМ. Под действием управл ющих импульсов, вырабатываемых в формирователе 11 (фиг.2а,е), передаваема  информаци  запишетс  в выходной регистр 19 блока 1, а затем в виде последовательного кода через усилитель-передатчик 9,шину 31 блока 1 поступит на шину 37 блока 2. Одновременно с информацией на шину 36.с формировател  11, усилитель-передатчик 8 и шину 40 блока 1 поступает пачка импульсов. Тактова  частота (фиг.2д, под действием которых во входной регистр 18 блока 2 будет переписана информаци  из выходного регистра 19 блока 1. После окончани  этой пачки на шину 35 блока 2 с формировател  11 через усилитель-передатчик 7 и выходную шину 39 блока 1 поступит сигнал Синхроимпульс (фиг. 2.), которьй стробирует формирователи 17 блока 2. По сигналу Синхронизаци  информаци  из входного регистра 18 блока 2 через переключатель 14 и выход 26 поступает в устройство 31 второй ЭВМ. Передача из второй ЭВМ в первую осуществл етс  аналогичным обоазом. Таким образом, обмен между ЭВМ производитс  при использовании стандартных процедур ввода и вьгоода, причем в передающей ЭВМ имитируетс ,, режим ввода на перфоратор, а в принимающей ЭВМ - режим ввода с фотосчитывател . Это позвол ет расширить область применени  устройства и использовать его дл  сопр жени  разнотипных ЭВМ, имеющих перфолентный ввод и вьюод.The invention relates to a computational technique and can be used to connect two computers (computers) with existing types of I / O interface. A computer interface device is known that performs interface between a computer at the level of external communication of a computer and contains registers for receiving and transmitting information connected respectively to the driver of control signals and to the amplifier m receivers and amplifier m transmitters. The device is connected by a communication line (an OSH interface) to a peripheral machine (PM) and a communication line (an EU-computer interface) to a central machine (1 | M). When information is exchanged between a computer and a digital library, a program is specially developed for this program, which in the first stage, in accordance with the EC input-output algorithm of the computer (OST 4.Г0.304. ES.EC computer. Input-output interface), is sampled device for its logical connection to the CM channel, which gives the device the Write or Read command code, according to which the device captures the bus, according to the input-output algorithm of the M4PO computer (STP..260 .. Interface Bus) and (depending on the type of team, this CM). reception or transmission of information lj. A disadvantage of this device is that the information exchange algorithm, and therefore, the software and design of the interface device depend on the types of interface I / O interface of the interfaced computer. Therefore, in order to interface computers with different types of interfaces, it is necessary to develop different types of interfaces. In addition, interfacing at the level of external communications of a computer implies the need to use multiwire communication lines from the interfacing computers to the interface device, which leads to an increase in the equipment volume and reduces the noise immunity of the communication. For example, 34 buses from the M4030 computer and 50 tires from the M400 computer are connected to the USMU communication device. The closest to the invention to the technical nature is an interface device comprising two transmitting / receiving units, each of which contains a data register, an information input connected to the multiplexer output, and an output - to the first input of the comparison circuit, output register, memory, the generator, the OR element and the memory address register, the first second and third outputs of the output register are connected to the corresponding control output of the device, the control inputs of the multiplexer and the data register, and the inputs with outputs the memory whose address and clock inputs are connected respectively to the outputs of the memory address register and the generator, the first input of the memory address register is connected to the corresponding memory output, the second and third inputs respectively to the control input of the device and the output of the comparison circuit and the first and the second inputs of the OR element, the output of the data register and the fourth input of the memory register of one transmission and reception node are connected respectively to the first information input of the multi-steakor and the fourth output of the output register of another node Transmission 2 2 A disadvantage of the known device is its limited scope. The purpose of the invention is to expand the scope of the device. The goal is achieved by the fact that a device for interfacing two computers, containing two reception-transmission units, each of which includes a shift register, a clock input connected to the generator output, an OR element and an output register, into each transmission-reception unit An input register, a linear amplifier node, two groups of pulse shapers and four switches are entered; in each receiving and receiving unit, the first and second outputs of the linear amplifier node are connected to the control inputs worlds of the first group and input register, the third output to the information input of the input register, the fourth output and the first input respectively to the control input and the first output of the shift register, the second input to the output of the OR element and the synchronizing input of the output register, and the third input - to the output of the output register, the group of information inputs of which are connected through the corresponding pulse shapers of the second group with the first group of outputs of the first switch, and the control input with the second output of the switch the needle register, the first and second groups of outputs, respectively, connected to the first group of inputs of the second switch and the group of inputs of the OR element, the group of outputs of the input register is connected to the information inputs of the corresponding pulse drivers of the first group, the outputs of which are connected to the first group of inputs of the third switch, the first output of the fourth switch connected to the fourth input of the node of the linear amplifiers, a group of inputs and outputs of the first receiving-transmission unit are connected respectively to the groups and the outputs and inputs of the second transmission-reception unit, the output groups of the third switches and the second output groups of the first switches of the first and second transfer-receive units form respectively the first and second groups of information outputs of the device, the input groups of the first switches and the second input groups of the third primary switches and the second blocks of reception and transmission form, respectively, the first and second groups of information inputs of the device, the second groups of inputs of the second switches and the inputs of the fourth switch ents first and second receiving-transmitting units respectively form first and second groups of control inputs constituent unit, and outputs the second group of switches and the second switches fourth outputs of the first and the second reception-transmission blocks to form respectively the first and second groups of outputs actuating device. Figure 1 presents the block diagram of the proposed device; figure 2 - the timing diagram of his work. The device (Fig. 1) contains blocks 1 and 2 of reception and transmission, each of which consists of nodes of linear amplifiers, including amplifiers receivers 3-6 and amplifiers-transmitters 7-10, drivers 11 of control signals, switches 12-15, first 16 and the second 17 groups of pulse shapers, input 18 and output 19 registers. The driver 11 of the control signals contains the element OR 20, the shift register 21 and the generator 22. Figure 1 shows the inputs 23 and 24 of the first and second groups of information inputs of the device, the outputs 25 and 26 of the first and second groups of information outputs of the device, inputs 27 and 28 of the first and second groups of control inputs of the device, the outputs 29 and 30 of the first and second groups of control outputs of the device, as well as devices 31 and 32 of the input and output of EBI, respectively, the photo readers 33 and perforators 34. The input register 18 is an eight-bit shiftA register having an information input, an input for shift pulses (their information and an output for information in the form of a parallel code. Output register 19, executed as an eight-bit shift register with a parallel code write), upon receipt of a corresponding signal to the control input, has an input for pulses, shifting the recorded information, and the output for information in the form of a serial code. Receiver amplifiers 3-6 and transmitter amplifiers 7-10 are trunk receivers and transmitters intended for receiving information from the cable and sending information to the cable. Switch 12 has two positions and eight directions, switch 13 has two positions and three directions, switch 14 has two positions and nine directions, and switch 15 has two positions and one direction. The formers 16 and 17 are designed to match the device signal levels with the input and output signal levels of the inputs and outputs of the interfaced computers. The interface device is included in the disconnection of the devices 31 and 32 of the input and output of the computer, respectively, by the photo reader 33 and the perforator 34. The input signals Synchronization (35), Clock Frequency (36), Information (37), Photo Start Input are transmitted via buses 35-42 (38) and output signals Synchronization (39), Clock frequency (40), Information (41), Photo start, yes (42). The device works as follows. Before the exchange of information between the computer, the blocks 1 and 2 of the devices connected to the associated computer, by means of switches 12-15, are transferred from the Work mode (but the devices 31 and 32 are connected to the photo reader 33 and the rotary hammer 34) to the Exchange mode. In the transmitting computer, the program Vshod runs on a punch, and in the host program Input from the photo reader Let the first computer through unit 1 carry out information. The Photo Input Start signal (Fig. 2), the incoming bus 42 from block 2 to bus 38 of block 1 through amplifier-receiver 6, starts the generator 11 of block 1, so that first the code reception signal appears on its first group of outputs The beginning of the cycle and the readiness (Fig. 25, B I) imitating similar signals from the perforator 34 and coming through the switch 13 to the device 32 of the first computer. With the arrival of this sequence from the device 32 through the switch 12, the drivers 16 to the input of the output register 19 of the block 1 will come from the first computer information to be transmitted to the second computer. Under the action of the control pulses generated in the imaging unit 11 (Fig. 2a, e), the transmitted information will be written into the output register 19 of block 1, and then as a serial code through the amplifier-transmitter 9, the bus 31 of block 1 will go to the bus 37 of block 2 Simultaneously with the information on the bus 36.c of the imaging unit 11, the amplifier-transmitter 8 and the bus 40 of the unit 1, a packet of pulses arrives. The clock frequency (Fig. 2d), under the action of which information from the output register 19 of block 1 will be rewritten in input register 18 of block 2. After this pack is completed, the bus 35 of block 2 from the driver 11 will be transmitted through amplifier-transmitter 7 and the output bus 39 of block 1 Signal A sync pulse (Fig. 2.), which gates the drivers 17 of block 2. The signal synchronizes information from the input register 18 of block 2 through switch 14 and output 26 to the second computer 31. The transfer from the second computer to the first computer is carried out in a similar manner. So about In general, the exchange between computers is carried out using standard input procedures and transducers, and the input computer is simulated in the transmitting computer, and the input mode from the photo reader is simulated in the receiving computer. This allows the device to be expanded and used to pair different types of devices. Computers with punched tape input and view.

Ф(/е.2F (/ e.2

Claims (1)

УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ДВУХ ВЫЧИСЛИТЕЛЬНЫХ МАШИН, содержащее два блока приема-передачи,каждый из которых включает сдвиговый регистр,тактовьм входом соединенный с выходом генератора, элемент ИЛИ и выходной регистр, о т л и ч а тоще е с я тем, что, с целью расширения области применения устройства, в каждый блок приема-передачи введены входной регистр, узел линейных усилителей, две группы формирователей импульса и четыре переключателя , причем в каждом блоке приемапередачи первый и второй выходы узла линейных усипитёлей подключены соответственно к управляющим входам формирователей импульса первой .группы и входного регистра,третий выход - к информационному входу входного регистра, четвертый выход и первый вход, соответственно - к управляющему входу и первому выходу сдвигового регистра, второй вход к выходу элемента ИЛИ и синхрони зирующему входу выходного регистра, а третий вход - к выходу выходного регистра, группа,информационных входов которого соединена через соответствующие формирователи импульса второй группы с первой группой выходов первого переключателя,а управляющий вход - с вторым выходом сдвигового регистра, первой и второй группами выходов соответственно подключенного к первой группе входов второго переключателя и труп пе входов элемента ИЛИ, группа выходов входного регистра соединена с информационными входами соответствующих формирователей импульса первой группы, выходы которых подключены к первой группе входов третьего переключателя, первый выход четвертого переключателя соединен с четвертым входом узла линейных усилителей, группы входов и выходов первого блока приема-передачи соединены соответственно с группами выходов и входов второго блока приема-передачи группы выходов третьих переключателей и вторые группы выходов первых переключателей первого и второго блоков приема-передачи об- разуют соответственно первую и вторую группы информационных выходов устройства, группы входов первых переключателей и втЪрые группы входов третьих переключателей первого и второго блоков приема-передачи образуют соответственно первую и вторую группы информационных входов устройства, вторые группы входов вторых переключателей и входы чет вертых переключателей первого и второго блоков, приема-передачи образуют соответственно первую и вторую группы управляющих входов устройства, а группы выходов вторых переключателей и вторые выходы чет1144113 вертых переключателей первого и второго блоков приема-передачи образуют соответственно первую и вторую группы управляющих выходов устройства.A DEVICE FOR PAIRING TWO COMPUTING MACHINES, containing two receive-transmit units, each of which includes a shift register, connected by an input to the generator output, an OR element and an output register, furthermore, in order to To expand the scope of the device, an input register, a linear amplifier unit, two groups of pulse shapers and four switches are introduced into each receiving and transmitting unit, and in each receiving and transmitting unit the first and second outputs of the linear amplifier unit are connected respectively to the control inputs of the pulse shapers of the first group and input register, the third output to the information input of the input register, the fourth output and the first input, respectively, to the control input and the first output of the shift register, the second input to the output of the OR element and the synchronizing input of the output register, and the third input to the output of the output register, a group whose information inputs are connected through the corresponding pulse shapers of the second group to the first group of outputs of the first switch, and the control the input is with the second output of the shift register, the first and second groups of outputs respectively connected to the first group of inputs of the second switch and the corpse of inputs of the OR element, the group of outputs of the input register is connected to the information inputs of the corresponding pulse shapers of the first group, the outputs of which are connected to the first group of inputs of the third switch, the first output of the fourth switch is connected to the fourth input of the linear amplifier unit, the group of inputs and outputs of the first receive-transmit unit with respectively, with the groups of outputs and inputs of the second transmit-receive unit, the groups of outputs of the third switches and the second groups of outputs of the first switches of the first and second receive-transmit units are respectively formed the first and second groups of information outputs of the device, the groups of inputs of the first switches and the third groups of inputs of the third the switches of the first and second blocks of the transmit-receive form respectively the first and second groups of information inputs of the device, the second groups of inputs of the second switch the th and the inputs of the fourth switches of the first and second blocks of the transmit-receive form, respectively, the first and second groups of control inputs of the device, and the groups of outputs of the second switches and the second outputs of the even switches of the first and second blocks of the transmit-receive form the first and second groups of control outputs, respectively devices.
SU833644189A 1983-09-20 1983-09-20 Computer-to-computer interface SU1144113A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833644189A SU1144113A1 (en) 1983-09-20 1983-09-20 Computer-to-computer interface

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833644189A SU1144113A1 (en) 1983-09-20 1983-09-20 Computer-to-computer interface

Publications (1)

Publication Number Publication Date
SU1144113A1 true SU1144113A1 (en) 1985-03-07

Family

ID=21082487

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833644189A SU1144113A1 (en) 1983-09-20 1983-09-20 Computer-to-computer interface

Country Status (1)

Country Link
SU (1) SU1144113A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Устройство сопр жени вычислительных машин. Техническое описание Г43,059,015ТО, кн, 4, 1975, 2. Авторское свидетельство СССР по за вке № 3474304/24, .кл. G 06 F 3/04, 1982 (прототип). *

Similar Documents

Publication Publication Date Title
US4872003A (en) Serial interface system flexibly applicable to a one-to-plurality connection
JPH0277944U (en)
US5564061A (en) Reconfigurable architecture for multi-protocol data communications having selection means and a plurality of register sets
GB977301A (en) System and apparatus for automatic data collection
KR940017437A (en) Transmission method, reception method, communication method and two-way bus system
SU1144113A1 (en) Computer-to-computer interface
US4286319A (en) Expandable inter-computer communication system
JPS636893B2 (en)
SU732845A1 (en) Computer interface
KR100643277B1 (en) Method for transmitting data using 4-wire bidirectional synchronous serial interface
JPS5810945A (en) Data transmitter
RU1839259C (en) Multichannel device for interface between computer and serial communication line
SU864276A1 (en) Device for interfacing digital computer with communication lines
TW202248867A (en) Data communication method with integrating multiple addresses in single channel and system thereof
SU943696A2 (en) Computer interface
JPS6325733B2 (en)
GB1565717A (en) Line signalling transmission in a pcm exchange
JP2629027B2 (en) Interface method
JPS635335Y2 (en)
SU703800A1 (en) Device for interfacing digital computer with peripferal units
SU1278871A1 (en) Interface for linking microprocessor peripheral equipment with input-output channel of electronic computer
JPS63284953A (en) Data communication system
KR19980026617A (en) Serial data communication system
SU1013939A1 (en) Device for interfacing computer to peripherals
JPS622744A (en) Transmission control circuit