SU1121784A2 - Адаптивный корректор межсимвольных искажений - Google Patents

Адаптивный корректор межсимвольных искажений Download PDF

Info

Publication number
SU1121784A2
SU1121784A2 SU833591898A SU3591898A SU1121784A2 SU 1121784 A2 SU1121784 A2 SU 1121784A2 SU 833591898 A SU833591898 A SU 833591898A SU 3591898 A SU3591898 A SU 3591898A SU 1121784 A2 SU1121784 A2 SU 1121784A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
correlator
group
Prior art date
Application number
SU833591898A
Other languages
English (en)
Inventor
Петр Николаевич Куйванен
Борис Павлович Крысин
Сергей Тимофеевич Гусев
Алексей Александрович Марков
Владимир Николаевич Солдатов
Борис Ефимович Семенов
Original Assignee
Войсковая Часть 25871
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25871 filed Critical Войсковая Часть 25871
Priority to SU833591898A priority Critical patent/SU1121784A2/ru
Application granted granted Critical
Publication of SU1121784A2 publication Critical patent/SU1121784A2/ru

Links

Landscapes

  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

J,АДАПТИВНЫЙ КОРРЕКТОР МЕЖСИМВОЛЬНЫХ ИСКАуКЕНИЙ по авт.св. № 879786, отличающийс  тем, что, с целью повьппени  точности коррекции, введены три группы ключей из 1 ключей в каждой и блок управлени , при этом управл юище входы ключей в каждой группе объединены и подключены соответственно к дервому, второму и третьему выходам блока управлени , каждый ключ первой группы, кроме первого, включен между выходом предьщущего коррел тора и третьим входом последующего коррел тора,каждый ключ второй группы, кроме k-ro, включен между выходом последующего коррел тора и третьим входом предыдущего коррел тора, а каждый ключ третьей, группы включен между выходом и третьим входом каждого коррел тора, вход k-ro ключа второй группы и вход первого ключа первой группы соединены с общей шиной, выход ключа второй группы подключен к третьему входу 1с-го коррел тора, выход первого ключа- первой группы подключен к третьему входу первого коррел тора , а входы блока управлени  соединены с выходами соответ ;твующ 1х коррел торов. 2. Корректор по п.1, о т л и чающийс  тем, что блокг управлени  содержит формирователь порогового уровн , К, элементов сравнени  уровней, три элемента ИЛИ-НЕ, элемент НЕ, два элемента И и реверсивный счетчик, при этом первые входы каждого из 1с элементов сравнени  уровней соединены с соответствующими входами; формировател  .порогового уровн  которые  вл ютс  входами управлени , вторые входы элементов сравнени  уровней объединены и подключены к выходу формировател  порогового уровн , выходы одних Ь (Л элементов сравнени  уровней соединены с соответствующими входами первого , элемента ИЛИ-НЕ, выход которого соединен с первым входом первого элемента И,- выход которого подключен к первому входу реверсивного счетчика , второй вход которого подклюtc чен к выходу второго элемента И,первьй вход которого подключен к выходу второго элемента ИЛИ-НЕ,входы 00 которого подключены к соответствую | щим выходам других элементов сравнени  уровней, а выход центрального элемента сравнени  соединен с входом элемента НЕ, выходКоторого соединен с вторыми входами первого и второго элементов И, выхода реверсивного счетчика соединены с входами третьего элемента ИЛИ-НЕ и  вл ютс  одновременно первым и вторым выxoдa {и блока у правлени , третьим выходом которого  вл етс  выход третьего элемента ИЛИ-НЕ, где)2 +1

Description

3, Кйрректор по п,1, о т л и чающийс  тем, что коррел тор выполнен в виде соединенных последовательно перемножител , первого множител  и сумматора, а также соединенных последовательно запоминающего блока и,второго множител , при этом
выход .второго множител  соединен со вторым входом суь1матора, входы перемножител   вл ютс  первым и вторым входами коррел тора, вход запоминающего блока  вл етс  третьим входом коррел тора, а выход сумматора - выходом коррел тора.
1
По основному авт.св. № 879786
известен адаптивный корректор межсимвольных искажений, содержащий последовательно соединенные решающий блок и регистр сдвига, каждый из k 5 отводов которого через один из k коррел торов 1соединён1 с первым входом соответствующего из k перемножителей, .выход первого из которых через первый блок вычитани  соединен с объеди-О ненными вторыми входами коррел торов , выход первого из которых соединен с первым входом фазового детектора , а также торой блок вычитани  и сумматор,k -1 дополнительных бло- 5 ков вычитани , V. элементов задержки, 1(-1 дополнительных фазовых детекто- / ров, 1с. -1 весовых перемножителей и форьшрователь весовых коэффициентовj при этом выход второго перемножите- 20 л  через второй блок вычитани  соединен с вторым входом фазового детектора , выход которого соединен с первым входом сумматора и с входом первого элемента задержки, вход каждого 25 из элементов задержки с второго по объединен с первым- входом соответст-; вующего дополнительного фазового детектора , выход которого через соот- ветствующий из k-l весовых перемнозш:30 телей соединен с соответствующим входом сумматора, выход которого сое-динен с входом решающего блока, выход каждого из перемножителей с третьего по It через соответствующий дополни- 35 тельный блок вычитани  соединен с входом соответствующего элемента за держки, выходы которых соединены с вторыми входами соответствующих бпо« ков вычитани  и дополнительных бло- 40 ков вычитани , а выходы коррел то- ров соединены с вторыми входами соответствующих дополнительных фазо-
вых детекторов и с соответствующими входами формировател  весовых коэффициентов , выходы которого соединены с вторыми входам5 1 соответствующих весовых перемножителей Ll3 .
Однако в известном адаптивном корректоре нельз  подстроить зону анализа под весь массив интерференционных составл ющих принимаемого сигнала, что приводит к недостаточной точности коррекции и снижению помехоустойчивости передачи дискретных сигналов с использованием этого корректора.
Цель изобретени  - повьшение точности коррекции.
Поставленна  цель достигаетс  тем что в адаптивный корректор межсим- вольных искажений, содержащий последовательно соединенные решающий блок и регистр сдвига, каждый из1{ отводов которого через один из 1с коррел торов соединен с первым входом соответствующего из 1с перемножителей,выход первого из которых через первый блок вычитани  соединен с объединенными вторыми входами :коррел торов, выход первого из которых соединен с первым входом фазового детектора, а также второй блок вычитани  и сум/ атор , Ic-l дополнительных блоков вычитани , k элементов,задержки, k-l фазовых детекторов, весовых пе-ремножителей и формирователь весовых коэффициентов, при этом выход второго перемножител  через второй блок вычитани  соединен с вторым входом фазового детектора, вькод которого соединен с первым входом сумматора и с входом первого элемента задержки , вход каждого из элементов задержки со второго по объединен с первым входом соответствующего дополнительного фазового детектора; выход которого через соответствующий из k-1 весовых перемножителей соединен с соответствующим входом сумматора, выход которого соединен с входом решающего блока, выход каждого из перемножителей с третьего по е. через соответствующий дополнительный блок вычитани  соединен с входом соответствующего элемента задержки, выходы которых соединены с вторыми входами соответствующих блоков вычитани  и дополнительных блоков вычитани , а вькоды коррел торов соединены с вторы {и входами соответствующих, дополнительньж фазовых детекторов и соответствующими входами формировател  весовых коэффициентов , выходы которого соединены с вторыми входами соответствунлдих весовых перемножителей, введены три группы ключей из j(. ключей в каждой и блок управлени , при этом управт л ющие входы ключей в каждой группе объединены и подключены соответствен но к первому, второму и третьему выходам блока управлени , каждый ключ первой группы, кроме первого, (включен между,выходом предьщущего коррел тора и третьим входом последующего коррел тора, каждый ключ второй группы, кроме k-ro, включен между выходом последующего коррел тора н третьим входом предыдущего коррел тора , а каждьй ключ третьей груп- пы включен между выходом и /третьим; входом каждого коррел тора, вход к-г ютооча второй группы и вход первого ключа первой группы соединен с общей шиной, выход Ц-го ключа второй группы подключен к третьему входу 1с-го коррел тора, выход первого ключа первой группы подключен к третьему входу первого коррел тора, a входы бло- ;ка управлени  соединены с выходами соответствующих коррел торов.
Кроме того, блок управлени  содержит формирователь порогового уровн  элементов сравнени  уровней, три элемента Т ЛИ-НЕ, элемент НЕ, ,два элемента И и реверсивный счетчик при этом первые входы каждого из .элементов сравнени  уровней соединены с соответствующими входами форми .ровател  порогового уровн , которые  вл ютс  входами- блока управлени , вторые входы элементов сравнени  уровней объединены и подключены к выходу формировател  порогового уровн , выходы однихh элементов сравнени  уровней соединены с соответствующими входами первого элемента ИЛИ-НЕ выход которого соединен с первым входом первого элемента И, выход которого подключен - к первому входу реверсивного счетчика, второй вход которого подключен к выходу второго элемента И, первый вход которого подключен к выходу второго элемента ИЛИ-НЕ входь которого подключены к. соответствующим выходамдругих п элементов |Сравнени  уровней, а выход централь ного элемента сравнени  соединен с входом элемента НЕ, выход которого соединен с вторыми выходами первого и второго элементов И, выходы реверсивного счетчика соединены с входами третьего элемента ИЛИ-НЕ и  вл ютс  одновременно первым и вторым выходами блока управлени , третьим выходом которого  вл етс  выход третьего элемента ИЛИ-НЕ, где К 2 п + I.
При этом коррел тор выполнен в виде соединенных последовательно перемножител , первого множител  и сумматора , а также соединенных последо- вательно запоминающего блока и второго множител , выход второго множител  соединен с вторым входом сумматора входы перемножител   вл ютс  .первым и вторым входами коррел тора, вход запог-Еинающего блока  вл етс  третьим входом коррел тора, а выход cyt iaTopa - выходом коррел тора.
На фиг, 1 представлена структурна  электрическа  схема адаптивного корректора межсимвольных искажений; на фиг, 2 - структурна  электрическа  схема коррел тора.
Устройство содержит решающий блок 1J регистр 2 сдвига, коррел торы 3-, - 3-j , перемножители ,4-,- фа:зовый детектор 5, блоки 6- вычитани , элементы 7, задержки,
; дополнительные фазовые детектор .;ры 8, весовые перемножители 9,. .сум-
;матор 10, формирователь П весовых коэффициентов, ключи первой группы 12:j |второй группы 13. ,
.третьей группы 14.- 14.. и блок 15 управлени , содержащий формирователь
|16 порогового уровн , элементы 17 сравнени , первый элементИЛИ-НЕ 18, второй элемент ШШ-НЕ 19, третий элемент ИЛИ-НЕ 20, элемент НЕ 21, первый элемент И 22, второй элемент И 23, реверсивный счетчик 24 Каждый из коррел торов 3 содержит п ремножитель 25, первый множитель 26, сумматор 27, второй множитель 28, запоминающий блок 29. Устройство работает следующим образом. Принимаемый из канала св зи информационный сигнал проходит послед вательно через элементы 7 -7 задержки и блоки 6 вычитани . В корректоре с помощью блоков 6 вычитани  последовательно с временным интервалом в один такт передачи двоичных -символов осуществл етс  вычитание синтезированных оценок ин терференционных составл ющих входного сигнала, начина  с составл ю щей входного сигнала (в блоке вычитани  6) и конча  первой (в блоке 6 вычитани ). Сигнал на выходе перемножйтел  4  вл етс  оценкой К-ой интерференционной составл ющей принимаемого сигнала, на выходе перемножител  4 - оценкой (К - 1)-ой составл ющей и т.д., при этом выходной си нал перемножител  4;,  вл етс  оценкой первой составл ющей входного си нала. При аличии во входном сигнале cocтaвл ющиXf и соответствующи им k оценок на выходах перемножителей 4 - в результате операций вычитани  на выходе блока 62 вычита ни  остаетс  информационный сигнал соответствующий только первой .интер ференциальнойсоставл ющей, на выхо де блока 6Jвычитани  - суммарный си нал первой и второй интерференционной составл ющей и т.д. На выходе блока 6i вычитани  формируетс  оста точный сигнал, который используетс  дл  автоматической подстройки выход ных сипиалов коррел торов 3;,- 3. С помощью запоминающего блока 29 (при открытых ключах 14f,- 14уИ закрытых ключах 13jj - 13 н J 2) в коррел торе осуществл етс  запоминание его выходного сигнала и задержка этого сигнала на один период тактовой частоты. В момент открьгааЩ- 12 13,. или ни  ключей вход запоминающего блока 29 подключаетс  к выходу соседнего коррел тора и производитс  запись выходных сигналов коррел торов в пам ть соседних коррел торов. Сигналы с входа адаптивного кор ректора НС выходов блоков 6 (. вычитани  поступают на первые входы фазовых детекторов 5 и 8. На вторые входы фазовых детекторов, поступают опорные сигналы с выходов коррел торов 3;j- 3. Сигналы с выходов фазовых детекторов умножаютс  в весовых перемножител х 9j на весовые коэффициенты поступающие с формировател  11, линейно складываютс  с помощью сумматора 10 и :поступают далее; на вход решающего блока 1, вход которого  вл етс  выходом адаптивного корректор . При определении временного положени  крайних составл ющих в блоке 15 осуществл етс  селекци  по уровню оценок составл ющих. -Дл  этого вьгсодные сигналы коррел торов 3 сравниваютс  с прмощью элементов 17 с пороговым уровнем. Величина порогового уровн  определ етс  в формировав теле «6 путем умножени  максимального значени  выходного сигнала одного из коррел торов на посто нную величину меньшую единицы. В блоке 5 на выходе элемента И 22 формируетс  импульс только в том случае , если каждый из выходных сигналов первой группы коррел торов (где п-1 номер центрального коррел тора ) будет ниже порогового уровн . Аналогично импульс имеет место на выходе элемента И 23 только в случае , когда каждый из вьгходных сигналов второй группы коррел торов 3 - 3-j ниже порогового уровн .Импульсы с выходов элементов И 22 и И 23 поступают на различные входа реверсивного счетчика 24, При наличии оценок интерференционных составл ющих только на выходах одной из групп коррел торов, т.е при смещении во времени окна обработки относительно массива интерференционных составл ющих импульсы будут иметь место лишь на одном из входов реверсивного счетчика 24.По истечении некоторого времени интегрировани , определ емого емкостью реверсивного счетчика 24, на одном из его выходов сформируетс  импульс, который откроет одну из групп ключей низкий уровень сигнала на выходе элемента ИЛИ-НЕ 20 закроет ключи 14;,- 14,При этом все выходные сигналы коррел та/
ров перепишутс  в пам ть соседних коррел торов, т.е. осуществитс  сдБНг вправо или влево на один такт всех сигналов оценок интерференционных: составл ющих, наход щихс  в пам ти коррел торов. Така  подстройка окна обработки будет производитьс  до тех пор, пока хот  &ы один иэ выходных сигналов в обоих из группг коррел торов превысит пороговый уровень.
При наличии во входном сигнале только едкой составл ющей в результате подстройки эта составл юща  будет обрабатьгеатьс  в центральной ветви корректора с пор дковым номером п-. -.Если при этом во входном сигнале по в тс  другие составл ющие , то в соответствии с выбором количества Чс ветвей обработки ;:они всегда будут охвачены окном обработки корректора.
21784S
Благодар  введению ключей 2, ( 13, блока 5 управлени  при обработке входных сигналов в адаптивном корректоре в
5 цел х компенсации межсимволькых искажений и обеспечени  весового сложени  выходных сигналов синхронных детекторов используютс  сигналы всех интерференционных составл ющих,что
О необходимо при использовании такого корректора в каналах с переменными параметрами5 особенно в KB радиоканалах ,
15 Технико-экономический эффект использовани  адаптивного корректора межсимвольных искажений заключаетс  в повышении точности коррекции, и как следствие, увеличении помехоус20 тойчивости приема, т.е. улучшении качества передачи цифровых сооб-i щений.

Claims (3)

1.АДАПТИВНЫЙ КОРРЕКТОР МЕЖ-
СИМВОЛЬНЫХ ИСКАЖЕНИЙ по авт.св.
№ 879786, отличающийся тем, что, с целью повышения точности коррекции, введены три группы ключей из к ^ключей в каждой и блок управления, при этом управляющие входы ключей в каждой группе объединены и подключены соответственно к первому, второму и третьему выходам блока управления, каждый ключ первой группы, кроме первого, включен между выходом предыдущего коррелятора и третьим входом последующего коррелятора,каждый ключ второй группы, кроме “к-го, включен между выходом последующего коррелятора и третьим входом предыдущего коррелятора, а каждый ключ третьей,группы включен между выходом и третьим входом каждого коррелятора, вход к-го ключа второй группы и вход первого ключа первой группы соединены с общей шиной, выход кго ключа второй группы подключен к третьему входу к-го коррелятора, выход первого ключа первой группы подключен к третьему входу первого коррелятора, а входы блока управления соединены с выходами соответствующих корреляторов.
2. Корректор по п.1, отличающийся тем, что 'блокг управления содержит формирователь порогового уровня, К элементов сравнения уровней, три элемента ИЛИ-HE, элемент НЕ, два элемента И и реверсивный счетчик, при этом первые входы каждого из к элементов сравнения уровней соединены с соответствующими входами; формирователя .порогового уровня^ которые являются входа ми управления, вторые входы элементов сравнения уровней объединены и подключены к выходу формирователя порогового уровня, выходы одних h элементов сравнения уровней соединены с соответствующими входами первого . элемента ИЛИ-HE, выход которого соединен с первым входом первого элемента И,· выход которого подключен к первому входу реверсивного счетчика, второй вход которого подключен к выходу второго элемента И,первый вход которого подключен к выходу второго элемента ИЛИ-HE,входы которого подключены к соответствующим выходам других элементов сравнения уровней, а выход центрального элемента сравнения соединен с входом элемента НЕ, выход которого соединен с вторыми входами первого и второго элементов И, выхода реверсивного счетчика соединены с входами третьего элемента ИЛИ-HE и являются одновременно первым и вторым выходами блока управления,третьим выходом которого является выход третьего элемента ИЛИ-HE, где)<=2 +1 >
3, Корректор по п.1, о т л и чающийся тем, что коррелятор выполнен в виде соединенных последовательно перемножителя, первого множителя и сумматора, а также соединенных последовательно запоминающего блока и .второго множителя, при этом выход второго множителя соединен со вторым входом сумматора, входы перемножителя являются первым и вторым входами коррелятора, вход запоминающего блока является третьим входом коррелятора, а выход сумматора - выходом коррелятора.
SU833591898A 1983-05-17 1983-05-17 Адаптивный корректор межсимвольных искажений SU1121784A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833591898A SU1121784A2 (ru) 1983-05-17 1983-05-17 Адаптивный корректор межсимвольных искажений

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833591898A SU1121784A2 (ru) 1983-05-17 1983-05-17 Адаптивный корректор межсимвольных искажений

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU879786 Addition

Publications (1)

Publication Number Publication Date
SU1121784A2 true SU1121784A2 (ru) 1984-10-30

Family

ID=21063664

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833591898A SU1121784A2 (ru) 1983-05-17 1983-05-17 Адаптивный корректор межсимвольных искажений

Country Status (1)

Country Link
SU (1) SU1121784A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 879786, кл.Н 04 В 3/04 1979 (прототип). *

Similar Documents

Publication Publication Date Title
US5444739A (en) Equalizer for data receiver apparatus
US6067333A (en) Adaptive serial and parallel mixed interference cancellation method
CA1258296A (en) Decision feedback equalizer with a pattern detector
CA2079292A1 (en) Fast response matched filter receiver with decision feedback equalizer
CA2076710C (en) Channel impulse response estimator for a system having a rapidly fluctuating channel characteristic
CA2035774C (en) Frame phase estimation method and circuit
EP1037423A1 (en) Digital communication system, its transmitter and receiver, and frame synchronization detector
SU1121784A2 (ru) Адаптивный корректор межсимвольных искажений
US3553606A (en) System for providing adjusting signals to a transversal filter equalizer
US7206365B2 (en) Decision sequence generating method and associated receiver with a decision feedback equalizer
CA1265594A (en) Echo cancellers for bidirectional digital transmission systems
JPH01258511A (ja) 適応等化装置
JP2518690B2 (ja) トランスバ―サルフィルタ制御回路
SU866755A1 (ru) Адаптивный корректор межсимвольных искажений
SU1570020A2 (ru) Устройство дл когерентного приема многолучевых сигналов
SU1385320A1 (ru) Устройство дл приема бинарных сигналов
SU964988A1 (ru) Адаптивный гармонический корректор
SU1256225A1 (ru) Устройство синхронизации двоичных сигналов в приемной аппаратуре системы св зи
SU1210225A1 (ru) Линейное устройство коррекции межсимвольной интерференции
SU886262A1 (ru) Устройство адаптивной коррекции межсимвольных искажений
SU650234A1 (ru) Устройство адаптивной коррекции сигналов в дискретных каналах св зи
SU1406812A1 (ru) Устройство дл приема двоичных сигналов
SU621118A1 (ru) Оптимальный приемник биимпульсных сигналов
SU1545332A1 (ru) Демодул тор фазоманипулированных сигналов с компенсацией помех
JP2989268B2 (ja) 適応等化受信機及び最尤系列推定受信機