SU1116548A1 - Device for detecting errors of regenerator - Google Patents

Device for detecting errors of regenerator Download PDF

Info

Publication number
SU1116548A1
SU1116548A1 SU823501423A SU3501423A SU1116548A1 SU 1116548 A1 SU1116548 A1 SU 1116548A1 SU 823501423 A SU823501423 A SU 823501423A SU 3501423 A SU3501423 A SU 3501423A SU 1116548 A1 SU1116548 A1 SU 1116548A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
output
clock
signal
Prior art date
Application number
SU823501423A
Other languages
Russian (ru)
Inventor
Андрей Валентинович Курилов
Original Assignee
Предприятие П/Я Р-6609
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6609 filed Critical Предприятие П/Я Р-6609
Priority to SU823501423A priority Critical patent/SU1116548A1/en
Application granted granted Critical
Publication of SU1116548A1 publication Critical patent/SU1116548A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ШИБОК РЕГЕНЕРАТОРА, содержащее сумматор по модулю два и элемент и, отличающеес  тем, что, с целью повышени  точности обнаружени  ошибок, расширени  диапазона контролируемых частот и расширени  функциональных возможностей за счет использовани  различных сигналов, введены два триггера , инвертор и генератор тактовых импульсов, при этом информационный вход первого триггера, первый вход сумматора по модулю два и синхронизирующий вход генератора тактовых импульсов объединены и  вл ютс  входом устройства, выход генератора тактовых импульсов соединен со входом синхронизации первого триггера, с одним входом элемента И и через инвертор со входом синхронизации т второго триггера, выход которого соединен с другим входом элемента И, а выход первого триггера соединен со вторым входом сумматора по модулю два, выход которого соединен с информационным входом второго триггера.A DEVICE FOR DETECTING THE REGENERATOR'S LIPS, containing a modulo two adder and an element, and two different triggers, an inverter and a clock pulse generator are introduced to increase the accuracy of error detection, expand the range of monitored frequencies and expand functionality. , while the information input of the first trigger, the first input of the modulo two adder and the clock input of the clock generator are combined and are the input of the device, in the output of the clock pulses is connected to the synchronization input of the first trigger, with one input of the element And through the inverter with the synchronization input m of the second trigger, the output of which is connected to another input of the element And, and the output of the first trigger connected to the second input of the modulo adder two, the output of which connected to the information input of the second trigger.

Description

Изобретение относитс  к технике св зи и может быть использовано в с темах технической диагностики, телеконтрол  линейных трактов и при построении контрольно-измерительной аппаратуры. Известно устройство обнаружени  ошибок взнакочередующемс  сигнале, содержащее 1 5-триггер, элементы И и два элемента задержки,- включенные между выходами триггера и первыми входами элементов И, вторые входы к торых соединены с; соответствующими входами триггера 11. Однако при применении дл  контро л  регенераторов биимпульсного сигнала устройство характеризуетс  низкой точностью и принципиально н может быть использовано дл  р да др гих двоичных кодов, например, без возврата к нулю (БВН). Наиболее близким к предлагаемому по технической сущности  вл етс  ус ройство дл  обнаружени  ошибок реге нератора, содержащее сумматор по мо дулю два и элемент И 2. Недостаток устройства заключаетс в том, что оно формирует импульсы как при ошибках в биимпульсном сигнале , так и при искажени х длительности импульсов биимпульсного сигна по длительности, что затрудн ет отдельный подсчет только ошибочных элементов, что обуславливает недостаточную точность при определении коэффициента ошибок регенерата. Применение фиксированных элементов задержки требует настройки и устройство работает в ограниченном диапазоне частот. . Кроме того, устройство не может быть применено дл  сигналов, отличающихс  от биимпульсного. Цель изобретени  - повьшение точ НОСТИ- обнаружени  ошибок и расширение диапазона контролируемых частот И расширение функциональных возможностей за счет использовани  различ ных сигналов. Поставленна  цель достигаетс  тем, что в устройство дл  обнаруже ни  ошибок регенератора, содержащее сумматор по модулю два и элемент И, введены два триггера, инвертор и генератор тактовых импульсов, при этом информационный вход первого тр гера, первый вход сумматора по моду лю два и синхронизирующий вход генератора тактовых импульсов объединены и  вл ютс  входом устройства, выход генератора тактовых импульсов соединен со входом синхронизации первого триггера, с одним входом элемента И. и через инвертор со входом синхронизации второго триггера, выход которого соединен с другим входом элемента И, а выход первого триггера соединен со вторым входом сумматора по модулю два, выход которого соединен с информационным входом второго триггера. На фиг. 1 представлена структзфна  электрическа  схема устройства; на фиг. 2 и 3 - временные диаграммы, по сн ющие работу устройства. Устройство дл  обнаружени  ошибок регенератора содержит первьй 1 и второй ,2 триггеры, инвертор 3, сумматор А по модулю два, элемент И 5, генератор 6 тактовых импульсов. Устройство работает следующим образом . Через вход устройства биимпульсный сигнал (фиг. 2а) поступает на инфомационный вход триггера 1 и первый вход сумматора 4 по модулю два, причем на вход синхронизации триггера 1 поступают тактовые импульсы от генератора 6 тактовых импульсов (фиг. 26) по переднему фронту которых триггер 1 фиксирует на тактовый интервал значение входного сигнала в первой половине такта (фиг. 2в). Сигнал с выхода триггера 1 сравниваетс  сумматором 4 по модулю два (фиг. 2г) по переднему фронту сигнала на выходе инвертора 3 (фиг. 2д), фиксируетс  триггером 2 (фиг.2е) на тактовьм интервал. При этом фиксируемое значение соответствует результату сравнени  значений входного сигнала в первой половине такта (которое присутствует на выходе триггера 1 в течение всего такта) и второй половине такта. Совпадение значений входного сигнала означает ошибку одной из половин такта и соответствует импульсу на выходе триггера 2 (и на выходе сумматора 4 по модулю два в момент действи  переднего фронта сигнала на выходе инвертора 3). Сигнал с выхода генератора 6 тактовых импульсов стробирует в элементе. И 5 сигнал на выходе триггера 2, фиксиру  на выходе устройства- импульсы ошибок, имеющие длительность такто31 вых импульсов на выходе генератора 6 тактовьпс импульсов. Момент записи информации в триггер 2 и начало ее считывани  отличаютс  на длительность паузы между тактовыми импульсами , за счет чего искажени  выходно го сигнала отсутствуют. Предлагаемое устройство формирует сигнал ошибки по результату сравнени  значений сигнала в один момен времени в первой половине такта и один момент времени во второй полови не такта. Эти моменты выбираютс  в местах наименьшего искажени  сигнала в соответствующей половине такта (примерно 0,25 и 0,75 длительности такта от его начала). При этом исклю чаютс  импульсы, возникающие на границах тактовых и полутактовых интервалов за счет дрожани , которые ошиб ками не  вл ютс . Также исключаютс  импульсы, возникающие за счет неточности подбора задержек, изменени  тактовой частоты и скважности, входно го сигнала, возникающие в известном устройстве на границах тактовых и полутактовых интервалов. Таким образом , обеспечиваетс  повьшение точнос ти выделени  импульсов ощибок за счет исключени  импульсов искажений В предлагаемом устройстве изменение тактовой частоты входного сигнала и соответственно на выходе источников тактовых импульсов не приводит к по вдению импульсов ошибки, т.е. устройство работаетВ широком диапазоне частот. При использовании устройства дл  обнаружени  ошибок в коде без возврата к нулю (фиг. За) передний фронт импульсов на выходе генератора 6 тактовых импульсов располагаетс , в частности, в центре тактового интервала (фиг.36) и по нему триггер 1 фиксирует значение сигнала (фиг. Зв), с которым сравниваетс  значение сигнала, которое по переднему фронту сигнала на выходе 84 инвертора 3 (фиг, Зг) фиксируетс  триггером 2 (фиг. Зд) в том случае, если сигналы на выходах триггеров не совпадают (дда биимпульсного кода было наоборот) и на выходе сумматора 4 по модулю два формируетс  единичный импульс (фиг. Зе) которьш триггером 2 (фиг. Зж) и элементом И 5 (фиг. Зз) преобразуетс  в импульс ошибки на вькоде устроййтва . Аналогично может быть обнаружена ошибка, вызванна  аддитивными шумами в сигналах другого вида. Дл  этого отсчеты располагаютс  в энергетической (активной) части сигнала . Например, при использовании устройства в коде с возвратом к нулю оба отсчета, т.е. весь тактовый импульс от генератора 6 тактовых импульсов , должны располагатьс  внутри сигнального импульса. Устройство может быть применено дл  определени  коэффициента ошибок решающего уст- ройства после предварительного преобразовани , например после активного или согласованного фильтра. При этом один из .отсчетов размещаетс  в точке с максимальным отношением сигнал/шум, т.е. триггер 1 выполн ет роль решающего устройства или дублирует его. Устройство повьш1ает точность об- ; аружени  ошибок из-за исключени  имульсов , вызванных искажени ми сигала , не привод щими к ошибкам; асшир ет. диапазон рабочих часот за счет исключени  импульсов, о вл ющихс  в известном устройстве, ри изменении тактовой частоты и кважности входного сигнала; расир ет фунциональные возможности результате использовани  дл  обнаужени  ошибок, вызываемых аддативой помехой, в различных сигналах, том числе сигналах, получаемых после реобразовани .The invention relates to communication technology and can be used in the topics of technical diagnostics, telecontrol of linear paths and in the construction of instrumentation equipment. A device for detecting errors in an alternating signal is known, containing 1 5-flip-flop, And elements and two delay elements, - connected between the outputs of the trigger and the first inputs of the And elements, the second inputs to which are connected to; the corresponding trigger inputs 11. However, when using a bi-pulse signal for the control of regenerators, the device is characterized by low accuracy and can in principle be used for a number of other binary codes, for example, without returning to zero (BVN). The closest to the proposed technical entity is a device for detecting regenerator errors, containing an adder modulo two and an AND 2 element. The drawback of the device is that it generates pulses with errors in the bi-pulse signal and distortions pulse duration of a bi-pulse signal in duration, which makes it difficult to separate only the erroneous elements, which leads to insufficient accuracy in determining the regenerate error rate. The use of fixed delay elements requires adjustment and the device operates in a limited frequency range. . In addition, the device cannot be applied to signals other than bi-pulse. The purpose of the invention is to increase the HOST point - to detect errors and expand the range of monitored frequencies, and to expand the functionality by using different signals. The goal is achieved by the fact that a device for detecting regenerator errors, containing a modulo two adder and the And element, has two triggers, an inverter and a clock generator, with the information input of the first router, the first input of the modulo two and the synchronizing the clock generator input is combined and is the device input, the clock pulse generator output is connected to the synchronization input of the first trigger, with one input of the element I. and through the inverter with the synchronization input second flip-flop, whose output is connected to another input of the AND and the output of the first flip-flop is coupled to a second input of the adder of modulo two, the output of which is connected to the data input of second flip-flop. FIG. 1 shows the structural electrical circuit of the device; in fig. 2 and 3 are timing diagrams for the operation of the device. The device for detecting the errors of the regenerator contains the first 1 and second, 2 triggers, inverter 3, modulo A modulo two, AND 5 element, generator 6 clock pulses. The device works as follows. Through the input of the device, a bi-pulse signal (Fig. 2a) is fed to the info input of trigger 1 and the first input of adder 4 modulo two, and clock inputs from trigger generator 6 of clock pulses (Fig. 26) arrive at trigger synchronization input of trigger 1 fixes on the clock interval the value of the input signal in the first half of the cycle (Fig. 2c). The signal from the output of the trigger 1 is compared by the adder 4 modulo two (Fig. 2d) along the leading edge of the signal at the output of the inverter 3 (Fig. 2e), recorded by the trigger 2 (Fig. 2e) at the clock interval. In this case, the fixed value corresponds to the result of comparing the values of the input signal in the first half of the clock (which is present at the output of the trigger 1 during the whole clock) and the second half of the clock. The coincidence of the input signal means the error of one of the half-ticks and corresponds to the pulse at the output of flip-flop 2 (and at the output of the adder 4 modulo two at the instant of the leading edge of the signal at the output of the inverter 3). The signal from the generator output 6 clock pulses gates in the element. And 5 is the signal at the output of trigger 2, fixing at the output of the device - error pulses, having a duration of clock pulses at the generator output 6 clock pulses. The moment of writing information to trigger 2 and the beginning of its reading differ by the duration of the pause between clock pulses, due to which there are no distortions of the output signal. The proposed device generates an error signal according to the result of comparing the signal values at one time in the first half of the clock and one time in the second half of the clock. These moments are selected at the places of the least distortion of the signal in the corresponding half of the clock (approximately 0.25 and 0.75 of the duration of the clock from its beginning). In this case, pulses arising at the boundaries of the clock and semi-clock intervals due to jitter, which are not errors, are eliminated. Also eliminated are the pulses arising due to inaccuracy in the selection of delays, changes in the clock frequency and duty cycle, the input signal arising in the known device at the boundaries of the clock and semi-clock intervals. Thus, the accuracy of the pulse selection in the error is improved by eliminating the distortion pulses. In the proposed device, a change in the clock frequency of the input signal and, accordingly, at the output of the clock pulse sources does not result in error pulses, i.e. The device works in a wide range of frequencies. When using a device for detecting errors in the code without returning to zero (Fig. 3a), the leading edge of the pulses at the generator output 6 clock pulses is located, in particular, in the center of the clock interval (Fig. 36) and trigger 1 fixes the signal value (Fig. Sv), to which the signal value is compared, which is recorded on the leading edge of the signal at the output 84 of the inverter 3 (fig. 3g) recorded by trigger 2 (fig. Back) in the event that the signals at the trigger outputs do not match (the bi-pulse code was the opposite ) and at the output of the adder 4 ulyu two single pulse is formed (FIG. Se) kotorsh trigger 2 (FIG. Zzh) and AND gate 5 (FIG. PO) is converted into a pulse on the error vkode ustroyytva. Similarly, an error caused by additive noise in signals of another kind can be detected. For this, the samples are located in the energy (active) part of the signal. For example, when using a device in a code with a return to zero, both samples are the entire clock pulse from the generator 6 clock pulses must be located inside the signal pulse. The device can be used to determine the decision device error rate after a preliminary conversion, for example after an active or matched filter. At the same time, one of the counts is located at the point with the maximum signal-to-noise ratio, i.e. trigger 1 performs the role of a resolver or duplicates it. The device increases accuracy about; errors caused by the elimination of impulses caused by distortions of the signal that do not lead to errors; Asshire range of operating frequencies due to the exclusion of pulses occurring in the known device, when the clock frequency and the importance of the input signal are changed; scatters the functional capabilities of the result of using to detect errors caused by the additive interference in various signals, including those obtained after the transformation.

Claims (1)

УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ОШИБОК РЕГЕНЕРАТОРА, содержащее сумматор по модулю два и элемент И, отличающееся тем, что, с целью повышения точности обнаружения ошибок, расширения диапазона контролируемых частот и расширения функциональных возможностей за счет использования различных сигналов, введены два триггера, инвертор и генератор тактовых импульсов, при этом информационный вход первого триггера, первый вход сумматора по модулю два и синхронизирующий вход генератора тактовых импульсов объединены и являются входом устройства, выход генератора тактовых импульсов соединен со входом синхронизации первого триггера, с одним входом элемента И и через инвертор со входом синхронизации г второго триггера, выход которого соединен с другим входом элемента И, а выход первого триггера соединен со $ вторым входом сумматора по модулю 1^ два, выход которого соединен с ин- К формационным входом второго триггера, и*DEVICE FOR DETECTING REGENERATOR ERRORS, containing an adder modulo two and an And element, characterized in that, in order to increase the accuracy of error detection, expand the range of monitored frequencies and expand functionality through the use of various signals, two triggers, an inverter and a clock generator are introduced , while the information input of the first trigger, the first input of the adder modulo two and the clock input of the clock generator are combined and are the input of the device, the output the clock generator is connected to the synchronization input of the first trigger, with one input of the And element and through an inverter with the synchronization input r of the second trigger, the output of which is connected to the other input of the And element, and the output of the first trigger is connected to the second input of the adder modulo 1 ^ two, the output of which is connected to the information input of the second trigger, and * ВIN ФигдBullshit ЯН9JAN9 116548 2116548 2
SU823501423A 1982-10-15 1982-10-15 Device for detecting errors of regenerator SU1116548A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823501423A SU1116548A1 (en) 1982-10-15 1982-10-15 Device for detecting errors of regenerator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823501423A SU1116548A1 (en) 1982-10-15 1982-10-15 Device for detecting errors of regenerator

Publications (1)

Publication Number Publication Date
SU1116548A1 true SU1116548A1 (en) 1984-09-30

Family

ID=21032430

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823501423A SU1116548A1 (en) 1982-10-15 1982-10-15 Device for detecting errors of regenerator

Country Status (1)

Country Link
SU (1) SU1116548A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Распоркин Л.Ф, и др. Об одной схеме регистрации сбоев регенератора.-Сборник научньк трудов ЦНИИС, вып. 1, М., 1978, с. 70-75. 2. Авторское свидетельство СССР № 987837, кл. Н 04 L 11/08, 1983, *

Similar Documents

Publication Publication Date Title
GB2072997A (en) Method of determining the bit error rate in a digital signnal transmission
US4119910A (en) Method and apparatus for detecting whether phase difference between two signals is constant
JPH04341013A (en) Synchronous circuit
US4163946A (en) Noise-immune master timing generator
SU1116548A1 (en) Device for detecting errors of regenerator
SU1251335A1 (en) Device for detecting errors
SU1541586A1 (en) Timer
SU1591189A1 (en) Signal decoder
SU1368905A1 (en) Device for determining verity of digital information
SU141180A1 (en) Method for statistical analysis of binary communication channels
SU1322355A1 (en) Detector of bit error in sequential digital test arrival
SU551801A1 (en) Time converter code
SU1256092A1 (en) Device for checking synchronism of reproduced signals
SU1262501A1 (en) Signature analyzer
RU1823147C (en) Phase-modulated signal detector
SU1465827A1 (en) Device for measuring signal-to-noise ratio
SU1238194A1 (en) Frequency multiplier
JPS62161074A (en) Light modulation type detector
SU467485A1 (en) Apparatus for determining the reliability of occupied linear paths of communication systems with a remote computer
SU736370A1 (en) Converter-cyclic converter of time interval into digital code
SU743018A1 (en) Information readout device
SU1361727A1 (en) Method and device for clock synchronization of binary frequency-modulated signal receiver
SU1624664A1 (en) Device for m-sequence synchronization
SU668081A2 (en) Device for synchronizing check and standard digital signals
SU1338098A1 (en) Pseudorandom signals synchronization device