SU1115210A1 - Формирователь дискретных сигналов - Google Patents
Формирователь дискретных сигналов Download PDFInfo
- Publication number
- SU1115210A1 SU1115210A1 SU823464500A SU3464500A SU1115210A1 SU 1115210 A1 SU1115210 A1 SU 1115210A1 SU 823464500 A SU823464500 A SU 823464500A SU 3464500 A SU3464500 A SU 3464500A SU 1115210 A1 SU1115210 A1 SU 1115210A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- diode
- cathode
- capacitor
- anode
- flop
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
ФОРМИРОВАТЕЛЬ ЛИСКР ГНЖ СИГНАЛОВ, содержащий D-rpHrrGj;- :-4i формационным входом подкл;о--е к ;; к шине входных сигналов, первый кокденсаторг первый и второй диоды, ГТЕОвый и второй резивторЫ; первый резистор подключен к катоду первого диода, а второй резистор - к аноду второго диода катод которого соединен с одной обкладкой первого короденсатора , отличающийс тем, ЧТО; с целью повышени надежности, в него введены второй конденсатор, третий и четвертый диоды,причем анод третьего диода подключен к аноду второго диода и соединен с тактовым входом В-триггера, катод четвертого диода подключен к катоду первого дио3; анод которого соединен с катоом второго диода, катод третьего иода соединен с анодом четвертого иода и через второй конденсатор с улевым выходом В-триггера, единичьлй выход которого подключен к второй обкладке первого конденсатора, два других вывода первого и второрезисторов подключены к источнику тани
Description
iV/V-1. .F
f Чл -ч Т i -cjf if)
: и -Ч.
.....
е
CTDФи8 .1
f11
Изобретение относитс к импульсной технике и может использоватьс в устройствах обработки лискрет ой информавди при наличии помех на фронтах импульсов, и.апример в устройствах
ввода информаили устранени вли ни дребезга контактов на электронные .
Известно устройство ;тл формировани импульсов, содержап ее два триггера , инвертор, элемент задержки и элемент СП.
Недостатком данного устройства вл етс ТО; чтс точность воспроизведени временного положени фронтов . sxoAisoro сигнала сохран етс только в случае возникновени помех на заднем фропте имлульсов.
Наиболее б1гизкнм по технической сущности и достигаемому результату к предлагаемому вл етс формирователь .дискретных сигналов, содержагл й В-триггер, двухтзходовый элемент И-ИЕ н Брс-:м задающий контур, вьтолнен}1ый на ко1 денсаторе,, резисторах и диодах, причем ьчина входных сигналов подключеJ I- JO ц о ио- входу Г -тригт юа
I 1 ле ым выходами
к о т ор ( Г о и кл i04 н вр е м з а да ющи и к о нт ур с гсон/1енсатороМэ обкладки которого соединены соответствонио с Д1Ам вхо . злеманта И-НЕ, ргиход которого
сор/лпне с тактовым УХОДОМ Dгригге-ра f .:
ie;i, звестното формирова-тел нт; етс низка надежность, поско:1ьку i aiipHseчио ма входах логическог-о -элемента превышает капр жепие питангЯ и наличие дребезга на фронте ныхо;,г1ого сигнала
цс-ль изобретени повьгаетае надеж; :; и формировател ,
Пос авлекиа;: цель достигаетс тем. что в формироватвль дискретных сигнатриггер 5 информационным входом подключенный к шине вкодньпс сигналов, первый конденсатор, первьгй и второй диоды и первьш и второй резисторы, первый резистор подключен к катоду первого диода, а второй резистор - к аноду второго диодаj катод которого соедд-знен с одной обкладкой первого конденсатора, введены второй конденсатор, третий и четвертый диоды, причем анод третьего диода подтспючен к аноду второго диода и соединен с тактовым входом Dтриггера , катод четвертого диода под02
ключе} к катоду первого диода, анод которого соединен с катодом второго диода, катод третьего диода соединен с анодом четвертого диода и чере;; второй кон ченсатор с нулевым выходом В-триггера, единичный вьгход которого подключен к второй обкладке первого конденсатора, а два других вывода первого и второго резисторов подключены к источнику питани .
На фиг. 1 представлена принципиальна схема формировател дискретных сигналов; на фиг. 2 - эпюры напр жений .
Формирователь содержит шину 1 входньк сигналов, шины 2 и 3 выходных: сигналов, D-триггер 4, первьй 5 и ; торой 6 конденсаторы, первый 7 и второй 8 резисторы, мостовую схему 9 из второго 10, первого 11, третьего 12 и четвертого 13 диодов и точки 14-17 мостовой схемы 9.
Информац онный вход D-триггера 4 подключен к шине 1 входных сигналов. Выходные шины 2 и 3 соединены соответственно с единичньгм и нулевым выходами D-триггера, Един.ичный выход D-триггера через конденсатор 5 подключен к аноду диода 11 и к катоду диода Ю, а нулевой выход В-триггерг через второй конденсатор 6 - к катоду диода 12 и к аноду диоца 13. Ратод диода 1 1 соединен с катодом диода 13 и через резистор 7 с источ;гиком питани . Анод диода 10 соединен с ан9дом диода 12 с тактовым входом D-триггера и через резистор 8 с источником питани .
Формирователь дискретных сигналов работает следующим образом.
В исходном состо нии на шине 1 присутствует уровень логического О. D-триггер 4 установлен в нулевое состо ние, т.е. на шину 2 поступает уровень логического О, а на шину 3 - уровень логической 1. Конденсатор 5 зар жен через резистор 8 и диод Ш до напр жени источника питани . Конденсатор 6 находитс под напр жением близким к нулевому, так как на одну обкладку конденсатора 6 поступает уровень логической 1 с нулевого выхода D-триггера, а на другую его обкладку через резистор 8 и диод 12 - напр жение питани -Е. На тактовый вход D-триггера через резистор 8 подаетс потенциал логической
, разрешающий прием входных 31 сигналов по информационному входу D-триггера. При поступлении на шину 1 переднего фронта импульса помехи происходит переключение D-триггера в еди ичное состо ние и на шинах 2 и 3 формируютс передние фронты выходных импульсов, В точке 14 мостовой схемы 9 по вл етс потенциал, превышающий потенциал логической 1 на вели чину напр жени , до которого был зар жен конденсатор 5, а в точке 15 потенциал логического О. Диоды 10 и 13 при этом наход тс в закрытом состо нии, а диоды 11 и 12 откры ваютс . Напр жение в точке 16 мостовой схемы 9 из-за малого падени напр жени на открытом диоде 12 становитс равным уровню логического О и на тактовый вход D-триггера в этот момент времени поступает сигнал логи ческого О, запрещающий прием импульсов помех по информационному входу D-триггера. Затем происходит разр д конденсатора 5 через открытьй диод 11 и резистор 7 до напр жени логического О, равного разности по тенциалов между единичным выходом D-триггера и шиной источника питани +Е. Одновременно с этим происходит зар д конденсатора 6 через откры тый диод 12 и резистор 8 до напр жени питани +Е. Через некоторый от резок времени, длительность которого превышает врем действи помех на пе реднем фронте входного сигнала, |напр жение в точке 16 мостовой cxeMb , 9 достигает порогового уровн Uriopor равного уровню логической 1, т.е. на тактовый вход D-триггера подаетс сигнал логической 1,разрешающий прием входных сигналов, поступающих . на информационный вход D-триггера. Таким образом, в течение отрезка времени, определ емого временем зар да конденсатора 6 до порогового уров 104 н , из-за наличи сигнала логического О на тактовом входе D-триггера импульсы помех, возникающих на переднем фронте входного сигнала, не оказывают вли ни на работу D-триггера. Так как схема формировател отличаетс симметричным построением, все процессы при формировании задних фронтов выходных импульсов на шинах 2 и 3 происход т аналогичным образом. Резисторы 7 и 8 определ ют врем зар да и разр да конденсаторов 5 и 6, а также ограничивают броски тока на выходах D-триггера при его переключении, предохран его от выхода из стро и исключе-: ни возможности возникновени взаимных помех между элементами. Предложенный формирователь дискретных сигналов по сравнению с базовым объектом обеспечивает при своем использовании более высокую надежность , так как напр жение на входе логического элемента (С-вход D-триггера ) в процессе работы формьгровател не превышает потенциала логической 1, т.е. не выходит за пределы допустимой нормы дл логического элемента ТТЛ, а также путем исключени возможности по влени импульсов помех на фронтах выходного сигнала (пшнах 2 и 3 формировател ) в том случае , если длительность импульса помехи , возникающей на фронте входного сигнала, уменьшаетс до величины, равной времени переключени D-триггера и диода. Последнее объ сн етс тем, что в момент окончани первого импульса помехи на информационном входе D-триггера (D-вход) на тактовый вход D-триггера (С-вход) сразу же после переключени D-триггера и одного из диодов 10 или 12 уровень логического О (точка 16 мостовой схемы 9), запрещающий обратное переключение D-триггера в течение действи импульсов помех.
Claims (1)
- ФОРМИРОВАТЕЛЬ ЛИС КРЕТ НЬЕС СИГНАЛОВ, содержащий D-три г т ср - информационным входом подключеимый к шине входных сигналов, первьО конденсатор, первый и второй диоды, первый и второй резивторы, первый резистор подключен к катоду первого диода, а второй резистор - к аноду второго диода, катод которого соединен с одной обкладкой первого конденсатора. отличающийся тем, что, с целью повышения надежности, в него введены второй конденсатор, третий и четвертый диоды,'причем анод третьего диода подключен к аноду второго диода и соединен с тактовым входом D-триггера, катод четвертого диода подключен к катоду первого дио да, анод которого соединен с като дом второго диода, катод третьего диода соединен с анодом четвертого диода и через второй конденсатор с нулевым выходом D-триггера, единич ный выход которого подключен к второй обкладке первого конденсатора, а два других вывода первого и второго резисторов подключены к источнику питания=
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823464500A SU1115210A1 (ru) | 1982-07-05 | 1982-07-05 | Формирователь дискретных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823464500A SU1115210A1 (ru) | 1982-07-05 | 1982-07-05 | Формирователь дискретных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1115210A1 true SU1115210A1 (ru) | 1984-09-23 |
Family
ID=21020442
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823464500A SU1115210A1 (ru) | 1982-07-05 | 1982-07-05 | Формирователь дискретных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1115210A1 (ru) |
-
1982
- 1982-07-05 SU SU823464500A patent/SU1115210A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР № 373864, кл, И 03 К 5/0:. 197, 2, Авторское свидетельство СССР N 809523, кл. Н 03 К 5/01. 19П (прототип) * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3226568A (en) | Gating means for passing a predetermined number of pulses | |
US3790821A (en) | Circuit for suppression of spurious pulses resulting from relay operation | |
EP0243235A3 (en) | Noise pulse suppressing circuit in a digital system | |
SU1115210A1 (ru) | Формирователь дискретных сигналов | |
US3184619A (en) | Contact noise suppressor | |
US3659214A (en) | Pulse regenerating circuit | |
SU1647881A2 (ru) | Цифровой широтно-импульсный модул тор | |
RU2105357C1 (ru) | Сдвигающий регистр | |
US3478330A (en) | Data storage circuit utilizing a controlled rectifier | |
SU1157668A1 (ru) | Формирователь одиночных импульсов | |
SU983989A1 (ru) | Триггерное устройство | |
SU1120487A1 (ru) | Устройство подавлени дребезга | |
SU1462474A1 (ru) | Двоично-дес тичный счетчик в коде 8-4-2-1 | |
SU966899A1 (ru) | Устройство дл установки логических элементов в исходное состо ние | |
SU1205274A1 (ru) | Формирователь одиночных импульсов | |
SU1644371A2 (ru) | Цифровой широтно-импульсный модул тор | |
RU2106056C1 (ru) | Помехостойкое триггерное устройство | |
SU1444955A1 (ru) | Устройство дл приема информации | |
SU1201903A1 (ru) | Устройство защиты электрических цепей от дребезга контактов коммутационных устройств | |
US3573594A (en) | Single pulse generating circuit | |
SU1166312A1 (ru) | Устройство декодировани | |
SU905994A1 (ru) | Формирователь импульсов | |
SU790180A1 (ru) | Формирователь импульсов | |
SU1083177A1 (ru) | Устройство дл ввода информации | |
SU1050102A1 (ru) | Формирователь импульсов |