SU1114983A1 - Устройство дл анализа формы непериодических импульсных сигналов - Google Patents

Устройство дл анализа формы непериодических импульсных сигналов Download PDF

Info

Publication number
SU1114983A1
SU1114983A1 SU833573302A SU3573302A SU1114983A1 SU 1114983 A1 SU1114983 A1 SU 1114983A1 SU 833573302 A SU833573302 A SU 833573302A SU 3573302 A SU3573302 A SU 3573302A SU 1114983 A1 SU1114983 A1 SU 1114983A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
output
outputs
channels
Prior art date
Application number
SU833573302A
Other languages
English (en)
Inventor
Петр Александрович Михейчик
Валериан Валерианович Панин
Алексей Владимирович Солончев
Original Assignee
Московский Ордена Трудового Красного Знамени Инженерно-Физический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Ордена Трудового Красного Знамени Инженерно-Физический Институт filed Critical Московский Ордена Трудового Красного Знамени Инженерно-Физический Институт
Priority to SU833573302A priority Critical patent/SU1114983A1/ru
Application granted granted Critical
Publication of SU1114983A1 publication Critical patent/SU1114983A1/ru

Links

Abstract

УСТРОЙСТВО ДЛЯ АНАЛИЗА ФОРМЫ НЕПЕРИОДИЧЕСКИХ ИМПУЛЬСНЫХ СИГНАЛОВ , содержащее аналого-цифровой преобразователь, первый вход которого соединен с шиной исследуемого сигнала, а второй вход - с выходом генератора тактовых импульсов, и элемент ИЛИ, отличающеес   тем, что, с целью повышени  быстродействи , оно снабжено двум  распределител ми импульсов и V параллельными каналами, каждый из которых включает блок сравнени , блок пам ти и два буферных запоминающих блока, инфopмauJ oнныe входы которых соединены с выходом аналого-цифрового преобразовател , а разрешающие входы- с выходами первого распределител  импульсов, вход которого соединен с выходом генератора тактовых импульсов, причем разрешающие входы четртых буферных запоминающих блоков предьщущих канапов соединены с разрешающими входами нечетных буферных запоминающих блоков последующих каналов и с разрешающими входами блоков сравнени  этих каналов , информационные входы соединены в каждом канале с выходами буферных СП запоминающих блоков, а выходы - с входами элемента ИЛИ, выход которого соединен с входом второго распределител  импульсов, выходами Соединенного с разрешающими входами блоков пам ти, информационные входы которых соединены с общей информа ционной щиной, причем выходы четных буферных запоминающих блоков соеди4 нены с общей информационной йгиной. со 00 00

Description

1 Изобретение относитс  к электроизмерительной технике и может быть использовано дл  регистрации амплитудно-временных характеристик однократных импульсных сигналов. Известно устройство дл  анализа формы непериодических импульсных сигналов, содержащее аналого-цифровой преобразователь первый вход которого соединен с шиной исследуемого сигнала, второй вход - с выходом блока управлени , а выход - с входом буферного запоминающего блока Lll. Недостатками данного устройства  вл ютс  неэкономное использование емкости запоминающего блока и ограни ченное быстродействие. Наиболее близким к изобретению по технической сущности  вл етс  уст ройство дл  анализа формы непериодических импульсных сигналов, содержащее аналого-цифровой преобразователь первый вход которого соединен с шиной исследуемого сигнала, второй вход - с. выходом генератора тактовых импульсов, а выход - с входом первого буферного регистра, выход которого соединен с первым входом блока сравнени  кодов и входом второ го регистра, выходом соединенного с первым информационным входом запоминающего блока и вторым входом блока сравнени  кодов, первый выход которо го соединен с входом счетчика равных значений, а второй выход - с первым входом элемента ИЛИ, второй вход которого соединен с первым выходом счетчика равных значений, а выход с входом формировател  импульсов, выходом соединенного с входом счетчи ка адреса записи и первым входом блока выбора режима, второй вход которого соединен с выходом генерато ра сигналов считывани  и входом счетчика адреса считывани , второй выход - с входом управлени  коммутатора адресов, а первый выход - с вхо дом управлени  режимом запоминающего блока, второй информационный вход которого соединен с вторым выходом Счетчика равных значений, выход - с входом накопител  информации, а адресный вход - с выходом коммутатора адресов, первьм информационный вход Которого соединен с выходом счетчика адреса записи и первым входом блока сравнени  адресов, а второй информационный вход - с выходом счетчика 832 адреса считывани  и вторым входом блока сравнени  адресов, выход которого соединен с входом генератора сигналов считывани  2. Недостатком известного устройства  вл етс  низкое быстродействие, обусловленное тем, что этап сортировки выборок и обращение к запоминающему блоку занимают значительно больще времени, чем один такт работы анало-. го-цифрового преобразовател . Цепью изобретени   вл етс  повышение быстродействи . Цель достигаетс  тем, что устройство дл  анализа формы непериодических импульсных сигналов, содержащее аналого-цифровой преобразователь , первьй вход которого соединен с шиной исследуемого сигнала, а второи вход - с выходом генератора тактовых импульсов, и элемент ИЛИ, снабжено двум  распределител ми импульсов и N параллельными каналами, каждый из которых включает блок сравнени , блок пам ти и два буферных запоминающих блока, информационные входы которых соединены с выходом аналого-цифрового преобразовател , а разрешающие входы - с выходами первого распределител  импульсов, вход которого соединен с выходом генератора тактовых импульсов, причем разрешающие входы четных буферных запоминающих блоков предыдущих каналов соединены с разрешающими входами нечетных буферных запоминающих блоков последуюищх каналов и с разрешающими входами блоков сравнени  этих каналов, информационные входы которых соединены в ка одом канале с выходами буферных запоминающих блоков,, а выходы - с входами элемента ИЛИ, выход которого соединен с входом второго распределител  импульсов, выходами соединенного с разрешающими входами блоков пам ти, информационные входы которых соединены с общей информационной шиной, причем выходы четных буферных запоминающих блоков соединены с общей информационной шиной. На чертеже представлена структурна  электрическа  схема устройства. Устройство состоит из аналого-цифрового преобразовател  (АЦП) 1, первого распределител  2 импульсов, буферных запоминающих блоков 3, блока 4 сравнени , элемента ИЖ 5, вто31 рого распределител .6 импульсов, блоков 7 пам ти и генератора 8 тактовых импульсов. Первый вход АЦП 1 соединен с шиной исследуемого сигнала, а второй вход - с выходом генератора 8 тактовых импульсов. Ка вдый из N параллельных каналов включает блок 4 сравнени , блок 7 па м ти и два буферных запоминающих блока 3, информационные входы которых соединены с выходом АЦП 1, а раз решающие входы - с выходами первого распределител  2 импульсов, вход которого соединен с выходом генератора 8 тактовых импульсов, причем разрешающие входы четных буферных запоминающих блоков 3 предьщущих каналов соединены с разрешающими входами нечетных буферньгх запоми .нающих блоков 3 последуюсцих каналов и с разрешающими входами блоков 4 сравнени  этих каналов, информационные входы которых соединены в каждом канале с выходами буферных запоминаю исих блоков 3,. а выходы - с входами элемента ИЛИ 5, выход которого соеди нен с входом второго распределител  6 импульсов, выходами соединенного с разрешающими входами блоков 7 пам  ти, информационные входы которых соединены с общей информационной шиной , причем выходы четных буферных запоминающих блоков 3 соединены с общей информационной шиной. Устройство работает следующим образом . АЦП 1 в моменты времени, определ емые генератором В, осуществл ет преобразование выборок входного си1- нала в цифровой код. Соседние выборки в выходном потоке АЦП 1 записываютс  на р дом сто щую пару буферных запоминающих блоков 3 в соответ34 ствии с импульсами, поступающими с выхода первого распределител  2, и далее поступают на блоки 4 сравнени , где кажда  выборка сравниваетс  с предыдущей дл  вы снени   вл етс  ли она значащей. Если значаща  выборка обнаружена, то с выхода соответствующего блока 4 сравнени  сигнал через элемент ИЛИ 5 возбуждает второй распределитель 6 импульсов, который вьщает сигнал на запись этой выборки и соответствующего ей момента времени в тот блок 7 пам ти, номер которого на единицу больше номера того блока 7 пам ти, в который была записана предьщуща  значаща  выборка, причем процедуру сортировки и записи последующей вь1борки можно осуществл ть не дожида сь окончани  сортиоовки и записи предыдущей выборки. При такой организации устройства максимально допустима  длительность цикла работы одного блока 7 пам ти опрепел етс  выражением Аи . где T-JU - длительность цикла работы одного блока пам ти АЦП период выдачи выборок АЦП;, N - число параплельных каналов. При заданных значени х и этому условию можно удовлетворить, выбрав соответствующее значение N. Предлагаемое устройство позвол ет повысить бьютродействие до величины, определ емой быстродействием примен емого АЦП, и не зависит от быстродействи  примен емого блока пам ти, а значащие выборки однозначнораспредел ютс  по блокам пам ти .

Claims (1)

  1. УСТРОЙСТВО ДЛЯ АНАЛИЗА ФОРМЫ НЕПЕРИОДИЧЕСКИХ ИМПУЛЬСНЫХ СИГНАЛОВ, содержащее аналого-цифровой преобразователь, первый вход которого соединен с шиной исследуемого сигнала, а второй вход - с выходом генератора тактовых импульсов, и элемент ИЛИ, отличающее- с я тем, что, с целью повышения быстродействия, оно снабжено двумя распределителями импульсов и N параллельными каналами, каждый из которых включает блок сравнения, блок памяти й два буферных запоминающих блока, информационные входы которых соединены с выходом аналого-цифрового преобразователя, а разрешающие входы- с выходами первого распределителя импульсов, вход которого соединен с выходом генератора тактовых импульсов, причем разрешающие входы четных буферных запоминающих блоков предыдущих каналов соединены с разрешающими входами нечетных буферных запоминающих блоков последующих каналов и с разрешающими входами блоков сравнения этих каналов , информационные входы соединены § в каждом канале *с выходами буферных запоминающих блоков, а выходы - с входами элемента ИЛИ, выход которого соединен с входом второго распре- . делителя импульсов, выходами Соединенного с разрешающими входами блоков памяти, информационные входы которых соединены с общей информа^ционной шиной, причем выходы четных буферных запоминающих блоков соединены с общей информационной й?иной.
SU833573302A 1983-01-10 1983-01-10 Устройство дл анализа формы непериодических импульсных сигналов SU1114983A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833573302A SU1114983A1 (ru) 1983-01-10 1983-01-10 Устройство дл анализа формы непериодических импульсных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833573302A SU1114983A1 (ru) 1983-01-10 1983-01-10 Устройство дл анализа формы непериодических импульсных сигналов

Publications (1)

Publication Number Publication Date
SU1114983A1 true SU1114983A1 (ru) 1984-09-23

Family

ID=21056978

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833573302A SU1114983A1 (ru) 1983-01-10 1983-01-10 Устройство дл анализа формы непериодических импульсных сигналов

Country Status (1)

Country Link
SU (1) SU1114983A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Труды института дерной физики СО АН СССР, препринт ИЯФ-79-39, Новосибирск, 1979. 2. Авторское свидетельство СССР № 890272, кл. С 01 R 29/02, 1980 (прототип). *

Similar Documents

Publication Publication Date Title
JPH0131143B2 (ru)
US4648072A (en) High speed data acquisition utilizing multiplex charge transfer devices
SU1114983A1 (ru) Устройство дл анализа формы непериодических импульсных сигналов
US4725748A (en) High speed data acquisition utilizing multiple charge transfer delay lines
JPH0563128U (ja) 高速a/d変換回路
SU1656467A1 (ru) Многоканальна система регистрации аналоговых сигналов
SU962821A1 (ru) Цифровой регистратор формы импульсных сигналов
SU864546A1 (ru) Адаптивный регистратор
RU2063048C1 (ru) Устройство для измерения максимального значения импульсного аналогового сигнала
JPH03269371A (ja) 波形記憶装置
SU959111A1 (ru) Устройство дл регистрации однократных процессов
JPS6229965Y2 (ru)
SU1448342A1 (ru) Устройство дл ввода информации
SU1672475A1 (ru) Устройство дл определени экстремумов
SU1278741A1 (ru) Устройство дл регистрации сигналов
SU1677648A1 (ru) Устройство дл цифровой регистрации формы периодических сигналов
SU1716501A1 (ru) Устройство дл ввода информации
SU434328A1 (ru) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ЧАСТОТЫ В п-РАЗРЯДНЫЙ КОД
SU1049952A1 (ru) Система дл приема информации
SU1298940A1 (ru) Устройство выбора каналов
SU1282107A1 (ru) Устройство дл ввода информации
SU1487191A1 (ru) Многоканальный преобразователь код-напряжение ·
SU1599892A1 (ru) Устройство дл записи-воспроизведени аналоговых сигналов
SU691925A1 (ru) Запоминающее устройство
SU1075196A1 (ru) Устройство дл анализа формы непериодических импульсных и частотных сигналов