SU434328A1 - УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ЧАСТОТЫ В п-РАЗРЯДНЫЙ КОД - Google Patents

УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ЧАСТОТЫ В п-РАЗРЯДНЫЙ КОД

Info

Publication number
SU434328A1
SU434328A1 SU1684510A SU1684510A SU434328A1 SU 434328 A1 SU434328 A1 SU 434328A1 SU 1684510 A SU1684510 A SU 1684510A SU 1684510 A SU1684510 A SU 1684510A SU 434328 A1 SU434328 A1 SU 434328A1
Authority
SU
USSR - Soviet Union
Prior art keywords
delay line
frequency
inputs
phase comparators
conversion
Prior art date
Application number
SU1684510A
Other languages
English (en)
Original Assignee
А. А. Богородицкий, С. И. Гаранкина, А. Г. Рыжевский
, В. ндин Пензенский политехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by А. А. Богородицкий, С. И. Гаранкина, А. Г. Рыжевский, , В. ндин Пензенский политехнический институт filed Critical А. А. Богородицкий, С. И. Гаранкина, А. Г. Рыжевский
Priority to SU1684510A priority Critical patent/SU434328A1/ru
Application granted granted Critical
Publication of SU434328A1 publication Critical patent/SU434328A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

1
Изобретение относитс  к области автоматики и вычислительной техники и может быть использовано в системах дискретного преобразовани  аналоговых сигналов.
Известные устройства дл  преобразовани  частоты в  -разр дный код, содержащие входной формирователь и измерительный блок старшего разр да, выполненный в виде линии задержки, фазовых компараторов, схемы выборки и регистра, причем выходы линии задержки подключены к нулевым входам фазовых компараторов, единичные входы которых соединены с первым выходом входного формировател , подключенного своим вторым выходом к входу линии задержки, а выходы фазовых компараторов подключены к входам регистра непосредственно и через схему выборки , не обеспечивают достаточной точности преобразовани .
Предлагаемое устройство отличаетс  от известных тем, что оно содержит п - 1 дополнительных измерительных блоков и масштабные преобразователи, причем входы каждого масштабного преобразовател  св заны с единичными входами фазовых компараторов и выходами схемы выборки и регистра измерительного блока предыдуш,его разр да, а выходы этого масштабного преобразовател  подключены к входу линии задержки и к единичным входам фазовых компараторов измерительного блока носледуюш.его разр да. Это позвол ет повысить точность работы устройства .
На чертеже показана блок-схема устройства .
Устройство содерл ит входной формирователь 1; измерительный блок I старшего разр да , выполненный в виде .тинии задержки 2, фазовых компараторов 3i-3, схемы выборки 4 и регистра 5; масштабный преобразователь 6 и аналогичные измерительные блоки по числу оцениваемых разр дов.
Устройство работает следуюш,им образом.
Входной формирователь 1 формирует два импульса, соответствуюш,ие началу п концу периода Га; преобразуемой частоты fx.
Импульс начала периода подаетс  на линию задержки 2 измерительного блока I старшего разр да, воспроизвод щую периоды квантованных частот старшего разр да. С отводов линии задержки 2 импульсы поступают на нулевые входы соответствующих фазовых компараторов 3i-3„, на единичные входы которых подаетс  импульс конца периода Г.. Исходное состо ние фазовых компараторов таково, что импульсы с линии задержки 2, приход щие на нулевые входы раньше конечного импульса, не измен ют их состо ни .
С приходом конечного импульса фазовые компараторы 3i-3„, на нулевые входы которых еще не поступили импульсы с линии задержки 2, перевод тс  в состо ние «1. Следующий непосредственно за этим импульс с линии задержки 2 возвращает соответствующий фазовый компаратор в исходное нулевое состо ние, вырабатыва  импульс записи, который через схему выборки 4 заносит в регистр 6 число, равное значению старшего разр да преобразуемой частоты.
Импульс конца периода Тх одновременно поступает на один из входов масштабного преобразовател  6, на второй вход которого приходит импульс со схемы выборки 4. Таким образом, на входе масштабного преобразовател  6 формируетс  интервал времени А/ь равный разности между Т и заданным с помощью линии задержки 2 периодом ближайшей к fx более низкой квантованной частоты. Коэффициент преобразовани  k масштабного преобразовател  6 устанавливаетс  в соответствии с кодом, записанным в регистре старшего разр да, благодар  чему величина интервала времени на выходе преобразовател  попадает в рабочий диапазон линии задержки 2 измерительного блока II второго разр да. Далее лини  задержки 2 воспроизводит периоды квантованных частот в пределах лишь одного участка линии задержки 2 (например, 1-2 Мгц), уменьшенпые на величину периода наименьшей граничной частоты этого участка (I Мгц).
Дальнейша  оценка производитс  аналогично описанному, и в запоминающий регистр 5 заноситс  число, равное номеру сработавщего фазового компаратора второго разр да, умноженному на коэффициент k.
Затраты дополнительного времени на оценку младших разр дов будут наименьшими, если в последующем разр де аппроксимируют
участок линии задержки предыдущего разр да , соответствующий диапазону наибольших частот, воспроизводимых ею, так как в этом случае при преобразовании частот, лежащих в диапазоне других участков линии задержки, выделенный остаток At необходимо уменьшить в соответствующее число раз.
На основе данного устройства возможно построение преобразовател , работающего в любой системе счислени .
Предмет изобретени 
Устройство дл  преобразовани  частоты в п-разр дный код, содержащее входной формирователь и измерительный блок старшего разр да, вьшолненный в виде линии задержки, фазовых компараторов, схемы выборки и регистра , причем выходы линии задержки подключены к нулевым входам фазовых компараторов , единичные входы которых соединены с первым выходом входного формировател , подключенного своим вторым выходом к входу линии задержки, а выходы фазовых компараторов подключены к входам регистра непосредственно и через схему выборки, отличающеес  тем, что, с целью повышени  точности работы устройства, оно содержит п - 1 дополнительных измерительных блоков и масштабные преобразователи, причем входы каждого масштабного преобразовател  св заны с единичными входами фазовых компараторов и выходами схемы выборки и регистра измерительного блока предыдущего разр да, а выходы этого масштабного преобразовател  подключены к входу липии задержки и к единичным входам фазовых компараторов измерительного блока последующего разр да.
n
mJ
WS
n
r
iJrll
Tl
ha .Vi
разр{;3
SU1684510A 1971-07-26 1971-07-26 УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ЧАСТОТЫ В п-РАЗРЯДНЫЙ КОД SU434328A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1684510A SU434328A1 (ru) 1971-07-26 1971-07-26 УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ЧАСТОТЫ В п-РАЗРЯДНЫЙ КОД

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1684510A SU434328A1 (ru) 1971-07-26 1971-07-26 УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ЧАСТОТЫ В п-РАЗРЯДНЫЙ КОД

Publications (1)

Publication Number Publication Date
SU434328A1 true SU434328A1 (ru) 1974-06-30

Family

ID=20483915

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1684510A SU434328A1 (ru) 1971-07-26 1971-07-26 УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ЧАСТОТЫ В п-РАЗРЯДНЫЙ КОД

Country Status (1)

Country Link
SU (1) SU434328A1 (ru)

Similar Documents

Publication Publication Date Title
US4143365A (en) Device for the acquisition and storage of an electrical signal
US4541105A (en) Counting apparatus and method for frequency sampling
KR920007360A (ko) 아나로그-디지탈 변환 시스템 및 아나로그 신호를 디지탈 신호로 변환시키는 방법
SU434328A1 (ru) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ЧАСТОТЫ В п-РАЗРЯДНЫЙ КОД
SU984038A1 (ru) Устройство дл преобразовани частоты в код
SU805489A1 (ru) След щий аналого-цифровой преобразо-ВАТЕль
SU1039026A1 (ru) Преобразователь кода в частоту
SU1014137A1 (ru) Аналого-цифровой преобразователь
RU1781625C (ru) Устройство дл измерени среднеквадратического значени сигнала
RU1777152C (ru) Устройство дл определени заданной ординаты коррел ционной функции
SU1096658A1 (ru) Цифрова контрольно-измерительна система
SU1517136A1 (ru) Преобразователь последовательного кода в параллельный
SU1736002A2 (ru) Цифровой фильтр
SU1034174A1 (ru) Нониусный преобразователь кода во временной интервал
SU1023653A1 (ru) Преобразователь двоичного кода в частоту следовани импульсов
SU1431069A1 (ru) Делитель частоты следовани импульсов
SU746543A1 (ru) Вычислительное устройство дл определени параметров нестационарных стохастических объектов
SU1674364A1 (ru) Аналого-цифровой преобразователь
JPH0233177B2 (ru)
SU822175A2 (ru) Преобразователь последовательногоКОдА B пАРАллЕльНый
RU1790780C (ru) Устройство дл ввода информации от датчиков
SU843218A1 (ru) Преобразователь цифровой код-временнойиНТЕРВАл
SU1434455A1 (ru) Устройство дл определени значени параметра контрол
SU1114983A1 (ru) Устройство дл анализа формы непериодических импульсных сигналов
SU1262553A1 (ru) Устройство дл передачи телеметрической информации