SU1112570A1 - Реверсивное счетное устройство - Google Patents

Реверсивное счетное устройство Download PDF

Info

Publication number
SU1112570A1
SU1112570A1 SU833601046A SU3601046A SU1112570A1 SU 1112570 A1 SU1112570 A1 SU 1112570A1 SU 833601046 A SU833601046 A SU 833601046A SU 3601046 A SU3601046 A SU 3601046A SU 1112570 A1 SU1112570 A1 SU 1112570A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
trigger
outputs
output
Prior art date
Application number
SU833601046A
Other languages
English (en)
Inventor
Георгий Борисович Евгенев
Вячеслав Георгиевич Смирнов
Никита Игоревич Огороднев
Original Assignee
Предприятие П/Я В-2190
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2190 filed Critical Предприятие П/Я В-2190
Priority to SU833601046A priority Critical patent/SU1112570A1/ru
Application granted granted Critical
Publication of SU1112570A1 publication Critical patent/SU1112570A1/ru

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Abstract

РЕВЕРСИВНОЕ СЧЕТНОЕ УСТРОЙСТВО , содержащее реверсивный счетчик, две йходные шины, шину сброса, два формировател , коммутатор входов, блок ключей, триггер знака, триггер разрешени  счета, блок выделени  нулевого состо ни  и блок индикации, входы которого соединены с выходами реверсивного счетчика и входами блока выделени  нулевого состо ни , пр мой выход которого соединен с управл ющим входом триггера знака, пр мой и инверсный выходы которого соединены с управл ю1цими входами коммутатора входов, первый и второй информационные входы которого соединены соответственно с инверсными выходами первого и второго формирователей, пр мые выходы которых соединены соответственно с первым и вторым информационными входами триггера знака, перва  и втора  входные шины соединены соответственно с входами первого и второго, формирователей, первый и второй выходы коммутатора входов соединены соответственно с шрвым и вторым информационными вхо, МИ блока ключей, выходы которого соединены соответственно с тактовыми входами сложени  и вычитани  реверсивного счетчика, вход установки в О которого соединен с входом установки в О триггера разрешени  счета и с шиной сброса, отличающеес  тем, что, сл с целью повышени  достоверности функционировани , в него введены элемент ИЛИ-НЕ и элемент ИЛИ, первый, второй входы и выход которого соединены соответственно с пр мым выходом триггера разрешени  счета, с инверсным выходом блока выделени  нулевого состо ни  и входом управлени  блока ключей, информационные входы которого соединены с входами элемента ИЖ-НЕ, tc сл выход которого соединен с тактовым входом триггера разрешени  счета, информационный вход которого соединен с пр мым выходом блока выделени  нулево о состо ни .

Description

Изобретение относитс  к импульсно технике и может быть использовано в вычислительных и измерительных устро ствах. Известен реверсивный счетчик импу сов, содержащий последовательно соед ненные счетные разр ды, выходы которых соединены с соответствующими вхо дами устройства индикации и схемы вы делени  нулевого состо ни  всех разр дов, триггер знака, управл ющий вход которого соединен с выходами устройства выделени  нулевого состо ни , а выходы подключены к управл ющим входам коммутатора входов lj . Однако данное устройство обладает недостаточной надежностью. I Известно также реверсивное счетно устройство, содержащее реверсивный счетчик, две входные шины, шину сбро са, два формировател , коммутатор входов, блок ключей, триггер знака, триггер разрешени  счета, блок выделени  нулевого состо ни  и блок инди кации, входы которого соединены с выходами реверсивного счетчика и входами блока выделени  нулевого состо ни , пр мой выход которого соединен с управл ющим входом триггера знака, пр мой и инверсивный выходы которого соединены с управл ющими входами коммутатора входов, первый и второй информационные входы которого соединены соответственно с инверсными выходами первого и второго формирователей , пр мые выходы которых соединены соответственно с первым и вторым информационными входами триггера знака, перва  и втора  входные шины соединены соответственно с входами первого и второго формирователей , первый и второй выходы коммутатора входов соединены соответственно с первым и вторым информационными входами блока ключей, выходы которого соединены соответственно с тактовыми входами сложени  и вычитани  реверсивного счетчика, вход установки в ноль которого соединен с входом установки в ноль триггера разрешени  счета и с шиной сброса, инверсные выходы формирователей соединены с входами элемента задержки, выход которого соединен с тактовым входом триггера разрешени  счета, пр мой выход и информационный вход которого соединены соответственно С входом управлени  блока ключей и с инверсны выходом блока выделени  нулевого состо ни  2 . Heдoctaткoм известного устройства  вл етс  недостаточна  достоверность функционировани , так как достоверность функционировани  устройства зависит от изменени  внешних условий работы и от точности выбора параметров электронных элементов устройства, параметров RC-цепи в элементе задержки , поскольку величина задержки импульса в элементе задержки должна превышать врем  переходных процессов в триггере знака и коммутаторе входов , но не должна превьппать минимального времени между двум  соседними импульсами, поступающими по входным шинам. Целью изобретени   вл етс  повышение достоверности функционировани  реверсивного счетного устройства. Дл  достижени  поставленной цели в реверсивное счетное устройство, содержащее реверсивный счетчик, две входные шины, шину сброса, два формировател , коммутатор входов, блок ключей, триггер знака, триггер разрешени  счета, блок вьщелени  нулевого состо ни  и блок индикации5 входы которого соединены с выходами реверсивного счетчика и входами блока вьщелени  нулевого состо ни , пр мой выход которого соединен с управл ющим входом триггера знака, пр мой и инверсный выходы которого соединены с управл ющими входами коммутатора входов , первый и второй информационные входы которого соединены соответственно с инверсными выходами первого и второго формирователей, пр мые выходы которых соединены соответственно с первым и вторым информационными входами триггера знака, перва  и втора  входные шины соединены соответственно с входами первого и второго формирователей, первый и второй выходы коммутатора входов соединены соответственно с первым и вторьм информационными входами блока ключей, выходы которого соединены соответственно с тактовыми входами сложени  и вычитани  реверсивного счетчика, вход установки в О которого соединен с входом установки в О триггера разрешени  счета и с шиной сброса, введены элемент ИЛИ-НЕ и элемент ИЛИ, первьЕЙ, вторе i входы и выход которого соединен соответственно с пркмьш выходом триггера разрешени  счета, с инверсным выходом блока вьщелени  нулевого состо ни  с входом управлени блока ключей, информационные входы к торого соединены с входами элемента ИЛИ-НЕ, выход которого соединен с та товым входом триггера разрешени  сче та, информационный вход которого соединен с пр мым выходом блока выделе ни  нулевого состо ни . На чертеже приведена блок-схема реверсивного счетчика устройства. На чертеже обозначено: формирователи 1 и 2, триггер 3 знака, коммутатор 4 входов, блок 5 ключей, элемент ИЛИ-НЕ 6, триггер 7 разрешени  счета, элемент ИЛИ 8, реверсивный сч чик 9, блок 10 индикации, блок 11 вы делени  нулевого состо ни , входные шины 12 и 13 и шина 14 сброса. Входы блока 10 индикации соединены с вьгходами реверсивного счетчика и входами блока 11 выделени  нулевог состо ни , пр мой выход которого соединен с управл ющим входом триггера 3 знака, пр мой и инверсный выходы которого соединены с управл ющими входами коммутатора 4 входов, первый и второй информационные входы которо го соединены соответственно с инверс ными выходами первого 1 и второго 2 формирователей, пр мые выходы которы соединены соответственно с первым и вторым информационными входами три гера 3 знака, перва  12 и втора  13 входные шины соединены соответственно с входами первого 1 и второго 2 формирователей., первый и второй инфо мационные выходы коммутатора А входо соединены соответственно с первым и вторым информационными входами бло ка 5 ключей, выходы которого соедине ны соответственно с тактовыми входами сложени  и вычитани  реверсивного счетчика 9, вход установки в О кот рого соединен с входом установки в О триггера 7 разрешени  счета и с шиной 14 сброса, первый, второй входы и выход элемента ИЛИ 8 соединены соответственно с пр мым выходом триггера 7 разрешени  счета, с инверсным выходом блока 11 выделени  нулевого состо ни  и с входом управлени  блока 5 ключей, информационные входы которого соединены с входами элементаИЛИ-НЕ 6, выход которого соединен с тактовым входом триггера 7 разрешени  счета, информа ционный вход которого соединен с пр  мым выходом блока 11 выделени  нулевого состо ни , дополнительный вход блока 10 индикации соединен с дополнительным выходом триггера 3 знака. Устройство работает следующим образом . В начале работы передйим фронтом сигнала Сброс по шине 14 происходит установка в нулевое состо ние всех разр дов счетчика 9 и триггера 7 разрешени  счета. При этом пр мой выход блока 11 выделени  нулевого состо ни  всех счетных разр дов становитс  равным логической 1, что соответствует по влению высокого потенциала на управл ющем входе триггера 3 знака и на информационном (Д) входе триг- гера 7 разрешени  счета. Состо ние триггера 3 знака при этом не мен етс , так как он реагирует только на входные информационные сигналы при наличии высокого потенциала на входе управлени  . Устройство работает от инверсных входных импульсов. Первый входной импульс, поступивший, например, по шине 12 (сложени ) отрицательным перепадом , т.е. передним фронтом импульса , запускает формирователь 1, который калибрует длительность выходного импульса, не завис щую от длительности входного. Импульс с пр мого выхода формировател  1 поступает на вход триггера 3 знака и передним фронтом устанавливает последний в соответствующее состо ние , при котором на первом выходе по вл етс  логическа  1, а на инверсном выходе логический О. Импульс с инверсного выхода формировател  1 поступает на коммутатор 4, при этом на одном из выходов коммутатора 4 по вл етс  ложный импульс, длительность которого равна времени переключени  триггера 3 знака и коммутатора 4. Но так как триггер 7 разрешени  счета находитс  в нулевом состо нии, то на выходах блока 5 ключей не по вл етс  ложный импульс. Входной импульс на входе счетчика 9 по вл етс  после срабатывани  триггера 7 разрешени  счета, осуществл емого по переднему фронту импульса на тактовом (С) входе триггера 7 разрешени  счета, поступающего с выхода элемента ИЛИ-НЕ 6. Задержка сигнала разрешени  на управл ющем входе блока 5 ключей определ етс  суммарным временем задержки сигнала на коммутаторе 4, элементах ИЛИ-НЕ 6, ИЛИ 8 и временем срабатыва ни  триггера 7 разрешени  счета и превышает длительность ложного импул са. После срабатывани  триггера разрешени  счета на управл ющем входе блока 5 ключей по вл етс  логическа  1. Ключи открываютс , пропуска  импульс и все предьщущие с первого выхода коммутатора 4. Положительный перепад, т.е. задний фронт, импульса по тактовому входу сложени  записывает в счетчик 9 1, при этом пр мой выход блока t1 выделени  нулевого состо ни  становитс  равным логическому О, соответственно инверсный выход блока 11 вьщелени  нулевого состо ни  будет равен логической 1. При подсчете следующего импульса по шине 12 триггер 7 разрешени  счета переходит в нулевое состо ние. Текущее состо ние счетчика 9 определ етс  разностью числа импульсов, поступивших на входы сложени  и вычитани  . Если число импульсов, поступивших на вход вычитани , оказываетс  равным числу импульсов, поступивших на вход сложени , то задним фронтом импульса по входу вычитани  счетчик 9 устанавливаетс  в ноль. При этом инверсный выход блока 11 вьщелени  нулевого состо ни  всех счетных разр дов ста1 706 нет равным нулю, закрыва  блок 5 ключей по управл ющему входу через элемент ИЛИ 8. Следующий импульс, поступивший по шине 13, устанавливает триггер 3 знака в соответс гвующее состо ние, при котором на пр мом выходе по вл етс  логический О, а на инверсном выходе логическа  1. Коммутатор 4 также принимает соответствующее состо ние. Ложный импульс, возникающий на выходе коммутатора 4, длительность которого равна времени переключени  триггера 3 знака и коммутатора 4, на выход блока 5 ключей и, соответственно, на вычитающий вход счетчика 9 не проходит , так как сигнал разрешени  задерживаетс  на врем  t в Последовательной цепи, содержащей коммутатор 4, элемент ИЛИ-НЕ 6, триггер 7 разрешени  счета, элемент ИЛИ 8. Через врем  13 блок 5 ключей открываетс  и импульс по вл етс  на входе сложени  счетчика 9, но знак при этом будет минус. Аналогично происходит подсчет импульсов в любую сторону от нулевого состо ни  счетчика. Описанное устройство повышает надежность работы реверсивного счетчика за счет исключени  возможности прохождени  ложных импульсов при смене знака на его входы и увеличивает достоверность функционировани  при сохранении высокого быстродействи .
T-JT
гт
Zb
/Т7 у
I
и
12
у г/г
/ Г7Г
Ц0

Claims (1)

  1. РЕВЕРСИВНОЕ СЧЕТНОЕ УСТРОЙСТВО, содержащее реверсивный счетчик, две входные шины, шину сброса, два формирователя, коммутатор входов, блок ключей, триггер знака, триггер разрешения счета, блок выделения нулевого состояния и блок индикации, входы которого соединены с выходами реверсивного счетчика и входами блока выделения нулевого состояния, прямой выход которого соединен с управляющим входом триггера знака, прямой и инверсный выходы которого соединены с управляющими входами коммутатора входов, первый и второй информационные входы которого соединены соответственно с инверсными выходами первого и второго формирователей, прямые вы ходы которых соединены соответственно с первым и вторым информационными входами триггера знака, первая и вторая входные шины соединены соответственно с входами первого и второго, формирователей, первый и второй выходы коммутатора входов соединены соответственно с лервым и вторым информационными вхо, ми блока ключей, выходы которого соединены соответственно с тактовыми входами сложения и вычитания реверсивного счетчика, вход установки в 0 которого соединен с входом установки в 0 триггера разрешения счета и с шиной сброс'а, отличающееся тем, что, с целью повышения достоверности функционирования, в него введены элемент ИЛИ-HE и элемент ИЛИ, первый, второй входы и выход которого соединены соответственно с прямым выходом триггера разрешения счета, с инверсным выходом блока выделения нулевого состояния и входом управления блока ключей, информационные входы которого соединены с входами элемента ИЛИ-НЕ, выход которого соединен с тактовым входом триггера разрешения счета, информационный вход которого соединен с прямым выходом блока выделения ' нулевого состояния.
    1 1112570 2
SU833601046A 1983-06-03 1983-06-03 Реверсивное счетное устройство SU1112570A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833601046A SU1112570A1 (ru) 1983-06-03 1983-06-03 Реверсивное счетное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833601046A SU1112570A1 (ru) 1983-06-03 1983-06-03 Реверсивное счетное устройство

Publications (1)

Publication Number Publication Date
SU1112570A1 true SU1112570A1 (ru) 1984-09-07

Family

ID=21066899

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833601046A SU1112570A1 (ru) 1983-06-03 1983-06-03 Реверсивное счетное устройство

Country Status (1)

Country Link
SU (1) SU1112570A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 537447, кл. Н 03 К 23/00, 1977. 2. Авторское свидетельство СССР № 1001483, кл. Н 03 К 23/00, 1982 (прототип). *

Similar Documents

Publication Publication Date Title
SU1112570A1 (ru) Реверсивное счетное устройство
SU1138944A1 (ru) @ -Разр дный счетчик с контролем
SU1109909A1 (ru) Устройство контрол
SU1001483A1 (ru) Реверсивный счетчик импульсов
SU1112569A1 (ru) Реверсивное счетное устройство
SU767753A1 (ru) Устройство дл сравнени чисел
SU966913A1 (ru) Устройство контрол
SU1070556A1 (ru) Устройство дл контрол последовательности импульсов
SU1208548A1 (ru) Устройство дл ввода информации
SU1492470A1 (ru) Мажоритарно-мультиплексорное устройство
SU1201839A1 (ru) Устройство обнаружени запросов прерывани высшего и низшего приоритетов
SU1728665A1 (ru) Устройство дл измерени временных интервалов
SU544121A1 (ru) Устройство контрол импульсных последовательностей
SU1378052A1 (ru) Устройство дл контрол работоспособности счетчика
SU1264206A1 (ru) Устройство коммутации дл систем многоканального контрол и управлени
SU1167727A1 (ru) Устройство дл контрол работы @ -разр дного счетчика
SU1368853A1 (ru) Устройство дл измерени интервалов времени
SU1555841A2 (ru) Устройство дл контрол серий импульсов
SU420129A1 (ru) Счетчик с предустановкой
SU1322223A1 (ru) Цифровой измеритель отношени временных интервалов
SU1151945A1 (ru) Устройство дл ввода информации
SU1076950A1 (ru) Регистр сдвига
SU1347182A1 (ru) Счетное устройство с контролем
SU717756A1 (ru) Устройство дл определени экстремального числа
SU1277385A1 (ru) Г-триггер