SU1112567A2 - Мажоритарное устройство - Google Patents

Мажоритарное устройство Download PDF

Info

Publication number
SU1112567A2
SU1112567A2 SU833580031A SU3580031A SU1112567A2 SU 1112567 A2 SU1112567 A2 SU 1112567A2 SU 833580031 A SU833580031 A SU 833580031A SU 3580031 A SU3580031 A SU 3580031A SU 1112567 A2 SU1112567 A2 SU 1112567A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
elements
input
inputs
control
Prior art date
Application number
SU833580031A
Other languages
English (en)
Inventor
Владимир Львович Гайдуков
Валерий Александрович Дементьев
Адий Георгиевич Крупнов
Олег Александрович Романюха
Original Assignee
Gajdukov Vladimir L
Dementev Valerij A
Krupnov Adij G
Romanyukha Oleg A
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Gajdukov Vladimir L, Dementev Valerij A, Krupnov Adij G, Romanyukha Oleg A filed Critical Gajdukov Vladimir L
Priority to SU833580031A priority Critical patent/SU1112567A2/ru
Application granted granted Critical
Publication of SU1112567A2 publication Critical patent/SU1112567A2/ru

Links

Landscapes

  • Safety Devices In Control Systems (AREA)
  • Hardware Redundancy (AREA)

Abstract

МАЖОРИТАРНОЕ УСТРОЙСТВО по авт. св. № 892732, отличающеес  тем, что, с целью повышени  надежности восстановлени  информации, в него дополнительно в каждый канал введены два логических элемента неравнозначности, причем один вход первого дополнительного элемента неравнозначности подключен к выходу резервируемого блока, другой вход - к выходу мажоритарного устройства, а выход к одному Т входов второго дополнительноп элемента неравнозначности , другой вход которого подключенк выходу элемента контрол , а выход - к входу резервируемого блока . (Л

Description

1 Изобретение относитс  к иктульТ ной технике и может быть использовано при синтезе устройств автоматического управлени  повьпиенной надежности. По основному авт. св. № 892732, известно мажоритарное устройство, содержащее в каждом канале резерви руемый блок, выход которого соединен с элементом контрол , и мажоритарный элемент. Кроме того, устройство содержит в каждом канале логический элемент неравнозначности , первый вход которого подключен к выходу резервируемого блока, вто рой вход к выходу элемента контрол , а выход - к соответствуюгцим входам мажоритарного элемента lj . Недостатком известного устройст ва  вл етс  его  изка  надежность восстановлени  информации, обуслов ленна  невозможностью определени  момента ложного срабатывани  элементов контрол , что может привести к по влению ложной информации на вьгходе устройства. Цель изобретени  - повышение на дежности восстановлени  информации . Указанна  цель достигаетс  тем, что в мажоритарное устройство, содержащее в каждом канале резервируемый блок, выход которого соединен с элементом контрол , и мажоритарный элемент, а также содержащее в каждом канале логический эле мент неравнозначности, первый вход которого подключен к выходу резервируемого блокаJ второй вход к выходу элемента контрол  а выход к соответствующим входам мажоритар ного элемента, дополнительно в каж дый канал введены два логических элемента неравнозначности, причем один вход первого дополнительного элемента неравнозначности подключе к выходу резервируемого блока, дру гой вход - к выходу мажоритарного устройства, а выход - к одному из входов второго дополнительного элемента неравнозначности, другой вход которого подключен к выходу элемента контрол , а выход - к вхо ду резервируемого блока. На чертеже изображена схема пре лагаемого устройства. Устройство содержит резервируем блоки 1-3, элементы 4-6 контрол . 7 логические элементы неравнозначности 7-9, логические злементы И 10-12, логический элемент ИЛИ 13, дополнительные логические элементы неравнозначности - 14-19. Выход каждого элемента контрол  подключен к соответствующим элементам неравнозначности , а вход - к резервируемому блоку. Логические элементы неравнозначности 14 и 17 принадлежат первому каналу, злементы 15и 18 - второму каналу, элементы 16и 19 - третьему каналу. Логические элементы И 10-12 и логический элемент ИЛИ 13 образуют мажоритарный элемент. Устройство работает следующим образом. Б исходном состо нии, когда резервируемые блоки 1-3 исправны, на выходах элементов 4-6 контрол  устанавливаетс  нулевой сигнал, свидетельствующий об отсутствии ошибки в каналах. Логические элементы неравнозначности 7-9 пропускают выходные сигналы с резервируемых блоков 1-3 на входы мажоритарного элемента, на выходах первых дополнительных элементов неравнозначности 14-16 и на выходах вторых дополнительных элементов неравнозначности устанавливаетс  нулевой сигнал . В случае одновременного по апени  ошибки сразу в двух каналах элементы контрол  этих каналов обнаруживают ошибку и на их выходах устанавливаютс  единичные сигналы, которые, поступа  на входы соответствуюпшх логических элементов неравнозначности , инвертируют входной ошибочный сигнал. Таким образом, на входах мажоритарного элемента устанавливаютс  правильные сигналы . На выходах соответствующих первых дополнительных элементов неравнозначности по вл етс  единичный сигнал. Таким образом, на выходах соответствующих вторых дополнительных элементов устанавливаетс  нулевой сигнал, так как на каждый вход приход т единичные сигналы (один с выхода элемента контрол , другой - с выхода дополнительного элемента неравнозначности), эти сигналы поступают на входы резервируемых блоков и несут информацию о правильной работе элементов контрол .
3
Например, при по влении ложного единичного сигнала на выходах резервируемых блоков 1 и 2 элементы 4 и 5 контрол  вырабатывают единичные сигналы, которые поступают на вторые входы элементов неравнозначности 7 и 8,. на первые входы которых поступают ложные единичные сигналы. На выходах элементов неранозначности 7 и 8 устанавливаетс  правильный нулевой сигнал. Таким образом, на выходе устройства устанавливаетс  правильный нулевой сигнал. Ложные единичные сигналы поступают также на входы элементов неравнозначности 14 и 15, на выходах которых по вл етс  единичный сигнал.
Единичные сигналы с элементов 4 и 5 контрол  поступают на входы элементов неравнозначности 17 и 18 а на другие их входы поступают единичные сигналы с выходов элементов неравнозначности 14 и 15. Таким образом, на выходах вторых дополнительных элементов неравнозначности 17 и 18 устанавливаетс  нулевой сигнал, свидетельствующий о правильной работе элементов А и 5 контрол , который поступает на входы резервируемых блоков 1 и 2.
В случае одновременного по влени  oшибкv сразу в дв-/х каналах и необнаружение одной из них соответствующим элементом контрол  (например, за счет его отказа) на входах мажоритарного элемента по вл етс  только один оимбочный сигнал , который исправл етс  мажоритарным элементом и на выходе устройства устанавливаетс  правильный сигнал. При этом на выходе соответствующего второго дополнительного элемента неравнозначности устанавливаетс  единичный сигнал, который поступает на вход резервируемого блока и несет информацию об оказе элемента контрол .
В случае ложного срабатывани  элемента контрол  на выходе соответствующего второго дополнительно125674
го элемента неравнозначности устанавливаетс  единичный сигнал, который поступает на вход соответствующего резервируемого блока, нес  информа5 щш об отказе элемента контрол .
В резервируемом блоке при по влении сигнала об отказе элемента контрол  провод тс  действи , исключающие дальнейшую работу отказавшего
10 элемента контрол  (например, прекращают выдачу информации на элементе контрол ).
Например, при ложном срабатывании элемента 4 контрол  на выходе
15 элемента неравнозначности 7 по вл етс  ошибочна  информаци . Однако на выходе устройства устанавливаетс  правильна  информаци  за счет исправлени  ошибочной информа20 ции мажоритарным элементом. На выходе первого дополнительного элемента неравнозначности 14 по вл етс  нулевой сигнал, так как на оба входа элемента поступает одинакова 
25 (правильна ) информаци . На выходе второго дополнительного элемента неравнозначности 17 устанавливаетс  единичный сигнал, так какна его входы поступают два разных сигнала:
30 единичный (ошибочный) поступает с выхода элемента 4 контрол  и нулевой сигнал - с выхода элемента неравнозначности 14.
Аналогично работает устройство (за счет симметричности схемы) и при по влении ошибок в других каналах R отказах элементов контрол .
Таким образом, предлагаемое устройство обеспечивает надежную
. работу при по влении ошибок сразу в двух из трех каналов и необнаружепии одной из них элементом контрол , вьщает информацию о состо нии элементов контрол  в резервируе мые блоки, котора  может быть использована дл  отключени  отказавших элементов контрол  или коррекции работы отказавших элементов контрол , что существенно повышает надежность восстановлени  информации .

Claims (1)

  1. МАЖОРИТАРНОЕ УСТРОЙСТВО по авт. св. № 892732, отличающееся тем, что, с целью повышения надежности восстановления информации, в него дополнительно в каждый канал введены два логических элемента неравнозначности, причем один вход первого дополнительного элемента неравнозначности подключен к выходу резервируемого блока, другой вход - к выходу мажоритарного устройства, а выход к одному г входов второго дополнительного lneMeHTa неравнозначности, другой вход которого подключен· к выходу элемента контроля, а выход - к входу резервируемого блока .
SU833580031A 1983-04-18 1983-04-18 Мажоритарное устройство SU1112567A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833580031A SU1112567A2 (ru) 1983-04-18 1983-04-18 Мажоритарное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833580031A SU1112567A2 (ru) 1983-04-18 1983-04-18 Мажоритарное устройство

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU892732 Addition

Publications (1)

Publication Number Publication Date
SU1112567A2 true SU1112567A2 (ru) 1984-09-07

Family

ID=21059356

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833580031A SU1112567A2 (ru) 1983-04-18 1983-04-18 Мажоритарное устройство

Country Status (1)

Country Link
SU (1) SU1112567A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 892732, кл. Н 03 К 19/23, 1981. *

Similar Documents

Publication Publication Date Title
US4048446A (en) Data transmission system
US4279034A (en) Digital communication system fault isolation circuit
JPS60203034A (ja) 車両の情報伝送装置
SU1112567A2 (ru) Мажоритарное устройство
US3944975A (en) Signal checking system
JPH0454411B2 (ru)
SU892732A1 (ru) Мажоритарное устройство
SU991613A2 (ru) Мажоритарное устройство
SU1156273A1 (ru) Трехканальна резервированна вычислительна система
SU1094151A1 (ru) Мажоритарное устройство
SU991628A1 (ru) Многоканальное резервированное устройство
SU1018255A1 (ru) Трехканальное восстанавливающее резервированное логическое устройство
SU424120A1 (ru) Устройство для контроля дублированных систем управления
SU881682A1 (ru) Дублированное устройство
SU970700A2 (ru) Логическое резервированное устройство
SU1173553A2 (ru) Резервированный счетчик
SU519863A1 (ru) Трехканальное мажоритарное резервированное логическое устройство
SU1027827A2 (ru) Многоканальное восстанавливающее логическое устройство
SU1394431A1 (ru) Многоканальное восстанавливающее устройство
SU642889A1 (ru) Устройство дл мажоритарного выбора сигналов
SU1125628A1 (ru) Устройство дл обнаружени сбоев синхронизируемых дискретных блоков
SU978352A1 (ru) Многоканальное восстанавливающее логическое устройство
SU1764202A1 (ru) Трехканальное мажоритарно-резервированное устройство
SU618875A1 (ru) Трехканальное резервированное устройство
SU642709A2 (ru) Мажоритарно-резервированное устройство