SU1105943A1 - Аналоговое запоминающее устройство - Google Patents

Аналоговое запоминающее устройство Download PDF

Info

Publication number
SU1105943A1
SU1105943A1 SU833556638A SU3556638A SU1105943A1 SU 1105943 A1 SU1105943 A1 SU 1105943A1 SU 833556638 A SU833556638 A SU 833556638A SU 3556638 A SU3556638 A SU 3556638A SU 1105943 A1 SU1105943 A1 SU 1105943A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
voltage
output
key
capacitor
Prior art date
Application number
SU833556638A
Other languages
English (en)
Inventor
Сергей Алексеевич Курицын
Александр Сергеевич Мещеряков
Марат Курбанбаевич Халикеев
Владимир Филиппович Матюхин
Original Assignee
Предприятие П/Я А-7731
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7731 filed Critical Предприятие П/Я А-7731
Priority to SU833556638A priority Critical patent/SU1105943A1/ru
Application granted granted Critical
Publication of SU1105943A1 publication Critical patent/SU1105943A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Abstract

АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО , содержащее накопительные элементы иа йервом и втором конденсаторах , первые обкладки которых соединены с первым входом усилител , первый ключ, первый вход которого  вл етс  информационным входом устройства , выход первого ключа соединен с первым входом усилител , второй вход первого ключа  вл етс  управл ющим входом устройства, и ши . ны питани , отличающеес  I тем, что, с целью повышени  точнос ти устройства и расширени  диапазона запоминаемых найр жений, в него введены преобразователь напр жениейапр жение , пиковый детектор, дифференцирующа  цепочка и второй ключ, первый вход которого соединен с выходом дифференцирующей цепочки, входы которой соединены соответственно с вторым входом первого ключа и с первой шиной питани , выход второго ключа соединен второй обкладкой первого конденсатора и с первой Ш1ной питани , второй вход второго ключ соединен с выходом пикового детектора и с второй обкладкой второго конденсатора , второй вход усил1уел  соединен с первыми входами преобразовател  напр жение-напр жение, п койого детектора и с первой шиной питани , выход усилител  соединен с вторым входом преобразовател  напр жение-напр жение и  вл етс  выходом устройства, третий вход преобразовател  напр жение-напр жение соединен с третьим входом усилител  и с второй щиной питани , выход преСП образовател  .напр жение-напр жение со соединен с вторым входом пикового 4 детектора. О9

Description

Изобретение относитс  к вычислительной технике и может быть исполь зовано дл  хранени  аналоговой инфо мации в системах автоматики и кибер нетики, в частности, в робототехнических системах. Известны устройства дл  запомина ни  электрического напр жени , основанные на коррекции величины запоминаемого напр жени  с помощью обрат ных св зей, состо щие из запоминающих элементов, например конденсаторов и компенсирующих цепей, содержащих усилители и пассивные элементы 1 3 и 23 . Недостатком этих устройств  вл ет сй мальй диапазон запоминаемых напр жений . Наиболее близким к предлагаемому по технической сущности  вл етс  устройство дл  запоминани  электрического напр жени , в котором точность запоминани  обеспечиваетс  введением пассивного двухполюсника, включенного между второй обкладкой накопительного Roндeнcatopa и выход усилител , вход которого подключен к второй обкладке накопительного конд сатора Сз 3. Недостаток известного устройства малый диапазон запоминаемых напр же ний, величина которого ограничивает с  величиной и.т /К, где (J пр жение питани  устройства; . К - ко фициейт усилени  усилител  компенсиру щей цепи.Точность запоминани  в этом устройстве увеличиваетс  с увеличение величины К, однако это приводит к уменьшению диапазона запоминаемых напр жений. Целью изобретени   вл етс  повышение точности и расширение диапазо на запоминаемых напр жений. Поставленна  цель достигаетс  тем, что аналоговое запоминающее ус ройство, содержащее накопительные элементы ни первом и втором конденсаторах , первые обкладки которых соединены с первым входом усилител , первый ключ, первый вход которо го  вл етс  информационным входом устройства, выход первого ключа сое динен с первым входом усилител , второй вход первого ключа  вл етс  управл ющим входом устройства, и шины питани , содержит преобразователь напр жение-напр жение, пиковый детектор, дифференцирующую цепо ку и второй ключ, первый вход которого соединен с выходом дифференцирутащей цепочки, входы которой соединены соответственно с вторым вхоДом первого ключа и с первой шиной питани , выход второго ключа соединен с второй обкладкой первого конденсатора и с первой шиной питани , второй вход второго ключа соединен с выходом пикового детектора и с второй обкладкой второго конденсатора, второй вход усилител  соединен с первыми входами преобразовател  напр жениенапр жение , пикового детектора и с первой шиной питани , выход усилител  соединен с вторым преобразовател  напр жение-напр жение и  вл етс  выходом устройства, третий вход преобразовател  напр жение-напр -жение соединен с третьим входом усилител  и с второй шиной питани , выход преобразовател  напр жениенапр жение соединен с вторьм входом пикового детектора. На чертеже йриведена функциональна  схема предложенного устройства. Устройство содержит дифференцирующую цепочку 1, накопительные элементы на конденсаторах 2 и 3, усилитель 4, преобразователь 5 напр жениенапр жение , пиковый детектор 6, ключи 7 и 8, шины 9 и 10 питани . Преобразователь 5 содержит конденсатор 11, резисторы 12 и 13, транзистор 14, которые образуют генератор импульсов , резисторы 15 и 16, транзистор 17 и трансформатор 18, пиковый детектор выполнен на диоде 19 и конденсаторе 20, дифференцирующа  цепочка выполнена на резисторе 21 и конденсаторе 22. Аналоговое запоминающее устройство работает следзпющнм образом. После подачи напр жени  на шины 9 и 10 питани  начинает работать генератор на транзисторе 14, конденсатор 2 разр жен, на выходе повторител  4 и пикового детектора 6 отсутствует напр жение, конденсатор 3 разр жен. На вход (вх,1) устройства подаетс  запоминаемое напр жение. После подачи на управл ющий вход (вх.2) устройства положительного импульса открываетс  ключ 7 и запоминаемое напр жение поступает на конденсатор 2, на выходе повторител  4 устанавливаетс  напр жение, равное г1апр жению, подаваемому на вход (вх.1) устройства. С выхода повторител  4 запоминаемое напр жение поступает на вход преобразовател  5. Транзистор 17, работа  в режиме ключ преобразует посто нное напр жение, поступающее в его коллекторную цепь, в импульсное напр жение которое с первичной обмотки трансформатора 18 с коэффициентом трансформации, равном двум, поступает в его вторичную обмотку. На выходе пикового детектора 6 (на конденсаторе 20) устанавливаетс  удвоенное напр жение по отношению к запоминаемому (, поэтоь1у конденсатор 3, подключенный к точке соединени  конденсатора 2 и выхода ключа 7, зар жаетс  до напр жени , равного запоминаемому. Конденсаторы 2 и 3 выполнены идентич ными (по единой интегральной технологии в одном корпусе) и имеют одинаковые токи утечек. Уменьшение напр жени  на конденсаторе 2 за счет его тока утечек J зап компеиСИруетс  зар дом от тока утечек конденсатора 3 JVJT кол J как суммарный ток утечек o6oK3i конденсаторов 3 и 2 равен нулю ( -ут э«п т кон Стабильность выходного пиково о детектора 6 обеспечиваетс  зар дом конденсатора 20 до напр жени  2 U join через диод 19 от импульсов генератор на транзисторе 14, преобразующего выходное напр жение повторител  4 (УЗЙП) в имйульсное, по амплитуде равное 2Ujg,-r . При повторном запоминании входного напр жени , подава мого на вход (вх.1) устройства, на его управл ющий вход поступает поло жительный импульс и ключ 7 открываетс  и на конденсаторах 2 и 3 устанавливаетс  напр жение U , . П ложительный импульс с выхода цепочки 1 открывает ключ 8 и разр жает к 34 денсатор 20..Это необходимо дл  обеспечени  его последующего зар да через диод 19 до напр жени , равного входному, если предьщущее входное напр жение было больше. Диапазон зaпoминaeмь x напр жений данного устройства ограничен только напр жением питани  -U.,.,-. (на выходе преобразовател  .5 максимальное напр жение - ), что в несколько раз превосходит диапазон запоминаемых напр жений аналогичных устройств (и„ /К, где К 1, при сохранении высокой точности). Таким образом, запоминаемое напр жение преобразуетс  в импульсное, затем с выхода пикового детектора 6 удвоенное напр жение подаетс  через конденсатор 3, идентичный конденсатору 2, на конденсатор 2. При этом величина запоминаемого Напр жени  зависит только от напр жени  питани , а точность запоминани  обеспечиваетс  компенсацией токов утечек конденсатора 2 за счет его подзар да током утечек конденсатора 3. Так, например, диапазон запоминаемых напр жений у аналогичных устройств при К 10 и и, 27 В находитс  в диапазоне О - 2,7 В. В данном устройстве диапазон запоминаемых напр жений при U, 27 В лежит в пределах О - 27 В, что на пор док Bbmie. Данное устройство обеспечивает повышение точности и расширение диапазона запоминаемых напр жений и за счет этого делает возможным широкое использование данного аналогового запоминающего устройства в системах автоматики и кибернетики.

Claims (1)

  1. АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО, содержащее накопительные элементы на Первом и втором конденсаторах, первые обкладки которых соединены с первым входам усилителя, первый ключ, первый вход которого является информационным входом устройства, выход первого ключа соединен с первым входом усилителя, второй вход первого ключа является управляющим Входом устройства, и ши- . . ны питания, отличающееся t тем, что, с целью повышения точнос• ти устройства и расширения диапазона запоминаемых напряжений, в него · введены преобразователь напряжениенапряжение, пиковый детектор, дифференцирующая цепочка и второй ключ, первый вход которого соединен с выходом дифференцирующей цепочки, входы которой соединены соответственно с вторым входом первого ключа и с первой шиной питания, выход второго ключа соединен второй обкладкой первого конденсатора и с первой шиной питания, второй вход второго ключд соединен с выходом пикового детектора и с второй обкладкой второго конденсатора, второй вход усшпуеля соединен с первыми входами преобра- § зователя напряжение-напряжение, пикового детектора и с первой шиной питания, выход усилителя соединен с вторым входом преобразователя напряжение-напряжение и является выходом устройства, третий вход преобразователя напряжение-напряжение соединен с третьим входом усилителя и с второй шиной питания, выход преобразователя .напряжение-напряжение соединен с вторым входом пикового детектора.
    J „„1105943
SU833556638A 1983-02-24 1983-02-24 Аналоговое запоминающее устройство SU1105943A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833556638A SU1105943A1 (ru) 1983-02-24 1983-02-24 Аналоговое запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833556638A SU1105943A1 (ru) 1983-02-24 1983-02-24 Аналоговое запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1105943A1 true SU1105943A1 (ru) 1984-07-30

Family

ID=21051103

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833556638A SU1105943A1 (ru) 1983-02-24 1983-02-24 Аналоговое запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1105943A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское бвидетельство СССР № 427391, кл. G 11 С 27/00, 1974. 2.Авторское свидетельство СССР № 452859, кл. G 11 С 27/00, 1975. 3.Авторское свидетельство СССР № 510751, кл. G 11 С 27/00, 1976 (npoTotHn). *

Similar Documents

Publication Publication Date Title
US5359279A (en) Pulsed electrical energy power supply
JPS5936147Y2 (ja) コンデンサ充電装置
US3590361A (en) Dc to dc converter including switching device having its on and off times independently controlled by the line and load voltages, respectively
US4949030A (en) Isolated analog voltage sense circuit
GB1171953A (en) Improvements in Static Invertor Control Circuits
SU1105943A1 (ru) Аналоговое запоминающее устройство
US3171986A (en) Passive analog holding circuit
US4734937A (en) Telephone installation
US3808511A (en) Load insensitive electrical device
JPH0213821B2 (ru)
SU1366989A1 (ru) Устройство управлени пъезодвигателем
SU1534632A1 (ru) Зар дно-пусковое устройство
SU1383284A1 (ru) Устройство сравнени
SU985829A1 (ru) Аналоговое запоминающее устройство
US4333140A (en) Pulse-controlled D-C converter with inductive load
SU824389A1 (ru) Инвертор
SU1653149A1 (ru) Компаратор напр жени
JP3886858B2 (ja) 電圧変動補償装置
SU1515255A1 (ru) Компенсатор реактивной мощности
SU1236557A1 (ru) Аналоговое запоминающее устройство
JPS5763931A (en) Inverting circut for reference voltage
SU817927A1 (ru) Преобразователь многофазного перемен-НОгО НАпР жЕНи B СТАбилизиРОВАННОЕпОСТО ННОЕ
SU686023A1 (ru) Регул тор дл зар да накопительного конденсатора
SU1035589A1 (ru) Стабилизированный преобразователь напр жени
SU1443157A1 (ru) Импульсное устройство сравнени