SU1236557A1 - Аналоговое запоминающее устройство - Google Patents

Аналоговое запоминающее устройство Download PDF

Info

Publication number
SU1236557A1
SU1236557A1 SU843705862A SU3705862A SU1236557A1 SU 1236557 A1 SU1236557 A1 SU 1236557A1 SU 843705862 A SU843705862 A SU 843705862A SU 3705862 A SU3705862 A SU 3705862A SU 1236557 A1 SU1236557 A1 SU 1236557A1
Authority
SU
USSR - Soviet Union
Prior art keywords
current
output
switch
input
diode
Prior art date
Application number
SU843705862A
Other languages
English (en)
Inventor
Юрий Васильевич Левочкин
Валентина Ивановна Левочкина
Original Assignee
Предприятие П/Я М-5783
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5783 filed Critical Предприятие П/Я М-5783
Priority to SU843705862A priority Critical patent/SU1236557A1/ru
Application granted granted Critical
Publication of SU1236557A1 publication Critical patent/SU1236557A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Abstract

Изобретение относитс  к вычислительной и контрольно-измерительной технике. Цель изобретени  - повышение быстродействи  аналогового запоминающего устройства . Устройство содержит две  чейки пам ти , кажда  из которых состоит из диодного мостового ключа, переключател  тока, трех генераторов тока и конденсатора. Особенностью  чеек пам ти  вл етс  возможность форсированного зар да конденсатора в них импульсным током генератора, превышающим его выходной ток в установившемс  режиме в р раз, где р - коэффициент усилени  по току транзистора в составе генератора тока. Однако форсированный зар д конденсатора в  чейке пам ти возможен лищь током одной пол рности, поэтому в устройстве используютс  две  чейки пам ти с разной пол рностью импульсного тока, причем с помощью компаратора и переключател  к выходу устройства подключаетс  та  чейка, в которой имел место форсированный зар д конденсатора. 1 ил. BblJlod N3 оо а сд ел

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  запоминани  выборочных значений напр жений аналогового сигнала.
Цель изобретени  - повышение быстродействи  аналогового запоминающего устройства .
На чертеже приведена функциональна  схема аналогового запоминающего устройства .
Устройство содержит первый диодный мостовой ключ 1, первый конденсатор 2 (накопительный элемент), первый повторитель 3 напр жени , первый 4 и второй 5 диоды (ограничительные элементы), источники 6 и 7 смещени , первый генератор 8 тока, первый коммутатор 9 тока, второй 10 и третий 11 генераторы тока, второй диодный мостовой ключ 12, второй конденсатор 13 (накопительный элемент), четвертый 14. п тый 15 и шестой 16 генераторы тока, второй переключатель 17 тока, второй повторитель 18 напр жени , третий 19 и четвертый 20 диоды (ограничительные элементы ), компаратор 21 и коммутатор 22.
Аналоговое запоминающее устройство работает следующим образом.
В исходном состо нии конденсаторы 2 и 13 зар жены до напр жений, при которых потенциалы обкладок, подключенных к выходу ключей 1 и 12 равны нулю. Равны нулю напр жени  и на выходах повторителей 3 и 18 напр жений. Выходные токи генераторов 11 и 16 тока выбираютс  равными сумме токов на выходе генераторов 8 и 10, 14 и 15 соответственно.
В режим выборки устройство переводитс  подачей парафазных перепадов напр жени  па управл ющие входы переключателей 9 и 17 тока, при которых верхний, из показанных (на чертеже) транзисторов, в переключателе 9 тока и нижний в переключателе 17 тока, закрываютс , а противоположные транзисторы открываютс .
Одновременно с моментом перехода устройства в режим выборки на управл ющий вход компаратора 21 подаетс  импульс стробировани , по которому компаратор устанавливаетс  в состо ние, определ емое соотношением напр жений на его первом и втором входах. При этом при положительном напр жении входного сигнала относительно напр жени  на выходе повторител  3 напр жени  компаратор устанавливаетс  в состо ние , при котором выход устройства подключаетс  к повторителю 3 напр жени , а при отрицательном напр жении входного сигнала относительно напр жени  па выходе повторител  3 напр жени  выход устройства подключаетс  к вылоду повторител  18 напр жени .
Когда производитс  запоминание входного сигнала положительной пол рности, а начальный момент времени ток генератора 11 тока обеспечиваетс  выходным током 10
генератора и током, протекающим от источника входного сигнала через диод диодного мостового ключа 1. Диоды 4 и 5 в режиме выборки закрыты. Конденсатор 2 оказыва- етс  включенным через открытый диод мостового ключа 1 между коллектором и эми- тером выходного транзистора в генераторе 8 тока и начинает разр жатьс  через этот транзистор импульсным током, превышающим выходной ток генератора 8 в установив- шемс  режиме в р раз, где р - коэффициент усилени  транзистора по току.
Конденсатор 13 при этом зар жаетс  током, определ емым разностью токов генераторов 16 и 15 в установившемс  режиме,.
При достижении равенства напр жений на входе и выходе ключа 1 ток через конденсатор 2 спадает до нул  и выходной ток генератора 8 уменьшаетс  до значени , соответствующего установившемус  значению, т.е. становитс  равным току на выходе
генератора 10. При этом выходной ток генератора 8, протека  симметрично через плечи диодного мостового ключа 1, складываетс  с выходным током генератора 10 и образует ток генератора 11.
В режиме хранени  выходной ток генератора 11 протекает через верхний транзистор переключател  9 тока, причем его половину составл ет выходной ток генератора 8, а другую половину - ток через диод 4. Диод 5 в режиме хранени  так же открыт и через него протекает ток с выхода генератора 10. При этом напр жение на первом и втором выходе переключател  тока 9 близко к +VcM и -VCM и диодный мостовой ключ 1 закрыт. Запомненное напр жение на конденсаторе 2 передаетс  через повторитель 3 напр жени  и коммутатор 22 на выходе устройства.
При запоминании напр жений отрицательной пол рности работа устройства аналогична рассмотренной за исключением того , что импульсный режим изменени  выходного тока имеет место у транзистора в генераторе 15 тока, а выход устройства с помощью коммутатора 21 подключен к выходу повторител  18 напр жени .
В отличие от известных аналоговых запоминающих устройств, использующих диодный мостовой ключ, предлагаемое устройство характеризуетс  более высоким быстродействием , поскольку зар д накопительных
конденсаторов в нем осуществл етс  импульсными токами, величина которых может быть выбрана в несколько раз больше максимального посто нного тока через транзистор, в то врем  как в известных устройствах выходные токи генераторов тока  вл ютс 
посто нными. При этом так же как и известные устройства предлагаемое позвол ет запоминать входные напр жени  произвольной пол рности.

Claims (1)

  1. Формула изобретени 
    Аналоговое запоминающее устройство, содержащее первый диодный мостовой ключ, вход которого  вл етс  входом устройства, первый накопительный элемент на первом конденсаторе, одна обкладка которого соединена с выходом первого диодного мостового ключа и входом первого повторител  напр жени , первый и второй ограничительные элементы на первом и втором диодах, анод первого и катод второго диодов подключены соответственно к источнику отрицательного и положительного напр жений, катод первого диода соединен с первым управл ющим входом первого диодного мостового ключа, выходом первого генератора тока и первым выходом первого переключател  тока, анод второго диода соединен с вторым управл ющим входом первого диодного мостового ключа, выходом второго генератора тока и вторым выходом первого переключател  тока, вход которого соединен с выходом третьего генератора тока, от- личающеес  тем, что, с целью повыщени  быстродействи  устройства, в него введены второй диодный мостовой ключ, второй накопительный элемент на втором конденса- торе, четвертый, п тый и щестой генераторы тока, второй переключатель тока, второй повторитель напр жени , третий и четвертый ограничительные элементы на третьем и четвертом диодах, компаратор и коммутатор , выход которого  вл етс  выходом устройства , управл ющий вход соединен с выходом компаратора, первый и второй входы соединены соответственно с выходом первого и второго повторителей напр жени , вход первого диодного мостового ключа соединен с входом второго диодного- мостового ключа и первым входом компаратора, второй вход которого соединен с выходом первого повторител  напр жени , анод третьего и катод четвертого диодов подключены соответственно к источнику отрицательного и положительного напр жений, катод третьего диода соединен с первым управл ющим входом второго диодного мостового ключа, выходом четвертого генератора тока и первым выходом второго переключател  тока, анод четвертого диода соединен с вторым управл ющим входом второго диодного мостового ключа, выходом п того генератора тока и вторым выходом второго переключател  тока, вход которого соединен с выходом шестого генератора тока, друга  обкладка первого конденсатора соединена с управл ющим входом первого генератора тока, одна обкладка второго конденсатора соединена с выходом второго диодного мостового ключа, друга  обкладка - с управл ющим входом п того генератора тока.
SU843705862A 1984-01-05 1984-01-05 Аналоговое запоминающее устройство SU1236557A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843705862A SU1236557A1 (ru) 1984-01-05 1984-01-05 Аналоговое запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843705862A SU1236557A1 (ru) 1984-01-05 1984-01-05 Аналоговое запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1236557A1 true SU1236557A1 (ru) 1986-06-07

Family

ID=21105487

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843705862A SU1236557A1 (ru) 1984-01-05 1984-01-05 Аналоговое запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1236557A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 733030, кл. G 11 С 27/00, 1978. IEEE Trans, on Sommunications, Vol. Com.-22, 1974, № 7, p. 986-994, fig. 2. *

Similar Documents

Publication Publication Date Title
SU1236557A1 (ru) Аналоговое запоминающее устройство
SU1206838A1 (ru) Аналоговое запоминающее устройство
SU1203659A1 (ru) Стабилизированный преобразователь посто нного разнопол рного напр жени
SU1661838A1 (ru) Аналоговое запоминающее устройство
SU1233247A1 (ru) Преобразователь-стабилизатор
SU1105991A1 (ru) Стабилизированный понижающий преобразователь посто нного напр жени
SU781979A1 (ru) Устройство дл выборки и хранени аналоговых сигналов
SU1360454A1 (ru) Аналоговое запоминающее устройство
Kibe et al. Precise integrator for linear delta modulator
SU1388955A1 (ru) Устройство дл выборки и хранени информации
SU1610572A2 (ru) Мостовой транзисторный инвертор
SU1651218A1 (ru) Датчик тока нагрузки мостового инвертора
SU1051687A1 (ru) Тиристорный регул тор посто нного тока
SU1612325A1 (ru) Устройство выборки-хранени
SU692026A1 (ru) Источник питани посто нного напр жени
SU641638A1 (ru) Генератор линейно-измен ющегос напр жени
SU1672530A1 (ru) Аналоговое запоминающее устройство
SU1365132A1 (ru) Аналоговое запоминающее устройство
SU452072A1 (ru) Ключ
SU1041984A1 (ru) Преобразователь разности напр жений
SU1557630A2 (ru) Устройство дл ускоренного зар да аккумул торной батареи
SU634374A1 (ru) Аналоговое запоминающее устройство
SU1150631A1 (ru) Врем -импульсный квадратичный преобразователь
SU924755A1 (ru) Аналоговое запоминающее устройство
SU980187A1 (ru) Устройство задержки