SU1104574A1 - Устройство дл контрол неисправностей в цифровой системе св зи - Google Patents
Устройство дл контрол неисправностей в цифровой системе св зи Download PDFInfo
- Publication number
- SU1104574A1 SU1104574A1 SU833561712A SU3561712A SU1104574A1 SU 1104574 A1 SU1104574 A1 SU 1104574A1 SU 833561712 A SU833561712 A SU 833561712A SU 3561712 A SU3561712 A SU 3561712A SU 1104574 A1 SU1104574 A1 SU 1104574A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- counter
- switch
- inputs
- Prior art date
Links
Landscapes
- Testing Electric Properties And Detecting Electric Faults (AREA)
Abstract
УСТРОЙСТВО ДЛЯ КОНТРОЛЯ НЕИСПРАВНОСТЕЙ В ЦИФРОВОЙ СИСТЕМЕ СВЯЗИ, содержащее первый счетчик, выход которого подключен к входу дешифратора , первый выход которого подключен к входу первого коммутатора, второй счетчик и инц,нкатор,отличающеес тем, что, с целью расширени функциональных возможностей и повышени достоверности контрол , в него введены формирователь импульсов, второй коммутатор, третий счетчик, элемент запрета , элементы И, элементы ИЛИ, первые входы первых элементов ИЛИ подключены к соответствуюш ,им входам устройства, выходы подключены к соответствуюш,им входам первого коммутатора, выход которого подключен к первому входу второго коммутатора, первый выход которого подключен к первому входу элемента запрета, второй выход второго коммутатора подключен к первому входу второго счетчика, выход второго счетчика подключен к первому входу третьего счетчика , первый выход которого подключен к первому входу индикатора, и объединенным первым входам первого, второго и третьего элемента И, выход первого элемента И подключен к объединенным первым входам второго и третьего элемента ИЛИ, выход второго элемента ИЛИ подключен к первому входу первого счетчика, выхбд которого подключен к выходу устройства и второму входу индикатора, выход второго элемента И подключен к первому входу четвертого элемента ИЛИ, выход которого подключен к второму входу третьего счетчика, второй выход которого подключен к второму входу второго элемента ИЛИ, выход третьего элемента ИЛИ подключен к второму входу четвертого элемента ИЛИ и первому входу п того элемента ИЛИ, выход п того элеменi та ИЛИ подключен к первому входу четвертого элемента И, выход которого подключен (Л к объединенным вторым входам первых элементов ИЛИ, третий выход дешифратора подключен к входу формировател импульсов , второму входу второго коммутатора и второму входу третьего элемента И, выход третьего элемента И подключен к второму входу элемента запрета, выход которого подключен к второму входу первого счетчика и объединенным вторым входам второго эле4 мента И и п того элемента ИЛИ, четвертый выход дешифратора подключен к второму сл входу третьего элемента ИЛИ, первый, второй и третий выходы формировател импуль4 сов подключены соответственно к второму входу четвертого элемента И, третьему входу второго коммутатора, и второму входу первого элемента И.
Description
Изобретение относитс к контрольно-измерительной технике и может быть использовано в системах цифровой передачи сигналов св зи. Известно устройство контрол коммутатора , основанное на сравнении цифрового сигнала команды (стимулирующего сигнала) с заданным кодом. При несовпадении кодов формируетс сигнал «Не годен 1. Однако эта схема не предусматривает контрол частости по влени таких несовпадений , т.е. не обнаруживает недопустимого снижени достоверности работы контролируемого устройства. Известно устройство, содержащее блок подключени информационных каналов, на вход которого поступает цифрова информаци от источников информации, блок защиты , на вход которого поступают синхроимпульсы от источников информации, буферный регистр, в который записываетс информаци , прин та от блока подключени информации . Запись информации производитс при наличии синхроимпульсов на выходе блока защиты. Код, прин тый в буферный регистр, провер етс на достоверность с использованием контрол по модулю (например , контроль на четность). Блоки защиты и подключени информационных каналов управл ютс через дещифратор счетчиком номера канала. Счетчик сбоев подсчитывает зарегистрированные в блоке контрол по модулю ощибки. Блок управлени либо измен ет состо ние счетчика номера канала (если код от канала прощел аппаратурный контроль ) , либо не измен ет состо ние счетчика (если код от канала не прощел аппаратурный контроль). В последнем случае счетчик сбоев подсчитывает следующие один за другим сбои. После того, как код в счетчике сбоев станет равным порогу критери неисправности , счетчик выдает на блок управлени сигнал неисправности. Если сбоев нет - блок управлени сбрасывает счетчик сбоев и код с выхода блока подключени информационных каналов поступает на устройство обработки (например, ЭВМ). Введение аппаратурного контрол существенно повыщает достоверность передачи измерительной информации от источников этой информации и позвол ет вы вить неисправный источник цифровой информации. Аналогичный аппаратурный контроль может быть использован и дл контрол работоспособности функциональных блоков цифровой системы св зи, содержащей аналоговые, аналого-цифровые и цифровые блоки 2. Однако в известном устройстве дл контрол кодопреобразующих цифровых функциональных блоков необходимо подать от них на устройство контрол параллельный цифровой код, содержащий контрольный разр д дл проверки кода по модулю. Это приводит к больщому числу соединений функциональных блоков с устройством контрол , а следовательно, к снижению надежности контрол в целом. В известном устройстве аварии диагностируютс лищь по получении Q сбоев подр д, а не Q сбоев за определенный интервал времени , т.е. не обнаруживаетс недопустимое снижение достоверности работы цифровых блоков. Кроме того, нет возможности контролировать цифровые (задающие генераторы, формирователи специальных последовательностей импульсов, распределители импульсов и т.д.) и аналого-цифровые (аналогоцифровые преобразователи и цифроаналоговые преобразователи (АЦП и ЦАП) блоки, дл которых признаком работоспособности вл етс хот бы одно переключение 0-1 или 1-О цифрового информационного сигнала в контрольных точках блока за определенный интервал времени. В известном устройстве нет возможности контролировать аналоговые блоки, дл которых признаком работоспособности вл етс наличие в контрольных точках информационного аналогового сигнала, что отображаетс на контрольном выходе блока логическим уровнем «О (отсутствие сигнала «Г Кроме того, недостаточно учитываетс приоритетность контролируемых блоков. Действительно , при циклическом обходе контролируемых блоков в соответствии с их приоритетом при обнаружении неисправности канала блокируетс счетчик номера канала. Но одновременно может произойти выход из стро предыдущего по приоритету функционального блока, что известным устройством не обнаруживаетс . Цель изобретени - расширение функциональных возможностей и повышение достоверности контрол . Поставленна цель достигаетс тем, что в устройство, содержащее первый счетчик, выход которого подключен к входу дешифратора , первый выход которого подключен к входу первого коммутатора, второй счетчик и индикатор, введены формирователь импульсов , второй коммутатор, третий счетчик, элемент запрета, элементы И, элементы ИЛИ, первые входы первых элементов ИЛИ подключены к соответствующим входам устройства , выходы подключены к соответствующим входам первого коммутатора, выход которого подключен к первому входу второго коммутатора, первый выход которого подключен к первому входу элемента запрета, второй выход второго коммутатора подключен к первому входу второго счетчика, выход второго счетчика подключен к первому входу третьего счетчика, первый выход котог рого подключен к первому входу индикатора, и объединенным первым входам первого, второго и третьего элемента И, выход первого элемента И подключен к объединенным первым входам второго и третьего элемента ИЛИ, выход второго элемента ИЛИ подключен к первому входу первого счетчика , выход которого подключен к выходу устройства и второму входу индикатора, выход второго элемента И подключен к первому входу четвертого элемента ИЛИ, выход которого подключен к второму входу третьего счетчика, второй выход которого подключен к второму входу второго элемента ИЛИ, выход третьего элемента ИЛИ подключен к второму входу четвертого элемента ИЛИ и первому входу п того элемента ИЛИ, выход п того элемента ИЛИ подключен к второму входу второго счетчика, второй выход дешифратора подключен к первому входу четвертого элемента И, выход которого подключен к объединенным первым входам первых элементов ИЛИ, второй выход дешифратора подключен к входу формировател импульсов, второму входу второго коммутатора и второму входу третьего элемента И, выход третьего элемента И подключен к первому входу элемента запрета, выход которого подключен к второму входу первого счетчика и объединенным вторым входам второго элемента И и п того элемента ИЛИ, четвертый выход дешифратора подключен к второму входу третьего элемента ИЛИ, первый , второй и третий выходы формировател импульсов подключены соответственно к второму входу четвертого элемента И, третьему входу второго коммутатора, и второму входу первого элемента И.
Сушность изобретени заключаетс в расширении функциональных возможностей за счет:
-обнаружени недопустимого снижени достоверности работы цифровых блоков, а не только Q сбоев подр д (путем контрол числа импульсов ошибок за определенный интервал времени);
-контрол наличи информационных сигналов в цифровых и аналого-цифровых блоках (путем контрол наличии переключений О - 1 или 1 О за определенный интервал времени) и обеспечени ускоренной проверки этих блоков;
-контрол наличи логического уровн аварии (например «1) на-контрольном выходе аналогичных блоков и повышении достоверности контрол за счет обеспечени
-S - кратной проверки правильности, вы вленной в процессе циклического опроса номера отказавшегос блока с последующей его индикацией;
-автоматического прекращени индикации при восстановлении работоспособности контролируемого блока;
-периодической перепроверки номера отказавшего блока в процессе аварийной индикации с целью вы влени возможного отказа предыдущего по приоритету блока при контроле наличи переключений 1 - О или О
- периодической перепроверки номера отказавшего блока в процессе аварийной индикации с целью вы влени восстановлени блока или отказа предыдущего по приоритету блока при контроле числа импульсов ошибок.
На чертеже представлена структурна схема устройства.
Устройство содержит входные шины 1, элементы ИЛИ 2 входные, коммутаторы 3 и 4, элемент 5 запрета, счечик 6 номера канала , дешифратор 7, элемент ИЛИ 8 установки счетчика сбоев в ноль, счетчик 9 сбоев , элемент И 10, элемент ИЛИ И установки счетчика подтверждени аварии в ноль, счетчик 12 подтверждени аварии, элемент ИЛИ 13 установки счетчика номера канала в ноль, индикатор 14, элементы И 15 - 17, формирователь 18 импульсов, элемент ИЛИ 19, выходна шина 20.
Устройство работает следующим образом .
На N входные шины 1 поступают сигналы от контролируемых N информационных блоков, вход щих в состав цифровой системы св зи (например, оконечного преобразовательного оборудовани ). Причем по каждому из N входов возможно поступление одного из трех сообщений:
1)Логический уровень «1 (авари ), либо «О (норма), например, от стабилизатора напр жени и аналоговых блоков.
2)Цифровой информационный сигнал, который при нормальной работоспособности контролируемого блока должен содержать за контрольный интервал времени хот бы одно переключение или .
3)Цифровой сигнал ошибок (результат проверки кода в функциональном блоке по модулю), который при нормальной работоспособности контролируемого блока не должен содержать больше Q единичных посылок за контрольный интервал времени, где Q определ етс аварийным уровнем достоверности работы блока.
Подключение гo канала к схеме контрол осуществл етс коммутатором 3 подключени N информационных каналов, управл емой через дешифратор 7 счетчика 6 номера л емой через дешифратор 7 счетчика 6 номера канала. Номер контрольной точки подаетс от счетчика 6 на выходную щину 20 блока и затем к каждому контролируемому информационному блоку системы св зи. Таким образом, на вход f-ro канала устройства обнаружени неисправностей может поступать сигнал одной из трех указанных выше разновидностей с h контролируемых точек каждого информационного блока. При этом сначала производитс циклический опрос первых контрольных точек, затем вторых и т. д. В зависимости от вида ожидаемого сигнала, который заранее известен, дешифратор 7 номера канала формирует управл ющие сигналы на своих втором и третьем выходах, которые и перевод т схему контрол в нужный режим работы. Рассмотрим подробнее каждый из трех режимов работы . 1. На втором выходе дешифратора 7 формируетс логическа «1, на третьем - 0. Пусть на входную шину 1 и соответственно первый вход элемента ИЛИ 2 t-ro канала поступает логический «О, что способствует отсутствию аварии контролируемого блока. При этом импульс с частотой следовани fjOT формировател 18 через элементы И 17, ИЛИ 2 Е-го канала, коммутатор 3 подключени N информационных каналов, коммутатор 4, элемент ЗАПРЕТА 5 и элемент ИЛИ 8 поступает на вход «Установка в «О счетчика 9 сбоев, на основной вход которого от формировател 18 через коммутатор 4 поступают импульсы с частотой следовани f. Кроме того, импульс с частотой следовани f./ от элемента ЗАПРЕТА 5 поступает на вход счетчика 6. Первый же импульс этой последовательности устанавливает в нулевое состо ние счетчик 9 и переводит счетчик 6 каналов в следующее состо ние , обеспечива подключение к схеме контрол (1+1)-го канала. Если на входе ( Т+1)-го канала также ожидаетс поступление сообщени 1-го типа, то на втором и третьем выходе дешифратора 7 сохран ютс логические «1 и «О. Пусть на входную шину 1 и соответственно первый вход элемента ИЛИ 2(F+l)-ro канала поступает логическа «1, что соответствует аварии контролируемого блока. При этом импульсы с частотой следовани f от формировател 18 через элемент 17 проход т йа вход элемента ИЛИ 2(f+l)-ro канала . Прохождение их через элемент ИЛИ 2 запрещаетс логическим потенциалом «1 от контролируемого блока. Таким образом, указанные выше импульсы не попадают на вход Установка в «О счетчика 9 сбоев. На основной вход счетчика 9 продолжают поступать импульсы с частотой следовани f. По заполнению счетчика 9 сбоев счетчик 12 подтверждени аварии переводитс в состо ние 1 и устройство приступает к S-кратной проверке правильности вы вленного в процессе циклического опроса номера отказавшего блока. Рассмотрим этот процесс подробнее при S 3. Итак, пусть при первичной проверке сигнала по (Р4-1)-му входному каналу зарегистрирована авари . Счетчик 12 перешел в первое состо ние и через элемент ИЛИ 13 осуществл етс установка в нулевое состо ние счетчика 6 номера канала, и производитс повторный опрос каналов. Если снова диагностируетс авари , счетчик 12 переводитс в нулевое состо ние и процесс циклического опроса повтор етс третий раз. Если авари и на этот раз подтвердилась, счетчик 12 переводитс в третье состо ние и сигнал с его второго выхода подаетс на второй вход индикатора 14, разреша дешифрацию состо ни счетчика 6 и индикацию, например , наименовани блока и номера контрольной точки, где произошел отказ. Нулевой потенциал с третьего выхода дешифратора 7 запрещает прохождение логической «1 со второго выхода счетчика 12 через элемент И 16 на управл ющий вход элемента ЗАПРЕТА 5. При восстановлении работоспособности отказавшего блока первым же импульсом, прошедшим через коммутатор 3, коммутатор 4, элемента ЗАПРЕТА 5, счетчик 6 номера канала переводитс в (+2) состо ние . Одновременно через элемент ИЛИ 8 счетчик 9 сбоев устанавливаетс в «О, а через элементы И 10 и ИЛИ 11 счетчик 12 подтверждени аварии также устанавливаетс в «О. Необходимо отметить, что прохождение сигнала через элемент И 10 возможно лишь при полном заполнении счетчика 12 {логическа «1 на его втором выходе). 2. На втором и третьем выходе дешифратора 7 формируетс логический «О, Пусть на входную шину 1 и соответственно первый вход элемента ИЛИ 2 (t+2)-ro канала поступает информационный цифровой сигнал. На второй вход элемента ИЛИ 2 поступает логический «О со второго входа дешифратора 7 через элемент И 17. Информационный сигнал через элемент ИЛИ 2, коммутатор 3 подключени N информационных каналов, коммутатор 4, элемент ЗАПРЕТА 5, элемент ИЛИ 8 поступает на вход Установка в «О счетчика 9 сбоев, на основной вход которого от формировател 18 через коммутатор 4 поступают импульсы с частотой следовани f. Кроме того, инфор .мационный сигнал с выхода элемента ЗАПРЕТА 5 поступает на вход счетчика 6. Перва же двоична посылка, прин та от контролируемого блока, осуществл ет установку в нулевое состо ние счетчика 9 и переводит счетчик 6 в следующее состо ние, обеспечива подключение к схеме контрол ( t+3)-ro канала. Если на входе (f-b3)-ro канала также ожидаетс поступление сообщени 11-го типа ТО на втором и третьем выходе дешифратора 7 сохран етс логический «О. Пусть на выходе (Еч-З)-го канала информационный сигнал отсутствует, что вл етс признаком аварии. Тогда на входе счетчика 6 импульсы отсутствуют и он не мен ет свое состо ние , и, следовательно, (-|-3)-ый канал остаетс подключенным к схеме контрол . Сброс счетчика 9 также не производитс , и он осуществл ет счет импульсов, поступающих на его основной вход с частотой следовани f до полного заполнени . Таким образом , если за врем работы счетчика 9 не произошла установка его в ноль информационным сигналом, счетчик 9 заполн етс и счетчик 12 подтверждени аварии перейдет в первое состо ние. После этого устройство обнаружени неисправностей приступает к кратной проверке правильности вы вленного в процессе циклического опроса номера отказавшего блока. Процесс Sкратной проверки и индикации результатов контрол представлен в описании режима 1. С третьего выхода формировател 18 импульса управлени импульсы опроса с частотой повторени f4 min{fj, 3 через элементы И 15, ИЛИ 19, ИЛИ 8 осуществл ют установку в нулевое состо ние счетчика 9 непосредственно , а счетчика 12 через элемент ИЛИ 11. Это же импульс через элемент ИЛИ 13 устанавливает в нулевое состо ние счетчик 6, и затем осуществл етс повторный циклический опрос блоков. Тем самым обеспечиваетс периодическа перепроверка номера отказавшего блока с целью вьг влеси возможного отказа предыдущего по приоритету блока . Импульсы опроса проход т через элемент И 15 лишь при обнаружении аварии. 3. На втором выходе дешифратора 7 - логический «О, а на третье.м - логическа «I. Пусть на входную шину 1 и соответственно первый вход элемента ИЛИ 2, например, (-f4)-ro канала поступает цифровой сигнал ошибок, причем он содержит менее Q единичных посылок за контрольный интервал времени. Этот сигнал через элемент ИЛИ 2, на второй вход которого от дешифратора 7 через элемент И 17 поступает нулевой потенциал , коммутатор 3 подключении информационных каналов, коммутатор 4 поступает на основной вход счетчика 9 сбоев. На вход установки нул счетчика 9 поступают импульсы с частотой следовани fj от формировател 18 через коммутатор 4, элемент ЗАИРЕТА 5, элемент ИЛИ 8. Формирователь 18 начинает формировать импульсы с частотой следовани f (вместо fj) при возникновении логической «1 на третьем выходе деи ифратора. Период следовани этих .импульсов задает интервал времени контрол достоверности работы контролируемого блока. Поскольку сигнал ошибок содержит менее Q единичных посылок (емкость счетчика сбоев 9) за контрольный интервал времени, то счетчик 9 не успевает заполнитьс полностью и в конце контрольного интервала сбрасываетс в нулевое состо ние импульсом от формировател 18. Этим же им-, пульсом счетчики 9 каналов .мен ет свое состо ние на единицу, обеспечива подключение к схеме контрол (2+5)-го канала. Если на входе (Е+5) -го канала также ожидаетс поступление сообшени 111-го типа, то на втором выходе дешифратора 7 сохран етс логический «О, а на третьем - «1. Пусть на вход )-го канала поступает цифровой сигнал ошибок, содержащий Q и более единичных посылок за контрольный интервал времени. В этом случае счетчик 9 сбоев переполн етс и счетчик 12 подтверждени аварии перейдет в первое состо ние, и устройство переходит к S-кратной проверке правильности вы вленного в процессе циклического опроса но.мера отказавшего блока. Процесс S-кратной проверки представлен в описании режима I. После S-кратного подтверждени аварии сигнал управлени (логическа «1) со второго выхода счетчика 12 подаетс на второй вход индикатора 14. который дешифрирует состо ние счетчика 6 и высвечивает, например , название блока н номер контрольной точки, где произошел отказ. При этом единичный потенциал с третьего выхода дешифратора 7 разрешает прохождение логической «1 со второго выхода счетчика 12 через элемент И 16 на управл ющий вход элемента ЗАПРЕТА 5. Таким образом, запрещаетс прохождение и.мпульсов от фор.мировател 18 через коммутатор 4 и элемент З.ЛПРЕТА 5 как На вход счетчика б каналов, так и через элементы ИЛИ 8. И 10. ИЛИ I 1 на вход установки нул счетчиков 9 и 12. Счетчик б остаетс в (Е-5)-о.м состо нии, обеспечива устойчивую индикацию аварии. Сохран ют свое состо ние и счетчики 9 i 12. Периодическа перепроверка номера отказавшего блока с целью вы влени возможного его восстановлени или выхода из стро предыдущего по приоритету блока осу1цествл етс так же, как в режи.ме И, с помощью импульсов частоты j f.; fj|формировател 18 импульсов управлени . Расс.мотрим случай нормальной работьл контролируемых функциональных б.чоков. Предлагаемое устройство ос шеств.1 ет непрерь вный циклический опрос функциональных блоков в соответствии с их приоритетом. При этом в начале каждого цикла контрол на четвертом выходе дешифратора 7 формируетс импульс, осуществл ющий через эле.менты ИЛИ 19. ИЛИ 8 установку в нуль счетчика 9 и через элементы ИЛИ 19. ИЛИ 11 - счетчика 12. Тем исключаетс накопление информации в счетчиках 9 и 12 от цикла к ЦИКЛ}. Остановимс подробнее на выборе частот следовани импульсов, снимаемых с выходов фор.мировател 18 импульсов управлени . Частота следовани f (последовательность Nj) определ етс выбранным интервалом времени контрол достовер 1ости работы функциональных блоков (III режим работы ) . За период следовани импульсов этой последовательности происходит накопление импульсов ощибок в счетчике 9 сбоев. Например , дл цифровой телевизионной системы передачи (ЦТВСП), период следовани может быть равен длительности п/кадра ТВ развертки. Если за это врем счетчик 9 подсчитает Q и более и.мпульсов, то диагностируетс авари .
Частота следовани f (последовательность Ng) определ етс выбранным йнтег злом времени контрол информационных цифровых разр дов (II режим работы) и емкостью счетчика 9 сбоев. Дл , например, ЦТВСП интервал времени контрол может быть равен длительности п/ьадра ТВ развертки и, с учетом емкости 9, частота f Qfi (например, Q ).
Частота следовани f, (последовательность N) выбираетс из соображений имитации информационного цифрового сигнала (I режим работы). Эта последовательность поступает на вход Установка в «О счетчика 9, не позвол ему накапливать импульсы последовательности N (с частотой f;., удобно выбрать J, 2f5).
При этом дважды за интервал времени контрол осуществл етс установка в нулевое состо ние счетчика 9.
Частота следовани li/ (последовательность N) выбираетс достаточно низкой, что соответствует переподтверждение работоспособности аппаратуры, например каждые F секунд.
При использовании предлагаемого устройства в ЦТВСП на его вход от функциональных блоков будут поступать сообщени одного из указанных выще трех типов сообщений, причем сообщение первого типа от стабилизаторов напр жени ; второго типа - от аналоговых блоков (путем ограничени аналогового ТВ сигнала на уровне
30% диапазона зна,чений (диапазоны сигнала синхронизации приемников (ССП) и подачи полученного сигнала на вход устройства обнаружени неисправностей), аналогоцифровых и некоторых цифровых блоков; третьего типа - от кодопреобразующих цифровых блоков.
Технико-экономический эффект от использовани предлагаемого устройства по сравнению с известным св зан с расщирением функциональных возможностей, т. е. с возможностью контрол не только цифровых блоков по достоверности, но и аналоговых и аналого-цифровых блоков, а также специальных цифровых блоков (распределители импульсов, задающие генераторы, формирователи специальных последовательностей импульсов и т.п.).
По сравнению с известным повыщена достоверность контрол за счет обнаружени не Q сбоев подр д, а Q сбоев за контрольный интервал времени, т.е. обнаружени недопустимого снижени достоверности работы цифровых блоков. Кроме того, достоверность контрол повыщена за счет Sкратной проверки правильности обнаружени аварии с последующим выводом результата контрол на индикатор; периодической перепроверкой работоспособности аппаратуры в процессе индикации аварии; автоматического прекращени индикации при восстановлении работоспособности контролируемого блока.
Claims (1)
- УСТРОЙСТВО ДЛЯ КОНТРОЛЯ НЕИСПРАВНОСТЕЙ В ЦИФРОВОЙ СИСТЕМЕ СВЯЗИ, содержащее первый счетчик, выход которого подключен к входу дешифратора, первый выход которого подключен к входу первого коммутатора, второй счетчик и индикатор,отличающееся тем, что, с целью расширения функциональных возможностей и повышения достоверности контроля, в него введены формирователь импульсов, второй коммутатор, третий счетчик, элемент запрета, элементы И, элементы ИЛИ, первые входы первых элементов ИЛИ подключены к соответствующим входам устройства, выходы подключены к соответствующим входам первого коммутатора, выход которого подключен к первому входу второго коммутатора, первый выход которого подключен к первому входу элемента запрета, второй выход второго коммутатора подключен к первому входу второго счетчика, выход второго счетчика подключен к первому входу третьего счетчика, первый выход которого подключен к первому входу индикатора, и объединенным первым входам первого, второго и третьего элемента И, выход первого элемента И подключен к объединенным первым входам второго и третьего элемента ИЛИ, выход второго элемента ИЛИ подключен к первому входу первого счетчика, выход которого подключен к выходу устройства и второму входу индикатора, выход второго элемента И подключен к первому входу четвертого элемента ИЛИ, выход которого подключен к второму входу третьего счетчика, второй выход которого подключен к второму входу второго элемента ИЛИ, выход третьего элемента ИЛИ подключен к второму входу четвертого элемента ИЛИ и первому входу пятого элемента ИЛИ, выход пятого элемента ИЛИ подключен к первому входу четвер- § того элемента И, выход которого подключен | к объединенным вторым входам первых эле- If ментов ИЛИ, третий выход дешифратора Iподключен к входу формирователя импуль- |Ъ сов, второму входу второго коммутатора и второму входу третьего элемента И, выход Е* третьего элемента И подключен к второму входу элемента запрета, выход которого подключен к второму входу первого счетчика и объединенным вторым входам второго элемента И и пятого элемента ИЛИ, четвертый выход дешифратора подключен к второму входу третьего элемента ИЛИ, первый, второй и третий выходы формирователя импульсов подключены соответственно к второму входу четвертого элемента И, третьему входу второго коммутатора, и второму входу первого элемента И.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833561712A SU1104574A1 (ru) | 1983-03-03 | 1983-03-03 | Устройство дл контрол неисправностей в цифровой системе св зи |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833561712A SU1104574A1 (ru) | 1983-03-03 | 1983-03-03 | Устройство дл контрол неисправностей в цифровой системе св зи |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1104574A1 true SU1104574A1 (ru) | 1984-07-23 |
Family
ID=21052811
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833561712A SU1104574A1 (ru) | 1983-03-03 | 1983-03-03 | Устройство дл контрол неисправностей в цифровой системе св зи |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1104574A1 (ru) |
-
1983
- 1983-03-03 SU SU833561712A patent/SU1104574A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Автоматическа аппаратура контрол . Под ред. Пономарева Н. Н., 1976, с. 288. 2. Авторское свидетельство СССР № 463110, кл. G 06 F 3/04, 08.01.1973 (прототип) . * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1104574A1 (ru) | Устройство дл контрол неисправностей в цифровой системе св зи | |
US4756025A (en) | Method and device for data transmission over several parallel lines, in particular optical fibers | |
EP0325727A2 (en) | Error detection circuit | |
CA2088210A1 (en) | Procedure for synchronizing circuit elements of a telecommunications system | |
SU1644197A1 (ru) | Устройство дл приема и анализа калибровочных сигналов | |
SU1172037A1 (ru) | Устройство дл контрол оборудовани радиорелейных станций | |
SU1042217A1 (ru) | Мажоритарно-резервированное устройство | |
SU1134940A1 (ru) | Устройство дл контрол блоков синхронизации | |
SU836803A1 (ru) | Устройство дл предотвращени ошибок впРиНиМАЕМОй диСКРЕТНОй иНфОРМАции | |
SU1177799A1 (ru) | Устройство дл контрол многоканальных систем управлени тиристорными преобразовател ми | |
SU957213A1 (ru) | Устройство дл анализа неисправностей ЭВМ | |
SU1265993A1 (ru) | Распределитель импульсов с контролем | |
JP2585345B2 (ja) | 極性判定方式事故点標定装置 | |
SU1564066A1 (ru) | Информационное устройство | |
SU1415450A1 (ru) | Устройство дл контрол работоспособности приемника дискретной информации | |
SU1667137A1 (ru) | Устройство дл приема и обработки команд телеуправлени | |
SU934525A1 (ru) | Устройство дл передачи телеметрической информации | |
SU1411818A1 (ru) | Устройство дл контрол каналов записи аппарата магнитной записи | |
SU1024983A1 (ru) | Устройство дл контрол многоканального аппарата магнитной записи | |
SU1496012A1 (ru) | Датчик испытательных комбинаций | |
SU723578A1 (ru) | Устройство дл контрол логических блоков | |
SU960892A1 (ru) | Комплексное телемеханическое устройство | |
SU1453603A1 (ru) | Система дл телеконтрол промежуточных станций линий св зи | |
RU1836707C (ru) | Устройство дл адресной передачи сигналов тревоги в системе пожарной сигнализации | |
SU1080218A2 (ru) | Устройство дл контрол блоков посто нной пам ти |