SU1559361A1 - Система передачи и приема цифровой информации - Google Patents

Система передачи и приема цифровой информации Download PDF

Info

Publication number
SU1559361A1
SU1559361A1 SU884431014A SU4431014A SU1559361A1 SU 1559361 A1 SU1559361 A1 SU 1559361A1 SU 884431014 A SU884431014 A SU 884431014A SU 4431014 A SU4431014 A SU 4431014A SU 1559361 A1 SU1559361 A1 SU 1559361A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
outputs
unit
Prior art date
Application number
SU884431014A
Other languages
English (en)
Inventor
Семен Самуилович Коган
Original Assignee
Предприятие П/Я М-5619
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5619 filed Critical Предприятие П/Я М-5619
Priority to SU884431014A priority Critical patent/SU1559361A1/ru
Application granted granted Critical
Publication of SU1559361A1 publication Critical patent/SU1559361A1/ru

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

Изобретение относитс  к цифровым системам св зи и может быть использовано в многоканальных системах передачи информации. Целью изобретени   вл етс  повышение надежности и упрощение системы, содержащей K идентичных подсистем передачи, работающих параллельно по принципу односторонней (симплексной) св зи. Цель изобретени  достигаетс  за счет обеспечени  автоматической локализации неисправностей на основе одновременного сквозного контрол  каналов в целом и их участков без использовани  обратного канала дл  передачи управл ющей информации с приемной стороны на передающую и с сокращением времени локализации неисправностей. Повышении надежности системы, например, в случае передачи идентичной информации по параллельно работающим подсистемам достигаетс  путем автоматического резервировани  любой из K подсистем при условии, что имеетс  по крайней мере одна работоспособна  из (K-1) оставшихс  подсистем. При этом допускаетс  параллельное включение любого числа дублированных подсистем либо разбиение всего числа дублированных подсистем на более мелкие группы. 4 ил.

Description

Изобретение относитс  к цифровым системам св зи и может быть использовано в многоканальных системах передачи .
Цель изобретени  - упрощение системы и повышение надежности.
На фиг,1 представлена структурна  схема передающей части системы; на фиг.2 - структурна  схема приемной части системы; на фиг.З - структурна  схема блока локализации неисправностей; на фиг.4 - структурна  схема формировател  контрольного разр да.
Система содержит в каждом передающем полукомплекте входные шины 1, передающие каналы 2, в каждом из которых передатчик 3, кодер 4, формирователь 5 контрольного разр да, синхрогенератор 6, блок 7 уплотнени  каналов, синхрогенератор 8, передатчик 9, линию 10 св зи, в каждом приемном полукомплекте коммутатор 11, приемник 12, синхроселектор 13, синхрогенератор 14, блок 15 разделени  каналов, синхрогенератор 16, приемные каналы 17, в каждом ич которых декодер 18, приемник 19 и формироваСП
СП SD СО
ОЭ
Dm
«&,
31
тель 20 контрольного разр да, выходную шину 21, счетчик 22, элемент ИЛИ 23, блок 24 локализации неисправностей , блок 25 индикации, группу коммутаторов 26.
Блок 24 локализации неисправностей содержит делитель 27 частоты, счетчики 28 и 29,регистры 30-33, дешифраторы 34 и 35, RS-триггер -36, D-триггеры 37, элементы И 38-43, элементы ИЛИ 44-49, инверторы 50-54, элемент ЗАПРЕТ 55, синхрогенератор 56 и элемент ИЛИ 57.
Формирователь 20 контрольного разр да содержит сумматоры 58 и 59 по модулю 2, счетчик 60 ошибок, счетчик 61 интервала контрол  и D-триг- гер 62.
Система работает следующим образом .
В данном передающем полукомплекте на вход каждого передающего канала 2 через входные шины 1 подаетс  один из аналоговых сигналов св зи (звуковое вещание,телевидение, телеметри  и т.д.). Далее через передатчик 3 допусковоге контрол  сигнал св зи поступает на вход кодера 4 сигнала св зи, где осуществл ютс  аналого- цифровые преобразовани  и цифровое кодирование информационного сигнала совместно с сигналом допускового контрол . На другой вход кодера 4 сигнала св зи каждого передающего канала 2 от синхрогенератора 6 поступает сигнал управлени  с тактовой частотой, равной требуемой частоте временной дискретизации соответствующего сигнала св зи. С первого выхода кодера 4 сигнала св зи цифровой сигнал св зи (например, в виде параллельного цифрового кода, например дл  телевидени  - восьмираз-, р дного параллельного кода),а с второго выхода соответствующий сигнал управлени  с тактовой частотой цифрового сигнала св зи поступают на соответствующие -входы блока 7 уплотнени  каналов,
В формирователе 5 формируетс  дополнительный контрольный разр д (разр ды ) , например результат контрол  параллельного цифрового кода, поступающего на него с выхода соответствующего кодера 4, на четность, т.е. по модулю 2. Полученный контррльный разр д подаетс  на соответствующий четвертый вход блока 7 уплотнени  ка
5
0
5
0
5
налов. В последнем осуществл етс  формирование группового цифрового потока (ГЦП) путем временного уплотнени  цифровых сигналов, поступающих на его вход. В этом же блоке осуществл етс , например, формирование и ввод в ГЦП сигналов цикловой синхронизации и преобразование сигнала из параллельного кода в последовательный .
Сигнал тактовой частоты последовательного кода, поступающий на вход блока 7 уплотнейи  каналов, формируетс  в синхрогенераторе 8 из сигнала тактовой частоты, поступающего на вход блока 7 уплотнени  каналов. С первого и второго выходов блока 7 уплотнени  каналов сигналы ГЦП и тактовой частоты последовательного кода поступают соответственно на первый и второй входы передатчика 9. В передатчике 9 осуществл етс , например , скремблирование ГЦП, защита от ошибок и согласование характеристик цифрового сигнала с каналом св зи (кодирование дл  канала).Сфор- мированный в передатчике 9 линейный сигнал подаетс  на вход линии Ю св зи, С выхода линии 10 св зи линейный сигнал через коммутатор 11 подаетс  на вход приемника 12, в котором осуществл етс , например, декодирование линейного сигнала, обнаружение или исправление ошибок и дескремблирование ГЦП. С выхода приемника 12 ГЦП поступает на вход блока 15 разделени  каналов.
Кроме того, ГЦП поступает через синхроселектор 13 на вход синхрогенератора 14, где формируетс  сигнал тактовой частоты последовательного кода, синхронный и синфазный с принимаемым ГЦП. С второго выхода приемника 12 импульсы, формируемые при обнаружении в прин том линейном сигнале ошибок, например, путем контрол  правильности чередовани  посылок линейного кода, поступают на вход счетчика 22, где осуществл етс  их периодический счет за определенный интервал времени контрол . Интервал времени контрол  выбираетс  исход  из тактовой частоты следовани  посылок линейного сигнала и прин тых критериев недопустимого снижени  достоверности передачи цифрового сигнала в системе. Сигнал, со
ответствующий недопустимому снижению достоверности передачи цифрового сигнала по линии (логическа  1) или отсутствию недопустимого снижени достоверности передачи (логический О), поступает на п тый вход блока 24 локализации неисправностей. Сигнал с выхода синхрогенератора Т4 подаетс  на вход блока 15 разделе- пн  каналов и через синхрогенера тор 16 на входы блока 15 разделени  каналов.
В синхрогенераторе 16 формируютс  сигналы управлени  с тактовыми частотами цифровых сигналов, снимаемых с выходов блока 15 разделени  каналов . С выходов блока 15 разделени  каналов цифровые сигналы св зи поступают соответственно на входы декодеров 18 сигналов св зи и формирователей 20 соответствующих приемных каналов 17. На другие входы декодеров 18 и формирователей 20 с соответствующих выходов блока 15 разде лени  каналов поступают сигналы управлени  с тактовой частотой соответствующих цифровых сигналов св зи. В каждом декодере 18 сигналов св зи
0
5
В формирователе 20 (фиг.4) параллельный код данного канала с соответствующего выхода блока 15 поступает на вход сумматора 58 по модулю 2, на выходе которого формируетс  логический сигнал - результат контрол  входного кода на четность. Во втором сумматоре 59 по модулю 2 сравниваютс  прин тый от блока 15 и сформированный в первом сумматоре 58 контрольные разр ды. Если они не совпадают , на выходе второго сумматора формируетс  логическа  1 (сигнал 5 ошибки), поступающа  далее на вход счетчика 60 ошибок. Последний обеспечивает счет ошибок на интервале, задаваемом счетчиком 61 интервала контрол , на вход которого поступают от блока 15 импульсы с тактовой частотой следовани  параллельного циф - рового кода В конце интервала контрол  результат счета ошибок записываетс  в D-триггер 62: логическа  1 при переполнении счетчика ошибок и логический О в остальных случа х. На выходе формировател  20 формируетс  сигнал, соответствующий недопустимому снижению достоверности
0
осуществл етс  декодирование и цифро- 30 передачи цифровой информации (логианалоговое преобразование информационного сигнала совместно с сигналом допускового контрол .
Кроме того, с соответствующего выхода блока 15 разделени  каналов на третий вход формировател  20 поступает контрольный разр д (разр ды) сформированный на передаче формиро1вателей 5. В формирователе 20 формируетс  дополнительный контрольный разр д (разр ды), например резуль -
J тат контрол  параллельного цифрового кода на четность, т.е. по модулю 2. Полученный контрольный разр д (разр ды) сравниваетс  с контрольным разр дом (разр дами), поступающим на третий вход формировател  20.
При несовпадении этих разр дов (что соответствует сбою в системе) формируютс  импульсы ошибок. В формирователе 20 осуществл етс  также периодический счет импульсов ошибок за определенный интервал времени контрол . Интервал времени контрол  определ етс  тактовой частотой следовани  параллельного цифрового кода и прин тым критерием недопустимого снижени  достоверности передачи цифрового сигнала в системе.
ческа  1) или отсутствию недопустимого снижени  достоверности передачи (логический О).
С выхода приемника 19 сигналов
с допускового контрол  цифровой сигнал , характеризующий работоспособп ность соответствующего канала св зи - (логическа  1 - недопустимое ухудшение качества принимаемого сигнала
0 св зи, логический О - сигнал в норме), подаетс  на соответствующий вход блока 24 локализации неисправностей .
Сигналы с выходов формировател 
5 20 приемных каналов 17 через элемент ИЛИ 23 поступают на четвертый вход блока 24 локализации неисправностей , на первом выходе блока 24 формируетс  цифровой сигнал вклю0 чени  (логическа  1) коммутатора 11 приемного полукомплекта. При этом обеспечиваетс  подача сигнала с выхода коммутатора 11 приемного полукомплекта последующей подсистемы через коммутатор 11 данного приемного полукомплекта на вход приемника 12. Тем самым обеспечиваетс  возможность поиска неисправности в данной подсистеме подключением на
5
вход приемника 12 данного полукомплекта информационного сигнала последующего полукомллекта системы (последующей, подсистемы). При таком подключении организуетс  составной тракт передачи, качество функционировани  которого оцениваетс  по результатам сквозного контрол  каналов .
Блок 24 локализации неисправностей данного полукомплекта начинает процесс поиска при формировании сигнала аварии (логическа  1) приемником 19 сигналов допускового контрол  по крайней мере в одном приемном канале 17 - формированием логической 1 на своем четвертом выходе . Этот сигнал поступает на блок 25 индикации, где индицируетс  режим локализации неисправностей в данном полукомплекте. После обнаружени  и индикации неисправного блока восстанавливаетс  логический О на четвертом выходе блока 24 локализации неисправности.
Одновременно в блоке 24 локализации неисправностей запоминаютс  логические потенциалы на его четвертом и п том входах (т.е., результаты сквозного контрол  участков тракта от входа передатчика 9 до выхода приемника 12 и от входа блока 7 уплотнени  каналов до выхода блока 15 разделени  каналов). Затем формируетс  логическа  1 на первом выходе блока 24 и таким образом обеспечиваетс  включение коммутатора 1 1 . Далее через определенный интервал времени Т в блоке 24 запомина- Q ции неисправностей в последующем поютс  логические потенциалы, поступающие на его первые входы с выходов приемников 19 сигналов допускового контрол  (результаты сквозного допускового контрол  составного тракта, включающего в себ  передающий полу- . комплект и линию св зи последующей подсистемы и приемный полукомплект данной подсистемы),на его четвертый вход - с выходов элемента ИЛИ 23 (результат сквозного контрол  составного тракта от входа блока 7 уплотнени  каналов передающего полукомплекта последующей подсистемы до выхода блока 15 разделени  каналов приемного полукомплекта данной подсистемы ) , на его п тый вход - с выходов счетчика 22 (результат сквозного контрол  составного тракта от
5
0
5
0
5
входа передатчика 9 передающего полукомплекта последующей подсистемы до выхода приемника 12 приемного полукомплекта данной подсистемы). В блоке 24 осуществл етс  совместна  логическа  обработка указанных сигналов и по ее результатам дешифраци  номера (шифра) отказа вшего блока. С второго выхода блока 24 соответствующий код подаетс  на блок 25 ин - дикации. Например, если до и после включени  коммутатора 11 формируетс  сигнал аварии только одним или несколькими приемниками 19 следовательно , отказали соответствующие декодеры 18 сигналов св зи. Если до включени  коммутатора 11 формируетс  -сигнал аварии только одним или несколькими приемниками 19, а после включени  эти сигналы аварии отсутствуют - отказали соответствующие кодеры 4 сигнала св зи и т.д.
При возникновении логической 1 на одном из первых входов блока 24 локализации неисправностей,перед началом локализации неисправностей, логическа  1 с третьего выхода блока 24 локализации неисправностей поступает на третий вход аналогичного блока последующего полукомплекта . Если последующий полукомплект работоспособен и на соответствующих выходах его приемников 19 допускового контрол  сигнал аварии отсутствует, то сигнал на третьем входе блока 24 этой подсистемы никакого действи  не производит. В противном случае блок 24 локализа5
0
5
лукомплекте системы по сигналу на своем третьем входе формирует на своем первом выходе сигнал включени  коммутатора 11 полукомплекта. При этом цифровой сигнал с выхода коммутатора 11 (i+2)-ro (1 i 6 К, где К - число подсистем в системе ) приемного полукрмплекта систе- чмы через коммутатор 11 (i+1)-ro полукомплекта поступает на второй вход коммутатора 11 данного, 1-го полукомплекта. Далее локализаци  неисправностей в данном полукомплекте производитс  так, как описано выше.
Логическа  1 на третьем выходе блока 24 локализации неисправностей сохран етс  и после окончани  поиска неисправностей в данном полукомплекте при наличии логической 1 на третьем входе блока 24 и при условии, что неисправность не устранена . Кроме того, если блок 24 локализации неисправностей находитс  в режиме локализации неисправностей , логическа  1 подаетс  с его четвертого выхода.на второй вход блока 24 локализации неисправ- ностей предыдущего, (i-l)-ro, полукомплекта , запреща  как локализацию неисправности, так и формирование логической 1 на третьем выходе блока 24 локализации неисправностей этой, (I-1)-и,подсистемы.
Таким образом, локализаци  неисправностей в данной подсистеме осуществл етс  при наличии по крайней мере одной работоспособной из К
идентичных подсистем приема передачи. Составной тракт, необходимый дл  локализации неисправностей, образуетс  между i и (1+1)й подсистемой, где 1 - разность номеров i-й подсисте- мы, в которой осуществл етс  поиск неисправностей, и ближайшей к ней работоспособной подсистемой.
Автоматическое резервирование подсистем в случае передачи по ним идентичной информации, т.е. когда они ду- дублируют одна другую, осуществл етс  следующим образом. Информационные сигналы св зи в каждом приемном канале 17 с выхода декодера 18 через приемник 19 сигнала допусково- го контрол  поступают на соответствующий коммутатор 26, выход кото-, рого соединен с соответствующей вы- ходной шиной 21. Коммутаторы 26 необходимы дл  автоматического резервировани  данной подсистемы при возникновении в ней неисправности. Автоматическое резервирование осуществл - етс  путем подключени  информационных сигнало в с выходов коммутаторов 26 последующей подсистемы через коммутаторы 26 данной подсистемы к соответствующим выходным шинам 21 дан- ной подсистемы. Подключение осуществл етс  по сигналу логической,1 (сигнал управлени  резервированием), поступающему с п того выхода блока 24 локализации неисправностей данной подсистемы на управл ющие входы вторых коммутаторов 26 данной подсистемы . Сигнал управлени  резервированием формируетс  при обнаружении неисправности в подсистеме и сохран етс  вплоть до ее устранени .
Автоматическое резервирование может быть использовано, например, в том случае, когда по подсистемам передаютс  идентичные информационные сигналы (подсистемы в гор чем резерве ) . Предлагаемый алгоритм обеспечивает резервирование данной подсистемы при наличии по крайней мере одной работоспособной из К параллельно работающих подсистем. Например, если неисправность возникла в данной (i-й) и последующей (1+1)-й подсистемах , в них обеспечиваетс  включение коммутаторов 26 по сигналам управлени  резервировани  от соответствующих блоков 24 локализации неисправностей. В результате к выходным шинам 21 как данной, i-й, так и последующей (i+O-й подсистем будут подключены информационные сигналы с соответствующих выходов коммутаторов 26 (1+2)-й подсистемы, котора  таким .образом обеспечивает резервирование двух подсистем. При таком резервировании потребитель информации может быть подключен к выходным шинам 21 любой из К параллельно работающих дублированных подсистем. Сигнал управлени  резервированием с п того выхода блока 24 подаетс  также на вход блока 25 индикации автоматического резервировани  данной подсистемы .
Блок 24 локализации неисправностей работает следующим образом. На входы элемента ИЛИ 49 блока 24 локализации неисправностей с вторых выходов соответствующих вторых приемников 19 сигналов допускового контрол  подаютс  цифровые сигналы, характеризующие работоспособность соответствующих каналов св зи. При поступлении логической 1 по крайней мере на один из вышеуказанных входов на выходе элемента ИЛИ 49 формируетс  логическа  1. Выход элемента ИЛИ 49 соединен с правым входом (входом синхронизации ) D-триггера 37, На информационный (второй) вход D-триггера 37 подано напр жение логической 1. Таким образом в момент формировани  логической 1 на выходе элемента ИЛИ 49 логическа  Г1 с входа D-триггера 37 перепишетс  на его выход. В момент формировани  логии
ческой 1 на выходе D-триггера 37 информаци  с выходов приемников -19 допускового контрол , а также элемета ИЛИ 23 и формировател  20 записываетс  в регистр 30 и в дальнейшем используетс  дл  дешифрации вышедшего из стро  блока.
Логическа  1 с выхода D-триггера 37 поступает на четвертый выход блока 24 локализации неисправностей непосредственно, а на третий выход через последовательно включенные элменты ИЛИ 47 и И 43. Кроме того, через инвертор 50 логическа  1 с выхода D-триггера 37 поступает на вход счетчика 28, разреша  его работу . На второй вход счетчика 28 импульсов через элемент И 42, при отсутствии логической 1 на втором входе блока 24 локализации неисправностей (входа инвертора 54), поступет последовательность импульсов с выхода делител  27 частоты. Коэффициент делени  делител  27 частоты выбираетс  так, что период следовани  Т импульсов на его выходе больш времени установлени  переходных процессов и вхождени  в инхронизм тракта , образуемого между подсистемами при замыкании коммутатора 11. Частота следовани  импульсов на выходе синхрогганератора 56, соединенного с делителем 27 частоты, может составл ть , например, пор дка несколь ких дес тков килогерц.
1
I
При переключении счетчика 28 импульсов по импульсу, поступившему на его вход от делител  27 частоты через элемент И 42, на первом выходе счетчика 28 импульсов формируетс  логическа  1 (на втором выходе сохран етс  логический О), поступающа  на соответствующий вход дешифратора 35. Далее на первом выходе дешифратора 35 формируетс  логическа  1 (на втором сохран етс  логический О) у котора  через элемент ИЛИ 48 поступает на управл ющий вход коммутатора 11 приемного полукомллекта, устанавлива  соответствующее соединение между данной и соседней подсистемами.
Дешифратор 35 работает в соот- ветствии с табл. 1 состо ний.
После включени  коммутатора 11 осуществл етс  сквозной контроль каналов образованного составного трак12
0
0
5
0
5
0
5
0
5
та, результат которого с соответствующих выходов приемников 19 до- пускового контрол  поступает на первые входы блока 24 локализации неисправностей . Одновременно на четвертый вход блока 24 локализации неисправностей поступает с выхода элемента ИЛИ 23 результат сквозного контрол  составного тракта от входа блока 7 уплотнени  каналов передаю - щего полукомплекта последующей подсистемы до выхода блока f5 разделени  каналов приемного полукомплекта 5 данной подсистемы, а на п тый вход - с выхода формировател  20 результат сквозного контрол  составного тракта от входа передатчика 9 передающего полукомплекта последующей подсистемы до выхода приемника 12 приемного полукомплекта данной подсистемы .
По окончании интервала времени Т контрол  на первом из выходов счетчика 28 формируетс  логический О, на втором - логическа  1, причем на первом из выходов второго дешифратора 35 формируетс  логический О, на втором - логическа  1. При этом через элемент ИЛИ 48 отключаетс  коммутатор 11 и по переключению 1 - 0 на первом выходе дешифратора 35 в регистр 31 осуществл етс  запись указанных выше сигналов сквозного контрол , причем число  чеек регистра 31, так же, как и регистра 30, соответствует числу запоминаемых сигналов сквозного контрол . Таким образом, в регистрах 30 и 31 одновременно содержитс  информаци  о результатах сквозного контрол  каналов в целом и их участков соответственно до и после включени  коммутатора 11. С второго выхода дешифратора 35 логическа  1 поступает на вход RS-триггера 36, на выходе которого формируетс  логическа  1, разрешающа  прохождение на первый вход (вход синхронизации) регистра 32 через элемент И 40 сигнала с выхода делител  27 частоты.
Таким образом, через интервал времени Т, после восстановлени  синхронизма в данной подсистеме после отключени  коммутатрра 11 и при наличии логической 1 на выходе элемента ИЛИ 49 (первый вход дешифратора 34), т.е. при сохранении отказа в подсистеме , на одном из выходов дешифратоpa 34 формируетс  логическа  1 (результат дешифрации места отказа), котора  записываетс  в регистр 32. Одновременно осуществл етс  перек -точение сетчика 28 и, соответственно, посылок 1 на втором выходе дешифратора 35 (на первом его выходе сохран етс  логический О). Таким образом, дешифраци  отказавшего блока Чблоков) в дешифраторе 34 осуществл етс  по кодам, записанным в регистрах 30 и 31, при наличии на первом входе дешифратора 34 логической с выхода элемента ИЛИ 49, т.е. при сохранении отказа в данной подсистеме после включени  и отключени  элемента 11,
Дешифраци  осуществл етс  в соответствии с табл.2 состо ний.
Например, если в регистре 30 записана логическа  1 в  чейке, соответствующей состо нию выхода приемника 19 допускового контрол  первого канала, и логические О - в других  чейках, а в регистре 31 -. во всех  чейках логические О, то это означает, что неисправность возникла в кодере 4 первого канала. Если в регистре 30 записана логическа  1, например, с выхода приемника 19 допускового контрол  первого канала, логическа  1 с выхода элемента ИЛИ 23 и логические О в других  чейках, а в регистре 31 записаны такие же потенциалы, то это означает , что неисправность возникла в блоке 15 разделени  каналов либо в синхрогенераторе 16 и т.д. I
Параллельна  кодова  комбинаци  с выхода регистра 32 поступает на вход блока 25 индикации, где осуществл етс  индикаци  неисправных блоков. Одновременно логическа  1 с выхода регистра 32 через элемент ИЛИ 45 поступает на вход элемента И 38, а также на вход D-триггера 37 (через элемент ИЛИ 46), устанавлива  его,и далее , RS-триггер 36 и счетчик 28 в исходное состо ние и запреща  их работу . Индикаци  производитс  до тех пор, пока сохран етс  неудовлетворительный результат сквозного контрол  каналов данной подсистемы, т.е . логическа  1 на выходе элемента ИЛИ 49,
При восстановлении работоспособности-подсистемы возврат блока 24 ло10
f5
0
5
0
5
0
5
0
5
кализации неисправностей в исходное состо ние происходит следующим образом . После замены неисправного блока (блоков) с приемников 19 сигналов допускового контрол  на первый вход блока 24 локализации неисправностей поступают цифровые сигналы с уровнем логического О. На выходе элемента ИЛИ 49 формируетс  логический О, который поступает на вход счетчика 29 импульсов через инвертор 51, элемент И 38 и инвертор 52. Таким образом , разрешаетс  работа счетчика 29 импульсов. Через К периодов импульсной последовательности (где К задает интервал времени, необходимый дл  проверки устойчивости восстановлени  работоспособности подсистемы), поступающей с выхода делител  27 частоты на вход счетчика 29, па его выходе формируетс  логическа  1, котора  поступает на вход регистра 32, устанавлива  нулевую двоичную комбинацию на его выходе. На выходе элемента ИЛИ 45 формируетс  логический О, который поступает на вход инвертора 52 через элемент И 38. На выходе инвертора 52 формируетс  логическа  1, котора  поступает на вход счетчика 29, устанавлива  его в исходное положение и запреща  работу . Таким образом, блок 24 локализации неисправностей возвращаетс  в исходное состо ние.
При поступлении логической 1 на второй вход блока 24 локализации неисправностей она инвертируетс  в логический О в инверторе 54 и поступает на входы элементов И 40, И 42, И 43. Таким образом, запрещаетс  формирование логической 1 на третьем выходе блока 24 локализации неисправностей, а также поступление сигнала с выхода делител  27 частоты на вход счетчика 28 и на вход регистра 32. Следовательно, до тех пор, ПОКА на второй вход блока 24 локализации неисправностей подана логическа  1, запрещаетс  локализаци  неисправностей в данном полукомплекте . Это необходимо, чтобы запретить одновременную локализацию неисправностей в соседних полукомплектах . После локализации неисправностей , но до их устранени  на выходе элемента ИЛИ 45, формируетс  логическа 
поступающа  на вход
элемента И 39. В этом случае при
поступлении логической 1 на третий вход блока 24 локализации неисправностей и, соответственно, на первый вход элемента И 39, на выходе элемента И 39 формируетс  логическа  1, поступающа  на третий вход блока 24 локализации неисправностей через элемент ИЛИ 47 и элемент И 43 (при логическом О на втором входе блока 24 локализации неисправностей), а также на первый выход блока 24 локализации неисправностей через элемент ИЛИ 48, обеспечива  включе10
воздействи  наводки или помех возм но переключение только D-триггера остальные элементы с пам тью наход с  в устойчивом состо нии,.
При переключении D-триггера 37 его выходе формируетс  логическа  1, котора  поступает на вход рег стра 33 сдвига, который использует как элемент задержки. На его вход синхронизации поступает последовательность импульсов с выхода синхр генератора 56. Через определенный промежуток времени на выходе регис
ние коммутатора 11. Одновременно ло- 15 ра 33 формируетс  логическа  1,
гическа  1 с выхода элемента И 39 подаетс  на управл ющий вход элемента ЗАПРЕТ 55, запреща  прохождение логического О с выхода элемента ИЛИ 49 на вход счетчика 29 и далее установку нулевой комбинации в регистре 32   прекращение индикации отказавшего блока в индикаторе 25. Логический О может возникнуть на выходе элемента ИЛИ 49 вследствие включени  коммутатора 11 и образовани ,, например, составного канала между последующей и предыдущей подсистемами через коммутатор 11 данной неработоспос обной подсистемы, с целью локализации неисправностей в предыдущей (i-1)-u подсистемеi
дПосле отключени  указанного составного канала (окончание локализации неисправностей в (1-1)-й подсистеме по сигналу от (1+1)-й подсистемы ) восстанавливаетс  логическа  1 на выходе первого элемента ИЛИ 49, блока, 24 данной, i-й, неработо- спо собной подсистемы. На выходе D- триггера 37 логическа  1 в этом случае не формируетс , поскольку работа D-триггера 37 запрещена ло20
25
30
35
40
поступающа  на вход элемента И 41 Так как переключение D-триггера 37 произошло в результате внешнего во действи , в момент формировани  на его выходе логической 1 в регист 30 запишетс  нулева  двоична  комб наци  с выходов приемников 19 допу скового контрол . Эта комбинаци  через элемент ИЛИ 44 поступает на вход инвертора 53. На выход инверт ра 53 формируетс  логическа  1, котора  через элемент И 41 и элеме ИЛИ 46 поступает на вход D-триггер 37, устанавлива  сигнал на его вы- в состо ние логического О.
Таким образом, блок 24 локализа ции неисправностей возвращаетс  в исходное положение. Регистр 33 сдв га необходим дл  исключени  эффекта так называемых сост заний.
На выходе элемента ИЛИ 57 при наличии логической 1 на выходах D-триггера 37 или элемента .ИЛИ 45 формируетс  логическа  1. Таким
разом, логическа  .
it, it
на выходе эл
мента ИЛИ 57 формируетс  с момента обнаружени  неисправностей в систе ме и вплоть до устранени  неисправ ности. Сигнал (логическа  1) с
гическо й 1
выхода
мента ИЛИ 57 формируетс  с момента обнаружени  неисправностей в системе и вплоть до устранени  неисправности . Сигнал (логическа  1) с
поступающей с элемента ИЛИ 45 через элемент ИЛИ 46. «с выхода элемента ИЛИ 57 (с п того
Логическа  1 на четвертом выходе выхода блока 24) поступает на управблока 24 локализации неисправностей формируетс  D-триггером 37 на интервале времени от возникновени  отказа в данной подсистеме до окончани  поиска неисправности.
Так как блок 24 локализации неисправностей в основном находитс  в f статическом состо нии (работает только при возникновении отказов, что  вл етс  достаточно редким событием), то в нем предусмотрена дополнитель- на  защита от наводок и помех во вре м  нормальной работы. В результате
50
55
л ющие входы вторых коммутаторов 26 дл  осуществлени  автоматического резервировани  данной подсистемы.

Claims (1)

  1. Формула изобретени 
    Система передачи и приема цифровой информации, содержаща  в каждом передающем полукомплекте блок уплотнени  каналов, первый и в.торой син- хрогенераторы, передающие каналы, содержащие передатчик, выход которого соединен с входом кодера, к уп
    воздействи  наводки или помех возможно переключение только D-триггера 37, остальные элементы с пам тью наход тс  в устойчивом состо нии,.
    При переключении D-триггера 37 на его выходе формируетс  логическа  1, котора  поступает на вход регистра 33 сдвига, который используетс  как элемент задержки. На его вход синхронизации поступает последовательность импульсов с выхода синхро- генератора 56. Через определенный промежуток времени на выходе регистра 33 формируетс  логическа  1,
    поступающа  на вход элемента И 41„ Так как переключение D-триггера 37 произошло в результате внешнего воздействи , в момент формировани  на его выходе логической 1 в регистр 30 запишетс  нулева  двоична  комбинаци  с выходов приемников 19 допу- скового контрол . Эта комбинаци  через элемент ИЛИ 44 поступает на вход инвертора 53. На выход инвертора 53 формируетс  логическа  1, котора  через элемент И 41 и элемент ИЛИ 46 поступает на вход D-триггера 37, устанавлива  сигнал на его вы- в состо ние логического О.
    Таким образом, блок 24 локализации неисправностей возвращаетс  в исходное положение. Регистр 33 сдвига необходим дл  исключени  эффекта так называемых сост заний.
    На выходе элемента ИЛИ 57 при наличии логической 1 на выходах D-триггера 37 или элемента .ИЛИ 45 формируетс  логическа  1. Таким об
    разом, логическа  .
    it, it
    на выходе элемента ИЛИ 57 формируетс  с момента обнаружени  неисправностей в системе и вплоть до устранени  неисправности . Сигнал (логическа  1) с
    выхода элемента ИЛИ 57 (с п того
    л ющие входы вторых коммутаторов 26 дл  осуществлени  автоматического резервировани  данной подсистемы.
    Формула изобретени 
    Система передачи и приема цифровой информации, содержаща  в каждом передающем полукомплекте блок уплотнени  каналов, первый и в.торой син- хрогенераторы, передающие каналы, содержащие передатчик, выход которого соединен с входом кодера, к управл ющему входу которого подключен соответствующий выход первого синхр генератора, выход второго синхроге- нератора соединен с первым входом блока уплотнени  каналов, входы передатчиков передающих каналов  вл ютс  входами системы, в каждом приемном полукомплекте первый коммутатор , первый вход которого  вл етс  входом приемного полукомплекта, выход первого коммутатора соединен с входом приемника, первый выход которого через синхроселектор подключен к входу первого синхрогенератора, выходы второго синхрогенератора соединены с управл ющими входами блока разделени  каналов, приемные каналы, каждый из которых содержит декодер, выход которого соединен с входом приемника, блок индикации, блок локализации неисправности,содержащий синхрогенератор, выход которого подключен к первому входу первого регистра и через делитель час- тоты к первым входам первого и второго элементов И и первого счетчика , выход которого подключен к первому входу второго регистра, выход первого элемента ИЛИ соединен с пер- выми входами первого дешифратора, D-триггера и через первый инвертор с первым входом третьего элемента И, выход которого подключен к входу второго инвертора, выход четвертого элемента И соединен с первыми входами второго и третьего элементов ИЛИ, выход последнего из которых подключен к первому входу п того элемента И, выход третьего инвер- тора соединен с вторыми входами п того, первого и второго элементов И, выход последнего из которых подключен к второму входу второго регистра, выходы которого соедине- ны с входами четвертого элемента ИЛИ, выход которого подключен к второму входу третьего элемента И, и к первому входу п того элемента ИЛИ, выход которого соединен с вторым входом D-триггера, выход которого подключен к второму входу третьего элемента ИЛИ, к первому входу третьего регистра и к второму входу первого регистра и через четвертый инвертор к первым входам RS-триг- гера и второго счетчика, первый и второй выходы которого соединены со- 1 ответственно с первым и вторым входа
    JQ 15 20 25 30 дд 5 5
    35
    5
    ми второго дешифратора, первый выход которого подключен к второму входу второго элемента ИЛИ, второй выход второго дешифратора соединен с вторым входом RS-триггера, выход которого соединен с третьим входом второго элемента И, входы первого элемента ИЛИ и первые входы третьего регистра объединены, первые выходы последнего подключены к вторым входам первого дешифратора и к входам шестого элемента ИЛИ, выход которого через п тый инвертор соединен с первым входом шестого элемента И, выход которого подключен к второму входу п того элемента ИЛИ, выход первого регистра соединен с вторым входом шестого элемента И, выход первого элемента И подключен к второму входу второго счетчика, седьмой элеьент ИЛИ, первые выходы приемников приемных каналов соединены с входами первого элемента ИЛИ блока локализации неисправности,выход второго элемента ИЛИ блока локализации неисправности подключен к второму входу первого коммутатора, выход п того элемента И блока локализации неисправностей каждого приемного полукомплекта соединен с первым входом четвертого элемента И блока локализации неисправностей последующего приемного полукомплекта, выход D-триггера блока локализации неисправностей каждого приемного полукомплекта подключен к входу третьего швертора блока локализации неисправностей предыдущего приемного полукомплекта, выходы второго регистра блока локализации неисправностей соединены с первыми входами блока индикации, выход первого коммутатора каждого приемного полукомплекта подключен к третьему входу коммутатора предыдущего приемного полукомплекта, отличающа с  тем, что, с целью упрощени  и повышени  надежности, в систему введены на каждом передающем полукомплекте в передающий канал формирователь контрольного разр да, первый выход кодера соединен с входом формировател  контрольного разр да , первый и второй выходы кодера передающего канала подключены соответственно к вторым и третьим входам блока уплотнени  каналов, выход формировател  контрольного разр да передающего канала соединен с соответствующим четвертым входом блока уплотнени  каналов, выходы которого подключены к входам передатчика, выход которого  вл етс  выходом
    передающего полукомплекта, второй выход кодера первого передающего канала соединен с входом второго син- хрогенератора, на каждом приемном полукомплекте введены группа комму- таторов, элемент ИЛИ, счетчик, в каждый приемный канал введен формирователь контрольного разр да, первый и второй выходы блока разделени  каналов подключены соответст- венно к первым и вторым входам декодера и формировател  контрольного разр да, третий выход блока разделени  каналов соединен с третьим входом формировател  контрольного разр да, выход которого подключен к соответствующему входу элемента ИЛИ, второй выход приемника приемного канала соединен с первым входом соответствующего коммутатора труп- пы, первые выходы которых  вл ютс  выходами приемного полукомплекта, первый выход приемника подключен к информационному входу блока разделени  каналов, выход первого синхро- генератора соединен с тактовым входом -блока разделени  каналов и с входом второго синхрогенератора, в блок локализации неисправности введены четвертый регистр, элемент ЗАПРЕТ , вторые выходы третьего регистра подключены к третьим входам первого дешифратора, выходы которого соединены с третьими входами второго регистра, первый выход второго дешифратора подключен к первому входу четвертого регистра, выходы которого соединены с четвертыми входами первого дешифратора, выход второго инвертора подключен к перво му входу элемента ЗАПРЕТ, выход которого соединен с вторым входом пер вого счетчика,, чыход четвертого элемента И подключен к второму входу
    0 5 0 5 0 5
    5
    элемента ЗАПРЕТ, выход четвертого элемента ИЛИ соединен с первыми входами четвертого элемента И и седьмо го элемента ИЛИ, к второму входу которого подключен выход D-триггера, первые выходы приемников соединены с первыми входами четвертого регистра блока локализации неисправности , второй выход приемника через счетчик соединен с вторыми входами третьего и четвертого регистров блока локализации неисправностей, выход седьмого элемента ИЛИ которого подключен к вторым входам блока индикации и коммутаторов группы, первые выходы которых  вл ютс  выходами приемного полукомплекта, выход элемента ИЛИ соединен с третьими входами третьего и четвертого регистров блока локализации неисправностей, выход D-триггера блока локализации неисправностей каждого приемного полукомплекта подключен к входу третьего инвертора блока локализации неисправностей предыдущего приемного полукомплекта, выход п того элемента И блока локализации неисправностей каждого приемного полукомплекта соединен с вторым входом четвертого элемента И блока локализации неисправностей последующего приемного полукомплекта, второй выход каждого коммутатора группы каждого приемного полукомплекта подключен к третьему входу соответствующего коммутатора группы предыдущего приемного полукомплекта.
    Таблица 1
    Выходы неисправного блока
    1(1)
    1(2)
    Входы
    со
    U)
    KN)
    KN+1) 1(N+2) 2(1)
    2(2)
    )
    2(N+1) 2(N+2)
    ut л чэ u &
    (in)-
    aoitusfiem
    «/ ло&ис/лена
    о,о
    Cr1--9 .
    t
      ттт
    4
    u
    Т
    tb
    Q
    n
    f
    fl
    f
    U
    fcH
    Ul
    л
    Ln
    О U)
    о
    Л Л/I
    rv t
    SAA/
    Л
    v
    I
    I
    J 1ша. И
    (i-l)--j подсистем :
    О/г fwxaM i,
    tltl).nltfJJftlffltl.
    фиг.4
    К $лоы M i fj- и
    К блоку 21 (i-l)- и mdcuct. fg
    и юдсистфы
    К элементу ПАИ 23
SU884431014A 1988-05-25 1988-05-25 Система передачи и приема цифровой информации SU1559361A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884431014A SU1559361A1 (ru) 1988-05-25 1988-05-25 Система передачи и приема цифровой информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884431014A SU1559361A1 (ru) 1988-05-25 1988-05-25 Система передачи и приема цифровой информации

Publications (1)

Publication Number Publication Date
SU1559361A1 true SU1559361A1 (ru) 1990-04-23

Family

ID=21377388

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884431014A SU1559361A1 (ru) 1988-05-25 1988-05-25 Система передачи и приема цифровой информации

Country Status (1)

Country Link
SU (1) SU1559361A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1309069, кл. G 08 С 15/00, 1986.. Авторское свидетельство СССР № 1392583, кл. G 08 С 15/00, 1986. *

Similar Documents

Publication Publication Date Title
EP0320882B1 (en) Demultiplexer system
EP0356012B1 (en) TDM Demultiplexer
US5680389A (en) Data transmission system
CA1109168A (en) T.d.m. transmission systems
US4862480A (en) Digital data service system
JPH02131040A (ja) ディジタルパス監視方法およびスタッフ多重変換装置ならびに通信システム
SU1559361A1 (ru) Система передачи и приема цифровой информации
US3830982A (en) Time division multiplex data transmission system having a monitoring signal
US4486852A (en) Synchronous time-shared data bus system
EP0006325A1 (en) Data transmission system for interconnecting a plurality of data processing terminals
US4785464A (en) Method and device for regenerating the integrity of the bit rate in a plesiosynchronous system
JP2996364B2 (ja) 伝送方式
DK163089B (da) Fremgangsmaade til overfoering og modtagelse af digitale informationssignaler
SU1156273A1 (ru) Трехканальна резервированна вычислительна система
SE516475C2 (sv) Anordning för stoffsynkroniseringsfältstyrning
SU1392583A1 (ru) Система передачи и приема цифровой информации
JP2693831B2 (ja) 補助信号伝送方式
JP2826383B2 (ja) 警報転送方式
JPS5868327A (ja) 同期障害検出方式
WO1989006084A1 (en) An error correction method in a switch and a switch provided with error correction means
SU1309069A1 (ru) Устройство дл приема и передачи цифровой информации
JPS62111539A (ja) 時分割多方向多重通信方式
AU2799289A (en) An error correction method in a switch and a switch provided with error correction means
JPH04220828A (ja) 障害区間標定方法
JPH0614040A (ja) リング形通信システムにおける子局監視システム