SU1103266A2 - Graphical information readout device - Google Patents

Graphical information readout device Download PDF

Info

Publication number
SU1103266A2
SU1103266A2 SU833569687A SU3569687A SU1103266A2 SU 1103266 A2 SU1103266 A2 SU 1103266A2 SU 833569687 A SU833569687 A SU 833569687A SU 3569687 A SU3569687 A SU 3569687A SU 1103266 A2 SU1103266 A2 SU 1103266A2
Authority
SU
USSR - Soviet Union
Prior art keywords
register
block
input
counter
output
Prior art date
Application number
SU833569687A
Other languages
Russian (ru)
Inventor
Татьяна Викторовна Попова
Вячеслав Николаевич Радкевич
Галина Александровна Яскевич
Станислав Иванович Нитиевский
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU833569687A priority Critical patent/SU1103266A2/en
Application granted granted Critical
Publication of SU1103266A2 publication Critical patent/SU1103266A2/en

Links

Landscapes

  • Image Generation (AREA)

Abstract

УСТРОЙСТВО ДЛЯ СЧИТЫВАНИЯ ГРАФИЧЕСКОЙ ИНФОРМАЦИИ по авт. св. № 960872, отличающеес  тем, что, с целью повышени  быстродействи  устройства, оно содержит элемент И, один вход которого соединен с nejpBbiM блоком сравнени , а выход подключен к узлу индикации, шестой регистр, вход которого соединен с блоком пам ти, и последовательно соединенные триггер, вход которого подключен к блоку пам ти, а выход подключен к другому входу элемента И, и элементы И группы, другие входы которых соединены с первым блоком сравнени  и с шестым регистром , а выходы подключены к третьему входу счетчика адреса.DEVICE FOR READING GRAPHIC INFORMATION on author. St. No. 960872, characterized in that, in order to increase the speed of the device, it contains an AND element, one input of which is connected to the nejpBbiM comparison unit, and the output connected to the display unit, the sixth register, the input of which is connected to the memory block, and serially connected trigger whose input is connected to the memory unit, and the output is connected to another input of the AND element, and AND elements of the group, the other inputs of which are connected to the first comparison unit and the sixth register, and the outputs are connected to the third input of the address counter.

Description

Изобретение относитс  к автоматике и вычислительной технике, в частности к устройствам дл  считывани  -графической информации, и может быть использовано в автоматизированных си темах диспетчеризации, оперативного управлени  и проектировани . По основному авт.св. № 960872 известно устройство, содержащее планшет , выполненньй в виде системы взаи мноортогональных координатных шин, подключенных к коммутатору, соединен ному с блоком управлени , усилители, входы которых подключены к съемнику координат, соединенному с формирователем импульсов компенсации, а выходы подключены к блоку идентификации точек считывани , соединенному с бло ком управлени  и с формирователем импульсов компенсации, блок определени  координат, подключенньй к первому блоку сравнени  и к блоку управ лени , блок пам ти, соединенный с первым .и вторым регистрами, первьй и второй сумматоры, входы которых подключены к первому регистру, соединенному с другим входом первого блока сравнени , и к блоку определени  координат, а выходы подключены к соответствующим интеграторам, выходы которых соединены с входами третьего сумматора, третий и четвертый регистры, входы которых подключены к третьему сумматору и к выходу .второго блока сравнени , а выходы соединены с входами второго блока сравнени , подключенного к другому входу второго регистра и к одному входу счетчика адреса, другой вход которого соединен с первым блоком сравнени , а выход подключен к блоку пам ти, п тый регистр, входы которого соединены с вторым регистром и с блоком определени  координат, и узел индикации l . Недостатком данного устройства  вл етс  низкое быстродействие, обус ловленное последовательным вычислением рассто ни  до всех точек аппрок симации, хран щихс  в блоке пам ти. Цель изобретени  - повьпиение быстродействи  устройства за счет определени  участка, которому принад лежит считанна  точка. Указанна  цель достигаетс  тем, что в устройства введены элемент И, один вход которого соединен с первы блоком сравнени , а выход подключен к узлу индикации, шестой регистр, вход которого соединен с блоком пам ти , и последовательно соединенные триггер, вход которого подключен к блоку пам ти, а выход подключен к другому входу элементу И, и элементы И группы, другие входы которых соединены с первым блоком сравнени  и с шестым регистром, а выходы подключены к третьему входу счетчика адреса . На чертеже представлена блок-схема предлагаемого устройства. Устройство содержит планшет 1 с координатными шинами 2, коммутатор 3, съемник 4 координат, усилители 5, формирователь 6 импульсов компенсации , блок 7 определени  координат, блок 8 идентификации точек считывани , блок 9 управлени , блок 10 пам ти , первьш 11 и второй 12 регистры, первьш блок13 сравнени , узел 14 индикации, элемент И 15, счетчик 16 адреса, шестой регистр 17, триггер 18, группу .19 элементов И, первый 20 и второй 21 сумматоры, интеграто.ры 22 и 23, третий сумматор 24, третий 25 и четвертый 26 регистры, второй блок 27 сравнени , п тый регистр 28. Устройство работает следующим образом . До начала работы в блок 10 пам ти в определенном пор дке заноситс  цифрова  модель заданной области, дл  чего эта область разбиваетс  на определенные участки, каждый из которых содержит определенное, достаточное дл  описани  этого участка количест-, во точек аппроксимации (наиболее характерных точек - изгибы изолиний, ориентиры и т.п.), кажда  из которых содержит координаты X, Y и параметры 1. , функционально завис щие от координат . Таким образом, в блоке 10 пам ти после точек, описывающих заданную область, в определенном пор дке будут расположены участки, каждый из которых описываетс  точками минимума и максимума, количеством точек аппроксимации и точками аппроксимации . В первом из расположенных в блоке 10 пам ти участков в  чейке, хран щей координаты Х,,, Y,f, этого участка, в свободном разр де записан признак участков (схема занесени  в блок 10 пам ти цифровой модели не показана). Перед началом работы все блоки и узлы устройства привод тс  в исходное состо ние сигналом при включении питани  (блоки питани  и устройства выработки сигнала установки в исходное состо ние при включении питани  не показаны). После включени  питани  все триггеры регистра 26 устанав ливаютс  в единичное состо ние, запускаетс  счетчик 16 адреса и из блока 10 пам ти поступают исходные координаты заданной точки в регистр ,11, Устройство готово к работе. При совмещении остри  (визирного перекрести ) съемника 4 координат с точкой считывани  на планшете 1 производитс  с помощью блоков 3, 5-9 грубое, а затем точное определение координат считанной точки. Координаты считанной точки поступают из блока 7 в блок 13. Из регистра 11 на блок 13 поступают минимальные коорди наты XQ соответственно. Сигнал с выхода блока 13 через элемент И 15 поступает в узел 14 индикации , где формируетс  визуальньй сигнал (загораетс  лампа) о том, что считанна  точка не попала в заданную область. Оператор анализирует причину непопадани , устанавливает устройство в исходное состо ние и считывает координаты другой точки. Если считанна  точка попадает в заданную область, то на выходе блока 13 по вл етс  сигнал, поступающий в счетчик 16, производ  прибавление единицы к содержимому счетчика 16 адреса и устанавлива  его таким образом в следующее состо ние. По адресу, сфор мированному в счетчике 16, из блока 10 пам ти извлекаютс  максимальные координаты второй точки, характеризующей заданную область, поступающие через регистр 11 на блок 13. Если условие попадани  считанной точки в заданную область не выполн етс , то сигнал с выхода блока 13 через Элемент И 15 поступает в узел 14 индикации, где формируетс  визуал ный сигнал о том, что считанна  точ . ка-не попала в заданную область. Опе ратор- анализирует причину непопадани , устанавливает устройство в исходное состо ние и считывает координ ты другой точки. Если считанна  точка попадает в заданную область, то н выходе блока 13 по вл етс  сигнал, поступающий на вход счетчика 16 адре са, производ  прибавление единицы к содержимому этого счетчика и устанавлива  его таким образом в следующее состо ние. По адресу, сформированному в счетчике 16, из блока 10 извлекаютс  координаты первого участка, поступающие в регистр 11, количество точек аппроксимации первого участка, поступающее в регистр 17, признак участков, поступающий в триггер 18 и устанавливающий его в единичное состо ние. Эти координаты из регистра 11 поступают в блок 13, где сравниваютс  с координатами Х, Y считанной точки, поступающими из блока 7. Если Хо Х,,, YO У„„„, то на выходе блока 13 по вл етс  Сигнал, поступающий на вход счетчика 16 адреса , производ  прибавление единицы к содержимому этого счетчика и устанавлива  его таким образом в следующее состо ние. По адресу, сформированному в счетчике.16, из блока 10 пам ти извлекаютс  координаты , второй точки, характеризующей первый участок, поступающие через регистр 11 в блок 13. Количество точек аппроксимации первого участка из блока 10 поступает в регистр 17. Блок 13 сравнивает значени  координат Хд, YO с максимальными значени ми координат. Если Хо Х,д, или У,, Y,, то на выходе блока 13 по вл етс  сигнал , свидетельствующий о том, что считанна  точка не попала в первый участок. Сигнал с выхода блока 13 поступает на управл ющие входы элементов И группы 19, на вторые управл ющие входы которых поступает сигнал с пр мого выхода триггера 18, разреша  прохождение содержимого регистра 17 в счетчик 16 адреса. ТаКИМ образом, на вход счетчика 16 в параллельном коде поступает число, прибавл емое к содержимому счетчика 16 и устанавливающее этот.счетчик в следующее состо ние. Следовательно, если считанна  точка не принадлежит первому участку, устройство переходит к анализу принадлежности точки второму участкуо . По адресу, сформированному в счетчике 16, из блока 10 пам ти извлекаютс  координаты Xj.;,, YzmVn второго участка, поступающие в регистр 11, количество точек аппроксимации второго участка, поступающие в регистр 17. Координаты Х,, , Y f из регистра 11 поступают в блок 13, где сравниваютс  с координатами счиЕсли Х Х,, танной точки Хд, Yg. или YQ (считанна  точка не принадлежит второму участку), то сигнал о непопадании точки в участок с выхода блока 13 поступает на управл кицие входы элементов И группы 19, разреша  прохождение содержимого регистра 17 в счетчик 16 адреса. Таким образом, на -вход счетчика 16 в параллельном коде поступает число, прибавл емое к содерлшмому этого счетчика и устанавливающее его в следующее состо ние. Следовательно, если считанна  точка не принадлежит второму участку, устройство переходит к анализу принадлежности точки следующему участку. Устройство работает таким образом до тех пор, пока не определитс  участок, которому при надлелсит считанна  точка. Сигнал-с выхода блока 13 поступает в счетчик 16 адреса, производ  прибавление единицы к содержимому этого счетчика и устанавлива  его таким образом в следующее состо ние. По адресу, сформированному в счет чике 16,из блока 10 извлекаютс  значени  X,, Y, первой точки аппроксимации данного участка, поступающие в регистр 11, а значени  параметров первой точки аппроксимации, функционально завис щие от координат, посту пают в регистр 12. Содержимое регист ра 11 поступает на первые входы сумматоров 20 и 21, на вторые входы которых поступают координаты считанной точки из блока 7. Б сумматорах 20 и 21 вычисл ютс  значени  /X XQ/ , /Y - YO/соответственно. С выходов сумматоров 20 и 21 информаци  поступает на входы интеграторов 22 и 23 дл  -BfawtHcneHHH квадратов полученных значений. С выходов интеграторов 22 и 23 эта информаци  через сумматор 24 поступает в регистр 25. Блок 27 сравнивает содержи мое регистров 25 и 26. Так как содержийое регистра 26 больше ( перед началом работы все триггеры регистра 26 были установлены в единичное состо ние) содержимого регистра -25, на выходе блока 27 по вл етс  сигнал , устанавливающий регистр 26 в нулевое, состо ние, разрешающий перезапись значени  первого параметра из регистра 12 в регистр 28 и перевод щий счетчик 16 адреса в следующее состо ние (прибавлением единицы к содержимому этого счетчика). По адресу , сформированному в счетчике 16, из блока 10 пам ти извлекаютс  значени  X, второй ТОЧКИ аппроксимации данного участка, поступающие в,,регистр 11, и значени  второго параметра , поступающие в регистр 12 Аналогично описанному вычисл етс  значение суммы квадратов раз-ности координат точек, которое с выхода сумматора 24 поступает в регистр 26. Блок. 27 сравнивает содержимое регистров 25и 26. Если значение первой суммы больше значени  второй, то на выходе блока 27 по вл етс  сигнал, устанавливающий .регистр 25 в нулевое состо ние , разрещающий перезапись значени  второго параметра из регистра 12 в регистр 28 и перевод щий счетчик 16 в следующее состо ние (прибавление единицы к содержимому этого счетчика) Если это условие не выполн етс , то на выходе блока 27 по вл етс  сигнал , устанавливающий регистры 12 и 26в нулевое состо ние и перевод щий, счетчик 16 в следующее состо ние. По адресу, сформированному в счетчике 16, из блока 10 извлекаютс  координаты и соответствующие значени  параметров следующей точки аппроксимации данного участка. Аналогичным образом в последовательном пор дке производитс  перебор всех точек аппроксимации данного участка. Введение новых узлов и элементов позволило существенно повысить быстродействие устройства.The invention relates to automation and computing, in particular to devices for reading graphic information, and can be used in automated scheduling, operational control and design. According to the main auth. No. 960872, a device comprising a tablet made as a system of mutually orthogonal coordinate buses connected to a switch connected to a control unit, amplifiers whose inputs are connected to a coordinate puller connected to a compensating pulse shaper, and outputs connected to a read point identification unit. connected to the control unit and to the pulse shaper compensation, the unit for determining the coordinates, connected to the first unit of comparison and to the control unit, the memory unit, connected with the first and second registers, the first and second adders whose inputs are connected to the first register connected to another input of the first comparison unit and to the coordinate determination unit, and the outputs connected to the corresponding integrators whose outputs are connected to the inputs of the third adder, the third and the fourth registers, the inputs of which are connected to the third adder and to the output of the second comparison unit, and the outputs are connected to the inputs of the second comparison unit connected to another input of the second register and to one input of the address counter The sa, another input is connected to the first comparison unit, and the output is connected to the memory unit, the fifth register, the inputs of which are connected to the second register and the coordinate determination unit, and the display unit l. The disadvantage of this device is the low speed caused by the sequential calculation of the distance to all approximation points stored in the memory block. The purpose of the invention is to increase the speed of the device by determining the area to which the read point belongs. This goal is achieved by introducing an I element into the devices, one input of which is connected to the first comparison unit, and the output is connected to the display unit, the sixth register, the input of which is connected to the memory unit, and the series-connected trigger, the input of which is connected to the memory unit ti, and the output is connected to another input of the And element, and the elements of the And group, the other inputs of which are connected to the first comparison unit and the sixth register, and the outputs are connected to the third input of the address counter. The drawing shows a block diagram of the proposed device. The device contains a tablet 1 with coordinate buses 2, a switch 3, a 4-coordinate remover, amplifiers 5, a shaper compensation pulse 6, a coordinate determination unit 7, a read point identification block 8, a control block 9, a memory block 10, the first 11 and second 12 registers , first comparison block 13, display node 14, element 15, address counter 16, sixth register 17, trigger 18, group of .19 elements I, first 20 and second 21 adders, integrator 22 and 23, third adder 24, third 25 and fourth registers 26, second comparison block 27, fifth register 28. Device is slave It is as follows. Before starting work, the digital model of the specified area is entered into the memory unit 10 in a certain order, for which this area is divided into specific sections, each of which contains a certain quantity sufficient for the description of this area, at the approximation points (the most characteristic points are isolines, landmarks, etc.), each of which contains X, Y coordinates and parameters 1., functionally dependent on coordinates. Thus, in block 10 of memory, after the points describing a given area, in a certain order there will be located sections, each of which is described by points of minimum and maximum, number of approximation points and approximation points. In the first of the plots 10 located in the block of memory in the cell storing the coordinates X ,,, Y, f of this plot, the sign of the plots is recorded in free discharge (the scheme of entering the digital model into block 10 of memory is not shown). Before starting, all the blocks and components of the device are reset by a signal when the power is turned on (power supply units and devices for generating a setting signal are not shown when the power is turned on). After the power is turned on, all the triggers of the register 26 are set to one, the address counter 16 is started, and the initial coordinates of the set point go to the register, 11 from the memory block 10, the device is ready for operation. When combining the point (reticle overhang) of the 4-coordinate remover with the reading point on the tablet 1, a rough definition is made using blocks 3, 5-9, and then the exact determination of the coordinates of the read point. The coordinates of the read point come from block 7 to block 13. From register 11 to block 13, the minimum coordinates XQ are received, respectively. The signal from the output of block 13 through the element 15 enters the display unit 14, where a visual signal is formed (the lamp lights up) that the read point has not entered the specified area. The operator analyzes the cause of the failure, sets the device to its original state, and reads the coordinates of another point. If the read point falls into a predetermined area, then the output of block 13 is a signal arriving at counter 16, adding one to the contents of counter 16, and thus setting it to the next state. At the address formed in the counter 16, the maximum coordinates of the second point characterizing the specified area, received via register 11 to block 13, are extracted from the memory block 10. If the condition of the read point in the specified region is not met, the output signal from the block 13 through the Element And 15 enters the display unit 14, where a visual signal is generated that the read point. ka-not got into a given area. The operator analyzes the cause of failure, sets the device to its initial state, and reads the coordinates of another point. If the read point falls into the specified area, then a signal appears at the output of block 13, which arrives at the input of the address 16 counter, adds one to the contents of this counter and sets it to the next state. At the address formed in the counter 16, from block 10, the coordinates of the first section, which are received into register 11, the number of approximation points of the first section, which arrive at register 17, are sign of the sections, which arrive at trigger 18 and establish it in a single state. These coordinates from register 11 go to block 13, where they are compared with the X, Y coordinates of the read point coming from block 7. If Ho X ,,, YO Y „„, then a signal arriving at the output of block 13 appears the address counter 16, producing the addition of one to the contents of this counter and thus setting it in the next state. At the address formed in the counter 16, the coordinates are extracted from the memory block 10, the second point characterizing the first segment arriving through the register 11 into the block 13. The number of approximation points of the first segment from the block 10 enters the register 17. The block 13 compares the coordinate values HD, YO with maximum coordinate values. If Ho X, d, or Y ,, Y ,, then at the output of block 13 a signal appears indicating that the read point did not fall into the first area. The signal from the output of block 13 is fed to the control inputs of elements AND of group 19, the second control inputs of which receive a signal from the direct output of trigger 18, allowing the contents of register 17 to pass into counter 16 of the address. Thus, in the parallel code, a number is added to the input of the counter 16, added to the contents of the counter 16 and setting this counter to the next state. Therefore, if the read point does not belong to the first segment, the device proceeds to the analysis of the point belonging to the second segment. At the address formed in the counter 16, the coordinates Xj. ;, YzmVn of the second section, arriving in register 11, the number of approximation points of the second section, entering register 17 are retrieved from memory block 10. Coordinates X ,,, Y f from register 11 arrive at block 13, where they are compared with the coordinates of XI, TX ,, taid point Xd, Yg. or YQ (the read point does not belong to the second section), then a signal that a point does not enter the section from the output of block 13 enters the control inputs of AND elements of group 19, allowing the contents of register 17 to pass to counter 16 of the address. Thus, the number of the input of the counter 16 in the parallel code is added to the content of this counter and sets it to the next state. Therefore, if the read point does not belong to the second segment, the device proceeds to the analysis of the point belonging to the next segment. The device operates in this way until the area to which the read point is found when it is found. The signal from the output of block 13 enters the counter 16 of the address, produces the addition of one to the contents of this counter and sets it in the following state. At the address formed in the counter 16, the values X, Y are extracted from block 10, the first approximation point of this area, which enters register 11, and the coordinates of the first approximation point, functionally dependent on the coordinates, are entered in register 12. Content register 11 enters the first inputs of adders 20 and 21, the second inputs of which receive the coordinates of the read point from block 7. B, adders 20 and 21 calculate the values of / X XQ /, / Y - YO / respectively. From the outputs of the adders 20 and 21, information is fed to the inputs of the integrator 22 and 23 for the –BfawtHcneHHH squares of the values obtained. From the outputs of the integrators 22 and 23, this information through the adder 24 enters the register 25. Block 27 compares the contents of registers 25 and 26. Since the contents of register 26 are larger (before starting operation, all triggers of register 26 were set to one) the contents of register - 25, at the output of block 27, a signal appears that sets the register 26 to zero, allowing the value of the first parameter to be overwritten from register 12 to register 28 and transferring the address counter 16 to the next state (by adding one to the contents of this counter but). At the address formed in the counter 16, the values X are extracted from the memory block 10, the second POINT of the approximation of this section is received in the register 11, and the second parameter values are entered in the register 12 The sum of squares of the coordinate difference is calculated in the same way as described. points, which from the output of the adder 24 enters the register 26. Block. 27 compares the contents of the registers 25 and 26. If the value of the first sum is greater than the value of the second, then a signal appears at the output of block 27, setting the register 25 to the zero state, allowing overwriting the value of the second parameter from register 12 to register 28 and transferring counter 16 to the next state (adding one to the contents of this counter) If this condition is not fulfilled, then the output of block 27 is a signal that sets registers 12 and 26 to the zero state and the translating counter 16 to the next state. At the address formed in the counter 16, the coordinates and corresponding values of the parameters of the next approximation point of this area are extracted from block 10. Similarly, in a sequential order, all the approximation points of a given region are enumerated. The introduction of new nodes and elements has significantly improved the speed of the device.

Claims (1)

УСТРОЙСТВО ДЛЯ СЧИТЫВАНИЯ ГРАФИЧЕСКОЙ ИНФОРМАЦИИ по авт. св. № 960872, отличающееся тем, что, с целью повышения быстро- действия устройства, оно содержит элемент И, один вход которого соединен с первым блоком сравнения, а выход подключен к узлу индикации, шестой регистр, вход которого соединен с блоком памяти, и последовательно соединенные триггер, вход которого подключен к блоку памяти, а выход подключен к другому входу элемента И, и элементы И группы, другие входы которых соединены с первым блоком сравнения и с шестым регистром, а выходы подключены к третьему входу счетчика адреса.DEVICE FOR READING GRAPHIC INFORMATION by ed. St. No. 960872, characterized in that, in order to increase the speed of the device, it contains an And element, one input of which is connected to the first comparison unit, and the output is connected to the display unit, the sixth register, the input of which is connected to the memory unit, and connected in series a trigger, the input of which is connected to the memory unit, and the output is connected to another input of the AND element, and the AND elements of the group, the other inputs of which are connected to the first comparison unit and the sixth register, and the outputs are connected to the third input of the address counter. SU_ ,..,1103266 >SU_, .., 1103266> 1 11032661 1103266
SU833569687A 1983-03-30 1983-03-30 Graphical information readout device SU1103266A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833569687A SU1103266A2 (en) 1983-03-30 1983-03-30 Graphical information readout device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833569687A SU1103266A2 (en) 1983-03-30 1983-03-30 Graphical information readout device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU960872 Addition

Publications (1)

Publication Number Publication Date
SU1103266A2 true SU1103266A2 (en) 1984-07-15

Family

ID=21055651

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833569687A SU1103266A2 (en) 1983-03-30 1983-03-30 Graphical information readout device

Country Status (1)

Country Link
SU (1) SU1103266A2 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 960872, кл. G 06 К 11/06, 1981 (прототип). *

Similar Documents

Publication Publication Date Title
SU1103266A2 (en) Graphical information readout device
KR940012162A (en) Data processing system that can communicate with other computer systems
JPS54150049A (en) Pre-fetch order control system
SU1126967A1 (en) Device for simulating graphs
JPS5651074A (en) Address trace system
SU1130876A1 (en) Device for calculating polynomial coefficients
SU842786A1 (en) Device for reducing fibonacci p-codes to minimum form
SU968804A1 (en) Device for determining extremum numbers
RU2003125391A (en) AUTOMATED CONTROL SYSTEM
JPS5578357A (en) Program overrun detection unit
JPS55166757A (en) Check unit for overlapping use of output instruction
SU1092484A1 (en) Information input device
SU678495A1 (en) Device for reading-out microobject images
SU1091146A1 (en) Generator of sequnce of p fibonacci numbers
SU1575241A1 (en) Device for checking permanent memory units
SU510753A1 (en) Device for controlling permanent storage units
SU1368876A1 (en) Random number generator
SU1541628A1 (en) Control processor
JPS5637892A (en) Memory unit
SU809401A1 (en) Fixed storage unit testing device
SU737943A1 (en) Information input arrangement
SU526899A1 (en) Communication process
JPS62286134A (en) Tracer system
SU416692A1 (en)
SU864275A1 (en) Information input device