SU1101822A1 - Делительно-множительное устройство - Google Patents

Делительно-множительное устройство Download PDF

Info

Publication number
SU1101822A1
SU1101822A1 SU833576289A SU3576289A SU1101822A1 SU 1101822 A1 SU1101822 A1 SU 1101822A1 SU 833576289 A SU833576289 A SU 833576289A SU 3576289 A SU3576289 A SU 3576289A SU 1101822 A1 SU1101822 A1 SU 1101822A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
outputs
switch
register
Prior art date
Application number
SU833576289A
Other languages
English (en)
Inventor
Николай Федорович Зорин
Николай Николаевич Протченко
Original Assignee
Войсковая Часть 33872
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 33872 filed Critical Войсковая Часть 33872
Priority to SU833576289A priority Critical patent/SU1101822A1/ru
Application granted granted Critical
Publication of SU1101822A1 publication Critical patent/SU1101822A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

ДЕЛИТЕЛЬНО-МНОЖИТЕЛЬНОЕ УСТРОЙСТВО , содержащее первый и второй счетчики и первый и второй элементы И, первые входы которых соединены с входными информационными шинами устройства , а выходы соединены соответственно со счетными входами первого и второго счетчиков, вход установки и О второго счетчика соединен с входом задани  режима работы устройства , отличающеес  тем, что, с целью расширени  области применени  путем обеспечени  возможности подачи импульсов более высокой частоты на любой из инфсфмационных входов устройства, в него введены коммутатор, перва  и втора  схемы сравнени  и регистр, причем вторые входы первого и второго элементов И соединены с первым управл ющим входом коммутатора и с выходом второй схемы сравнени , третьи входы первого и второго элементов И соединены с BTOpbiM управл ющим входом коммутатора и выходом первой схемы сравнени , разр дные выходы первого счетчика соединены соответственно с входами первой группы коммутатора и входами первой группы первой схемы сравнени , разр дные выходы второго счетчика соединены соответственно с входами второй группы коммутатора и входами первой группы второй схемы сравнени , входы вторых Групп первой и второй схем сравнени  соединены соответственно с разр дными выходами ре (П гистра разр дные входы которого соединены соответственно с выходами коммутатора , установочные входы регистра соединены соответственно с установочными входами устройства, входы установки в О первого счетчика и регистра соединены с входом задани  режима работы устройства, разр дные выходы регистра  вл ютс  информационными выходами устройства, а выходы первой и второй схем сравнени   вл ютс  выходами индикации более высокой частоты входных импульсов.

Description

г Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при построении устройств функциональной обработки частотно-импульсных сигналов, Известно устройство дл  делени , содержащее счетчики и элемент И Л Недостатком устройстзза  вл етс  невозможность выполнени  множительных операций, Наиболее близким по технической сущности к изобретению  вл етс  миожительно-делительное устройство, содержащее два счетчика, два элемента И, два триггера5 элемент задержки и группу элементов И, причем первые входы первого и второго элементов И соединены с источниками частотно-импульсных сигналов, выходы первого и второго элементов И соединены соответственно со счетными входами перво го и второго счетчиков, выход переполнени  первого счетчика соединен с входом установки в О первого и второго триггеров, вход установки в 1 первого триггера соединен с выходом первого элемента И, вход установки в 1 второго триггера соедине с управл ющим входом ycTpojiCTBa, пр  мой выход первого триггера соединен с вторым входом второго элемента И, пр мой выход второго триггера соединен с вторым входом первого элемента И, инверсный выход второго триггера  вл етс  выходом устройства, инверсные разр дные выходы второго счетчика соединены соответственно с первыми входами элементов И группы, вторые входы которых объединены и соединены с выходом элемента задерлски , вход которой соединен с выходом переполнени  первого счетчика, выходы элементов И группы соединены соответственно с установочными входа ми первого счетчика, пр мые разр дные выходы второго счетчика  вл ютс  выходами устройства, вход установки в ноль второго счетчика соединен с входом сброса устройства 2J , Недостатком известного устройства  вл етс  необходимость подачи на вхо делимого импульсной последовательнос ти с более низкой частотой, чем на .вход делител . Целью изобретени   вл етс  расширение области применени  путем обеспечени  возможности подачи импульсов 22 более вь сокой частоты на любой из информационных входов устройства. Поставленна  цель достигаетс  тем, что в устройство, содержащее первый и второй счетчики и первый и второй элементы И, первые входы которых соединены с входными информационными шинами устройства, а выходы - соответственно со счетными входами первого и второго счетчиков, вход установки в О второго счетчика соединен с входом задани  режима работы устройства , введены коммутатор, перва  и втора  схемы сравнени  и регистр, причем вторые первого и HIорого элементов И соединены с первым управл ющим входом коммутатора и с выходом второй схемь сравнени , третьи входы первого и второго элементов И соединены с вторым управл ющим входом коммутатора и выходом первой схемы сравнени , разр дные выходы первого счетчика соединены соответственно с входами первой группы коммутатора и входами первой группы первой схемы сравнени , разр дные выходы второго счетчика соединены соответственно с входами второй группы коммутатора и входами первой группы второй схемы сравнени , входы вторых групп первой и второй схем сравнени  соединены соответственно с разр дными выходами регистра, разр дные входы которого соединены соответственно с выходами коммутатора, установочные входы регистра соединенЕ) соответственно с установочными входами устройства, входы установки в О первого счетчика и регистра соединены с входом задани  режима работы устройства, разр дные выходы регистра  вл ютс  информационными выходами устройства, а выходы первой и второй схем сравнени   вл ютс  выходами индикации более высокой частоты входных импульсов . На чертеже представлена функциональна  схема делитель множительного устройства. Устройство содержит входные информационные шины 1 и 2, элементы И 3 и 4, счетчики 5 и6, коммутатор 7, схемы 8 и 9 сравнени , регистр 10, установочные входы 11, выходы 12 и 13 индикации более высокой входной частоты, информационные выходы 14, вход 15 задани  режима работы устройства , причем первые входь; элементов 3 . .1 и 3 и Д соединены с входными информационными шинами 1 и 2 устройства, вторые входы элементов И 3 и 4 соединены с первым управл ющим входом коммутатора 7 и с выходомсхемы 9 сравнени , третьи входы элементов И 3 и 4 соединены с вторым управл ющим входом коммутатора 7 и с выходом схемы 8 сравнени , выходы элементов И 3 и 4 соединены соответственно со счетными входами счетчиков 5 и 6, входы установки в О которых соединены с входом установки в О регистра 10 и с входом 15 задани  режима работы устройства, разр дные выходы счет чика 5 соединены соответственно с входами первой группы коммутатора 7 и входами первой группы схемы 8 срав нени , разр дные выходы счетчика 6 соединены соответственно с входами второй группы коммутатора 7 и входами первой группы схемы 9 сравнени , входы вторых групп схем 8 и 9 сравне ни  соединены соответственно с разр дными выходами регистра 10, разр д ные входы которого соединены соответ ственно с выходами коммутатора 7, ус тановочные входы резистора 10 соединены соответственно с установочными входами 11 устройства, разр дные выходы регистра 10 соединены соответст венно с информационными выходами 14 устройства, а выходы схем 8 и 9 срав нени  соединены соответственно с выходами 12 и 13 индикации более высокой входной частоты устройства. Устройство работает следующим образом . В исходном положении счетчики 5 и 6 устанавливаютс  в нулевое состо ние сигналом, поступающим на вход 15 задани  режима работы устройства, а в регистр 10 записываетс  коэффициент К в пр мом двоичном коде. При этом на вторые входы схем 8 и 9 срав нени  поступает код числа К, на первые входы - код нул , а на выходе формируютс  высокие уровни, открываю щие элементы И 3 и 4 по вторым и третьим входам и закрывающие коммутатор 7 по обоим управл ющим входам. Низкий уровень на выходах схем 8 и 9 сравнени  формируетс  только тогда, когда код на первом входе равен или больше, чем на втором. Начало работы устройства определ етс  моментом поступлени  двух импульсных последовательностей с частотами F, и F 24 входные информационные шины 1 и 2 устройства. Импульсычерез открытые элеме11ты И 3 и 4 поступают на входы счетчиков 5 и 6. Счет прекращаетс  при формировании нулевого уровн  на выходе любой схемы 8 или 9 сравнени  (либо обеих вместе), что происходит при равенстве кода в одном из счетчиков (в обеих счетчиках) числу К. В случае F : F первым достигает величины К код в счетчике, на который поступает более высока  частота. Так при F, F, низкий уровень формируетс  на выходе схемы 8 сравнени , что ведет к закрыванию элементов И 3 и 4 по вторым входам, прекращению счета обоими счетчиками, разрешению прохождени  кода с выхода счетчика 6 на вход регистра 10. Нулевой потенциал на выходе 12 указывает на то, что на шину 1 поступает более высока  частота. По сигналу, подаваемому на управл ющий вход устройства, осуществл ютс  запись информации с выхода коммутатора 7 в регистр 10 и с задержкой, определ емой переходными процессами в счетчиках 6, и установка в нулевое состо ние этих счетчиков. На выходной шине формируетс  код, величина которого определ етс  выражением . В случаев. р2 низкий уровень формируетс  на выходе схемы 9 сравнени  и выходе устройства 13, что ведет к закрыванию элементов И 3 и 4 по третьим входам, прекращение счета обоими счетчиками и поступлению на выходную шину кода, определ емого выражением ь-Ч Таким образом, устройство формирует величину, пропорциональную отношению меньшей частоты к более высокой независимо от того, на какие входы эти сигналы поданы Устройство обеспечивает последо .вательное умножение отношений пар частот (F, / Fg ). Дл  этого, не изме н   состо ни  регистра 10 после опре , делени  отношени  первой пары частот.
подают на вход вторую пару частот и производ т установку счетчиков 5 и 6 в нулевое состо ние. Повтор   указанные операции дл  h пар частот, получаем величину
/FM ( Fv
.-k). ()
Таким образом, введение новых элементов и св зей позволило расширить область применени  предлагаемого делительно-множительного устройства за счет возможности подачи импульсной последовательности более высокой частоты на любую из входных информационных шин.

Claims (1)

  1. ДЕЛИТЕЛЬНО-МНОЖИТЕЛЬНОЕ УСТРОЙСТВО, содержащее первый и второй счетчики и первый и второй элементы И, первые входы которых соединены с входными информационными шинами устройства, а выходы соединены соответственно со счетными входами первого и второго счетчиков, вход установки и 0 второго счетчика соединен с входом задания режима работы устройства, отличающееся тем, что, с целью расширения области применения путем обеспечения возможности подачи импульсов более высокой частоты на любой из информационных входов устройства, в него введены коммутатор, первая и вторая схемы сравнения и регистр, причем вторые входы первого и второго элементов И соединены с первым управляющим входом коммутатора и с выходом второй схемы сравнения, третьи входы первого и второго элементов И соединены с вторым управляющим входом коммутатора и выходом первой схемы сравне ния, разрядные выходы первого счетчи ка соединены соответственно с входа ми первой группы коммутатора и входами первой группы первой схемы срав нения, разрядные выходы второго счетчика соединены соответственно с входами второй группы коммутатора и входами первой группы второй схемы сравнения, входы вторых Групп первой и второй схем сравнения соединены соответственно с разрядными выходами регистра, разрядные входы которого соединены соответственно с выходами коммутатора, установочные входы регистра соединены соответственно с установочными входами устройства, входы установки в ”0” первого счетчика и регистра соединены с входом задания режима работы устройства, разрядные выходы регистра являются информационω с:
    ными выходами устройства, а выходы первой и второй схем сравнения явля· ются выходами индикации более высокой частоты входных импульсов.
SU833576289A 1983-04-08 1983-04-08 Делительно-множительное устройство SU1101822A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833576289A SU1101822A1 (ru) 1983-04-08 1983-04-08 Делительно-множительное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833576289A SU1101822A1 (ru) 1983-04-08 1983-04-08 Делительно-множительное устройство

Publications (1)

Publication Number Publication Date
SU1101822A1 true SU1101822A1 (ru) 1984-07-07

Family

ID=21058045

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833576289A SU1101822A1 (ru) 1983-04-08 1983-04-08 Делительно-множительное устройство

Country Status (1)

Country Link
SU (1) SU1101822A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 615477, кл. G 06 F 7/52, 1977.. 2. Авторское свидетельство СССР № 432494, кл. G 06 F 7/68, 1972 (прототип). *

Similar Documents

Publication Publication Date Title
SU1101822A1 (ru) Делительно-множительное устройство
US3052412A (en) Multiplier circuit
SU1485223A1 (ru) Многоканальное устройство для ввода' информации
SU1012264A1 (ru) Устройство дл проверки схем сравнени
SU1288687A1 (ru) Цифровой дискриминатор
SU809146A1 (ru) Устройство дл сопр жени
SU1040608A1 (ru) Делитель частоты импульсов
SU1206780A1 (ru) Устройство дл умножени частоты на код
SU1193668A1 (ru) Устройство дл умножени
SU402154A1 (ru) Ан ссср
SU913359A1 (ru) Устройство для сопряжения 1
SU1226655A1 (ru) Пересчетное устройство
SU1023320A1 (ru) Цифровой дискриминатор
SU1201855A1 (ru) Устройство дл сравнени двоичных чисел
SU1026163A1 (ru) Устройство дл управлени записью и считыванием информации
SU1147997A1 (ru) Устройство дл измерени отношени частот
SU1338032A1 (ru) Умножитель частоты следовани импульсов
SU1361560A1 (ru) Устройство дл контрол схем сравнени
SU1057926A1 (ru) Многоканальное программно-временное устройство
SU1188735A1 (ru) Микропрограммное устройство управлени
SU1503068A1 (ru) Устройство дл распределени и задержки импульсов
SU1274126A1 (ru) Управл емый генератор импульсных последовательностей
SU839060A1 (ru) Устройство дл контрол -разр д-НОгО СчЕТчиКА
SU1283769A1 (ru) Устройство дл контрол логических блоков
SU1658169A1 (ru) Устройство дл определени среднего арифметического значени