SU1088017A1 - Интегратор - Google Patents

Интегратор Download PDF

Info

Publication number
SU1088017A1
SU1088017A1 SU833568100A SU3568100A SU1088017A1 SU 1088017 A1 SU1088017 A1 SU 1088017A1 SU 833568100 A SU833568100 A SU 833568100A SU 3568100 A SU3568100 A SU 3568100A SU 1088017 A1 SU1088017 A1 SU 1088017A1
Authority
SU
USSR - Soviet Union
Prior art keywords
key
operational amplifier
output
integrator
capacitor
Prior art date
Application number
SU833568100A
Other languages
English (en)
Inventor
Александр Александрович Брайченко
Original Assignee
Brajchenko Aleksandr A
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Brajchenko Aleksandr A filed Critical Brajchenko Aleksandr A
Priority to SU833568100A priority Critical patent/SU1088017A1/ru
Application granted granted Critical
Publication of SU1088017A1 publication Critical patent/SU1088017A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Abstract

ИНТЕГРАТОР, содержащий операционный усилитель, инвертирующий вход которого через первый замыкающий ключ соединен с выходом операционного.усилител ,  вл ющимс  выходом интегратора, интегрирующий конденсатор, одна обкладка которого подключена к выходу операционного усилител , а друга  через первый размыкающий ключ соединена с первой обкладкой первого запоминающего конденсатора , подключенного второй обкладкой к инвертирующему входу операционного усилител , общий вы вод первого размыкаихцего ключа и первого запоминающего конденсатора через первый масштабный резистор соединен с входом интегратора и через второй замыкающий ключ - с шиной нулевого потенциала, второй масштабный резистор и третий замыкающий ключ, первые выводы которых соединены с шиной нулевого потенциала ,а второй п вод третьего замыкающего ключа соединен с первой обкладкой .f второго запоминающего конденсатора, отличающийс  тем, что, с целью повьш1ени  точности интегрировани , в него введены второй и третий размыкающие юточи и четверть зa  Jкaкнций ключ, причем перва  обкладка второго запоминающего кон§ денсатора через второй размыкающий ключ соединена с вторым выводом второго масштабного резистора, втора  обкладка второго запоминающего конденсатора через четвертый замыкаю2 щий ключ подключена к инвертируклце му входу операционного усилител  и через третий замыкаккций ключ - к общему выводу первого масштабного 00 00 резистора и первого запоминающего конденсаторА, а неинвертирующий вход операционного усилител  соединена с щиной нулевого потенциала.

Description

Изобретение относитс  к вычислиткльной технике и может быть исполь зовано в аналоговых вычислительных машинах и аналого-цифровых преобразовател х интегрирующего типа. Известен аналоговый интегратор, состо щий из входного резистора, операционного усилител  и конденсатора обратной св зи Недостаток этого устройства заключаетс  в наличии погрешности интегрировани , св занной с неидеальностью параметров операционного уси лител : наличие напр жени  смещени  нул  вносит ошибку в интеграл входного сигнала. Наиболее близким по технической сущности к предлагаемому  вл етс  интегратор, в котором компенсаци  напр жени  смещени  нул  осуществл  етс  посредством запоминани  его ве личины на запоминающем конденсаторе одна обкладка которого соединена с инвертирующим входом операционного усилител , через замыкающий ключ соединена с выходом операционного усилител , друга  обкладка через входной резистор соединена с входом интегратора, через замыкак ций ключ соединена с шиной нулевого потенциала , через последовательно включенные размыкающий ключ и интегрирующий конденсатор соединена с выхо дом операционного усилител  2}. Недостаток известного устройства заключаетс  в том, что напр жение на выходе операционного усилител , который  вл етс  выходом интегратор отличаетс  от интеграла входного си нала на величину , IС с- I ;где и - напр жение смещени  нул операционного усилител  С.,С„ - емкость интегрирующего и запоминающего конденсаторов соответственно. Целью изобретени   вл етс  повышение точности интегрировани . Поставленна  цель достигаетс  те что в интегратор, содержащий операционный усилитель, инвертирующий вход которого через первый замыкающий ключ соединен с выходом операционного усилител ,  вл ющимс  выходом интегратора, интегрирующий конденсатор, одна обкладка которого подключена к выходу операционного усилител , а друга  через первый размыкающий ключ соединена с первой обкладкой первого запоминающего конденсатора , подключенного второй обкладкой к инвертирующему входу операционного усилител , общий вывод первого размыкающего ключа и первого запоминающего конденсатора через первый масштабный резистор соединен с входом интегратора и через второй замыкающий ключ - с шиной нулевого потенциала, второй масштабный резистор и третий замыкающий ключ, первые выводы которых соединены с шиной нулевого потенциала, а второй вывод третьего замыкающего ключа соединен с первой обкладкой второго запоминающего конденсатора, введены второй и третий раз &1какхцие ключи и четвертый замыкающий ключ, причем перва  обкладка второго запоминающего конденсатора через второй размыканлций ключ соединена с вторым выводом второго масштабного резистора, втора  обкладка второго запоминающего конденсатора через четвертый замыкающий ключ подключена к инвертирующему входу операционного усилител  и через третий замыкающий ключ - к общему выводу первого масштабного резистора и первого запоминающего конденсатора, а неинвертирующий вход операционного усилител  соединен с щиной нулевого потенциала. На чертеже представлена функциональна  схема интегратора. Интегратор содержит операционный усилитель 1, интегрирующий конденсатор 2, первый масштабный резистор 3, запоминающие конденсаторы 4 и 5, второй масштабный резистор 6, замыкающие ключи 7-10 и размыкающие ключи 11-13. Инвертирующий вход операционного усилител  через первый замыкающий ключ 7 соединен с выходом операционного усилител ,  вл ющимс  выходом интегратора, через перв1 1Й запоминающий конденсатор 4 и второй замыкающий ключ 9 соединен с шиной нулевого потенциала, через последовательно включенные третий замыкающий ключ 8, второй запоминающий конденсатор 5, и четвертый запоминающий ключ 10 соединен с шиной нулевого потенциала, через первый запоминающий конденсатор 4 и последовательно включенные второй размыкающий ключ 12, второй запоминающий 3 конденсатор 5, третий размыкаювшй ключ 11 п второй масштабный резистор 6 соединен с шиной нулевого потенциала , через первый запоминающий конденсатор 4 и первый масштабный резистор 3 соединен с входом интегратора , через первый запоминакищй конденсатор 4 и последовательно включенные первый размыкаюощй ключ 13 и интегрирукщий конденсатор 2 соединен с выходом операционного усилител . Неинвертирующий вход операционно го усилител  соединен с шиной нулевого потенциала. С помощью ключей осуществл етс  два режима работы интегратора: режим запоминани  напр жени  смещени  нул  операционного усилител  и режим интегрировани . В режиме запоминани  напр жени  смещени  нул  ключи 7-10 замкнуты, ключи 11-13 разомкнуты. При этом ин вертирующий вход операционного усилител  1 через ключ 7 зам 1каетс  с его выходом. Запоминающие ковденсат ры 4 и 5 через ключи 8-10 подключаю с  параллельно входу операционного усилител  I. Так как коэффициент усилени  усилител  в этом случае равен единице, то напр жение на его выходе равно напр жению смещени  ну л . Запоминающие конденсаторы 4 и 5 зар жаютс  до уровн  . В режиме интегрировани  ключи 7-10 разомкнуты, а ключи 11-13 зам нуты. В этом случае на выходе опер ционного усилител  будет присутств вать напр жение . I (.. dU Z vs; напр жение на выход операционного усили тел  ; емкость интегрирующ го 2 и запоминающих 4 и 5 конденсаторов соответственно; величина сопротивле ни  первого масштаб го резистора 3} - напр жени  на запоминающих конденсаторах 4 и 5 соответственно. Так как ток разр да конденсатора 5 имеет направление, противоположное току разр да конденсатора 4, напр жени  на запоминающих конденсаторах определ ютс  напр жени ми U X О. % сл.-ехр(--) где Rg - величина входного сопротивлени  операционного усилител  1; R - величина сопротивлени  резистора 6; t - врем  непрерывной работы интегратора в режиме интегрировани . Чтобы запоминакхцие конденсаторы за врем  интегрировани  не успели разр дитьс  и тем внести ошибку в интеграл входного сигнала, должны выполн тьс  услови  R бх 2 t; R, С, t 2 3 При выполнении этих условий экспоненты с большой точностью описываютс  двум  первыми членами их разложени  в р д Тейлора. Тогда напр жение на выходе интегратора Vx -R;e;j .. см R,C см ву 1 -1 - При и ошибки интегрировани  входного сигнала, обусловленные наличием напр жени  смещени  нул  операционного усилител , свод тс  к минимуму. Таким образом, точность интегрировани  входного сигнала повышаетс . Особенно эффективно использование изобретени  в интеграторах на операционных усилнтел х, входные каскады которых выполнены на полевых транзисторах (так как в этом случае входные токи операционного усилител  малы и основной вклад в ошибку интегрировани  вносит напр жение смещени  нул ).

Claims (1)

  1. ИНТЕГРАТОР, содержащий операционный усилитель, инвертирующий вход которого через первый замыкающий ключ соединен с выходом операционного усилителя, являющимся выходом интегратора, интегрирующий конденсатор, одна обкладка которого подключена к выходу операционного усилителя, а другая через первый размыкающий ключ соединена с первой обкладкой первого запоминающего конденсатора, подключенного второй обкладкой к инвертирующему входу операционного усилителя, общий вы*· вод первого размыкающего ключа и первого запоминающего конденсатора через первый масштабный резистор соединен с входом интегратора и через второй замыкающий ключ - с шиной нулевого потенциала, второй масштабный резистор и третий замыкающий ключ, первые выводы которых соединены с шиной нулевого потенциала,а второй вывод третьего замыкающего ключа соединен с первой обкладкой „ второго запоминающего конденсатора, отличающийся тем, что, с целью повьнпения точности интегрирования, 'в него введены второй и третий размыкающие ключи и четвертый замыкающий ключ, причем первая обкладка второго запоминающего конденсатора через второй размыкающий ключ соединена с вторым выводом второго масштабного резистора', вторая обкладка второго запоминающего конденсатора через четвертый замыкающий ключ подключена к инвертирующему входу операционного усилителя и через третий замыкающий ключ к общему выводу первого масштабного резистора и первого запоминающего конденсатора, а неинвертирующий вход операционного усилителя соединена с шиной нулевого потенциала.
SU833568100A 1983-03-28 1983-03-28 Интегратор SU1088017A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833568100A SU1088017A1 (ru) 1983-03-28 1983-03-28 Интегратор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833568100A SU1088017A1 (ru) 1983-03-28 1983-03-28 Интегратор

Publications (1)

Publication Number Publication Date
SU1088017A1 true SU1088017A1 (ru) 1984-04-23

Family

ID=21055075

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833568100A SU1088017A1 (ru) 1983-03-28 1983-03-28 Интегратор

Country Status (1)

Country Link
SU (1) SU1088017A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
I. Забродин Ю.С. Промьшшенна электроника. М., Высша школа, 1982, с. 159-160. 2. Авторское свидетельство СССР № 920756, кл. G 06 G 7/186, 1980 (прототип). *

Similar Documents

Publication Publication Date Title
US4764753A (en) Analog to digital converter
US4348658A (en) Analog-to-digital converter using half range technique
KR870003625A (ko) 전자 변환회로
US5867054A (en) Current sensing circuit
Guggenbuhl et al. Switched-current memory circuits for high-precision applications
SU1088017A1 (ru) Интегратор
McCreary et al. A high-speed, AII-MOS, successive-approximation weighted capacitor A/D conversion technique
US4694277A (en) A/D converter
Ogawa et al. A switched-capacitor successive-approximation A/D converter
JPH043520A (ja) 比較回路
SU1674266A1 (ru) Аналоговое запоминающее устройство
SU756485A1 (ru) Аналоговое запоминающее устройство1
SU875467A1 (ru) Аналоговое запоминающее устройство
SU1012348A1 (ru) Аналоговое запоминающее устройство
SU1250962A1 (ru) Широкополосный стробоскопический преобразователь
SU1282220A1 (ru) Аналоговое запоминающее устройство
SU1104539A1 (ru) Интегратор с автоматической коррекцией нулевого уровн
SU991513A1 (ru) Аналоговое запоминающее устройство
SU926720A1 (ru) Аналоговое запоминающее устройство
Matsumoto et al. A switched-capacitor digital capacitance meter
JPH0766727A (ja) 電界効果トランジスタで構成されるアナログ信号のサンプリング回路
SU805417A1 (ru) Аналоговое запоминающее устройство
SU858113A1 (ru) Аналоговое запоминающее устройство
SU1128382A1 (ru) Цифроаналоговый преобразователь
SU752496A2 (ru) Аналоговое запоминающее устройство