Изобретение относитс к вычислиткльной технике и может быть исполь зовано в аналоговых вычислительных машинах и аналого-цифровых преобразовател х интегрирующего типа. Известен аналоговый интегратор, состо щий из входного резистора, операционного усилител и конденсатора обратной св зи Недостаток этого устройства заключаетс в наличии погрешности интегрировани , св занной с неидеальностью параметров операционного уси лител : наличие напр жени смещени нул вносит ошибку в интеграл входного сигнала. Наиболее близким по технической сущности к предлагаемому вл етс интегратор, в котором компенсаци напр жени смещени нул осуществл етс посредством запоминани его ве личины на запоминающем конденсаторе одна обкладка которого соединена с инвертирующим входом операционного усилител , через замыкающий ключ соединена с выходом операционного усилител , друга обкладка через входной резистор соединена с входом интегратора, через замыкак ций ключ соединена с шиной нулевого потенциала , через последовательно включенные размыкающий ключ и интегрирующий конденсатор соединена с выхо дом операционного усилител 2}. Недостаток известного устройства заключаетс в том, что напр жение на выходе операционного усилител , который вл етс выходом интегратор отличаетс от интеграла входного си нала на величину , IС с- I ;где и - напр жение смещени нул операционного усилител С.,С„ - емкость интегрирующего и запоминающего конденсаторов соответственно. Целью изобретени вл етс повышение точности интегрировани . Поставленна цель достигаетс те что в интегратор, содержащий операционный усилитель, инвертирующий вход которого через первый замыкающий ключ соединен с выходом операционного усилител , вл ющимс выходом интегратора, интегрирующий конденсатор, одна обкладка которого подключена к выходу операционного усилител , а друга через первый размыкающий ключ соединена с первой обкладкой первого запоминающего конденсатора , подключенного второй обкладкой к инвертирующему входу операционного усилител , общий вывод первого размыкающего ключа и первого запоминающего конденсатора через первый масштабный резистор соединен с входом интегратора и через второй замыкающий ключ - с шиной нулевого потенциала, второй масштабный резистор и третий замыкающий ключ, первые выводы которых соединены с шиной нулевого потенциала, а второй вывод третьего замыкающего ключа соединен с первой обкладкой второго запоминающего конденсатора, введены второй и третий раз &1какхцие ключи и четвертый замыкающий ключ, причем перва обкладка второго запоминающего конденсатора через второй размыканлций ключ соединена с вторым выводом второго масштабного резистора, втора обкладка второго запоминающего конденсатора через четвертый замыкающий ключ подключена к инвертирующему входу операционного усилител и через третий замыкающий ключ - к общему выводу первого масштабного резистора и первого запоминающего конденсатора, а неинвертирующий вход операционного усилител соединен с щиной нулевого потенциала. На чертеже представлена функциональна схема интегратора. Интегратор содержит операционный усилитель 1, интегрирующий конденсатор 2, первый масштабный резистор 3, запоминающие конденсаторы 4 и 5, второй масштабный резистор 6, замыкающие ключи 7-10 и размыкающие ключи 11-13. Инвертирующий вход операционного усилител через первый замыкающий ключ 7 соединен с выходом операционного усилител , вл ющимс выходом интегратора, через перв1 1Й запоминающий конденсатор 4 и второй замыкающий ключ 9 соединен с шиной нулевого потенциала, через последовательно включенные третий замыкающий ключ 8, второй запоминающий конденсатор 5, и четвертый запоминающий ключ 10 соединен с шиной нулевого потенциала, через первый запоминающий конденсатор 4 и последовательно включенные второй размыкающий ключ 12, второй запоминающий 3 конденсатор 5, третий размыкаювшй ключ 11 п второй масштабный резистор 6 соединен с шиной нулевого потенциала , через первый запоминающий конденсатор 4 и первый масштабный резистор 3 соединен с входом интегратора , через первый запоминакищй конденсатор 4 и последовательно включенные первый размыкаюощй ключ 13 и интегрирукщий конденсатор 2 соединен с выходом операционного усилител . Неинвертирующий вход операционно го усилител соединен с шиной нулевого потенциала. С помощью ключей осуществл етс два режима работы интегратора: режим запоминани напр жени смещени нул операционного усилител и режим интегрировани . В режиме запоминани напр жени смещени нул ключи 7-10 замкнуты, ключи 11-13 разомкнуты. При этом ин вертирующий вход операционного усилител 1 через ключ 7 зам 1каетс с его выходом. Запоминающие ковденсат ры 4 и 5 через ключи 8-10 подключаю с параллельно входу операционного усилител I. Так как коэффициент усилени усилител в этом случае равен единице, то напр жение на его выходе равно напр жению смещени ну л . Запоминающие конденсаторы 4 и 5 зар жаютс до уровн . В режиме интегрировани ключи 7-10 разомкнуты, а ключи 11-13 зам нуты. В этом случае на выходе опер ционного усилител будет присутств вать напр жение . I (.. dU Z vs; напр жение на выход операционного усили тел ; емкость интегрирующ го 2 и запоминающих 4 и 5 конденсаторов соответственно; величина сопротивле ни первого масштаб го резистора 3} - напр жени на запоминающих конденсаторах 4 и 5 соответственно. Так как ток разр да конденсатора 5 имеет направление, противоположное току разр да конденсатора 4, напр жени на запоминающих конденсаторах определ ютс напр жени ми U X О. % сл.-ехр(--) где Rg - величина входного сопротивлени операционного усилител 1; R - величина сопротивлени резистора 6; t - врем непрерывной работы интегратора в режиме интегрировани . Чтобы запоминакхцие конденсаторы за врем интегрировани не успели разр дитьс и тем внести ошибку в интеграл входного сигнала, должны выполн тьс услови R бх 2 t; R, С, t 2 3 При выполнении этих условий экспоненты с большой точностью описываютс двум первыми членами их разложени в р д Тейлора. Тогда напр жение на выходе интегратора Vx -R;e;j .. см R,C см ву 1 -1 - При и ошибки интегрировани входного сигнала, обусловленные наличием напр жени смещени нул операционного усилител , свод тс к минимуму. Таким образом, точность интегрировани входного сигнала повышаетс . Особенно эффективно использование изобретени в интеграторах на операционных усилнтел х, входные каскады которых выполнены на полевых транзисторах (так как в этом случае входные токи операционного усилител малы и основной вклад в ошибку интегрировани вносит напр жение смещени нул ).