SU858113A1 - Аналоговое запоминающее устройство - Google Patents

Аналоговое запоминающее устройство Download PDF

Info

Publication number
SU858113A1
SU858113A1 SU792846979A SU2846979A SU858113A1 SU 858113 A1 SU858113 A1 SU 858113A1 SU 792846979 A SU792846979 A SU 792846979A SU 2846979 A SU2846979 A SU 2846979A SU 858113 A1 SU858113 A1 SU 858113A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
voltage
differential amplifier
amplifier
Prior art date
Application number
SU792846979A
Other languages
English (en)
Inventor
Александр Андреевич Кузнецов
Original Assignee
Предприятие П/Я А-3808
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3808 filed Critical Предприятие П/Я А-3808
Priority to SU792846979A priority Critical patent/SU858113A1/ru
Application granted granted Critical
Publication of SU858113A1 publication Critical patent/SU858113A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

(54) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Claims (2)

  1. ;1 - . Иэобрегевие относитс  к вычислительной N киформационно-иамеригельне й -техйике и Может быть использовано в системах автоматического управлени  и ковгроп . Известно аналоговое запоминающее уст ройство (АЗУ) с отрицательной обратной св зью, в котором в качестве запоминающего элемента используетс  накопительный конаенсатор. Достоинством АЗУ юп етс  высокие 1;очностные характервстики Г 1 . Оонако быстродействие устройства не аостагочно высоко. Иа боАее близким по технической сушмостик вреолагаемому  вл$1етс  аналоговое запоминающее устройство, которое со оержит вхопной дифференциальный усилитель , неинвертирующий вхсл которого соеаинен с входным выводом АЗУ, выход входного дифференциального усилител  через ключ соединен с неинверторующим входом выходного дифференциального усилител , который, в свою очередь, через коИоенсатор соединен с общей шиной, вход управлени  ключа соединен с выходом источника управл ющего сигнала, выход выходного дифференциального. усилител  соединен с выходным вывсюом запоминающе го устройства и с инвертирующими входами входного и выходного дифференциальных усилителей 123. Функциональна  схема..известного АЗУ содержит входной днфференциальный усилитель , ключ, источ1жк управл ющего сигнааа , конденсатор, выходной дифференциальный усилитель. Работа атого устройства по сн етс  следующими напр жени ми -входное напр жение на АЗУ; -выходное напр жение на АЗУ; -наА р женне на выходе входного дифференциального усилител ; -напр жение насыщени  входного дифференциального усилител . 365 Предположим, что в некоторый момент времени ijj первый ключ закрылс , после чего АЗУ работает в режи1ле хранени  зар да накопленного на конденсаторе. Выходное напр жение АЗУ при этом будет равно значению U-, соответствующему значению входного напр жени  в момент времени tp- Дл  осуществлени  выборки очередного значени  входного напр жени , соответствующего значению t , действующему на входе АЗУ в момент времени I ij, с выхода источника управл ющих сиг-j налов на вход управлени  ключа подаетс  импульс, открывающий его на некоторое врем , необходимое дл  осуществлени  выборки нового значени  входного сигнала . К моменту времени Ь между входами усилител  действует сигнал ° В результате чего усилитель находитс  в насыщении, в выходное напр жение его отрицательно и равно значению U. Вслед ствие этого при открывании ключа конденсатор разр жаетс , уменьша  значение напр жени  Ugjjuf, что приводит к возникновению между входами входного усилител  услови  0/ необходимого дл  увеличени  значени  его выходного напр жени . Следовательно начина  с этого момента времени t (инерционностью цепей зар да и разр да конденсатора пренебрегаем) напр жение Uoy возрастает с некоторой скоростью нарастани  UH определ емой частотными свойствами входного усилител  и достигает значени  входного напр жени  АЗУ в момент времени этом, значени  напр жений Ugy И равны. Таким образом, интервал времени, необходимый дл  осуществлени  выборки новогозначени  входного сигнала и определ ющий в конечном счете быстродействие АЗУ, может быть определен на выражени  4 4: .ММ. tft-to-п UH За это врем  входное напр жение АЗУ может существенно измен тьс , что вызы вает значительную погрешность, определ  емую скоростью изменени  входного сигнала и значением интервала времени Д4. Цель изобретени  - повышение быстро действи  аналогового запоминающего устройства . 4 Поставленна  цель достигаетс  тем, что в аналоговое запоминающее устройство, содержащее первый дифференциальный усилитель , выход которого соединен через первый ключ с накопительным элементом, например с одной из обкладок конденсатора , друга  обкладка которого подключена к шине нулевого потенциала, второй ференциальный усилитель, охваченный по инвертирующему вхоДу обратной св зью, неинвертирующий вход второго дифференциального усилител  подсоединен к одной из обкладок конденсатора, выход второго дифференциального усилител  соединен с выходом устройства, щину управлени , соединенную с управл ющим входом первого ключа, введены второй ключ и пассив- ные элементы, один из выводов первого из которых соединен с входом устройства, другой вывод первого пассивного элемента соединен с неинвертирующим входом первого дифференциального усилител , выход второго дифференциального усилител  подключен к одному из выводов второго пассивного элемента, другой вывод которого соединен с инвертирующим входом второго ключа, выход которого соединен с неинвертирующимвходом первого дифференциального усилител , управл ющий вход второго ключа соединен с шиной управлени . На фиг. 1 приведена функциональна  схема пpeдлiaгaeмoгo устройства; «а фиг. 2- временна  диаграмма работы устройства. Предлагаемое устройство (фиг. 1) содержит дифференциальные усилители 1 и 2, ключи 3 и 4, пассивные элементы 5 н 6, накопительный элемент, например конденсатор 7, шину управлени  8, и шину нулевого потенциала 9. На фиг. 2 прин ты следующие обозначени : Ugy f входное напр жение АЗУ; ( jatjiv - выходное напр жение АЗУ; ( JiQy - напр жение на выходе первого дифференциального усилител . Устройство работает следующим образом . Предположим, что в некоторый момент времени-Ьо закончилась выборка значе- , ни  входного сигнала, соответствующего этому моменту времени, и АЗУ перешло в режим хранени  зар да, накопленного на конденсаторе 7. При работе АЗУ в режиме хранени  ключ 3 закрыт, а дополнительный ключ 4 открыт, за счет чего между входаь и дифференциального усилител  1 поддерживаетс  нулева  разность 56S потенциалов и, слецовагельно, выходное напр жение l/ov этого усилител  1 равно О. Дл  осуществлени  выборки очередного значени  входного напр жени , действующего на входе АЗУ, в момент времени tn с шины управлени  8 на входы управлени  ключа 3 и ключа 4 пои&етс  импульс, открывающий ключ 3 и закрывающий ключ 4 на некоторое врем , необходимое дл  осуществлени  выборки нового значени  входного сигнала. Вследствие того, что к моменту времени Ц напр жение на выходе усилител  1 равно нулю, а напр жение на конденсаторе 7 положительно, при открывании ключа 4 конденсатор 7 разр жаетс , уменьша  значение напр жени  1, приводит к возникновению .между входами усилител  1 услови  t ftX-l Bb,..... необходимого дл  увеличени  значени  его выходного напр жени . Следовательно, начина  с момента времени i (инерционностью цепей зар да и разр да конденсатора 7 пренебрегаем) напр жение Uoy возрастает с некоторой скоростью нарастани  U определ емой частотными свойствами усилител  1, и достигает значени  входного напр жени  АЗУ в момент времени t . При этом, значени  напр жений Ug и Од. .уАЗУ в момент времени tij будут равны. Таким, образом, интервал времени, необходимый дл  осуществлени  выборки нового значени  входного сигнала и определ ющий , в конечном счете, быстродействие АЗУ, может быть определен. из выражени  Сра;Внение выражений (2) и (1) по казывает, что интервал времени, необходимый ОЛЯ осуществлени  выборки очередного выходного напр жени  в предлагаемом АЗУ, меньше, чем в известном, а следовательно , предлагаемое устройство А ЗУ  вл етс  быстродействующим по отношению к известным АЗУ такого типа, 3,6 Пассивные элементы 5 и 6 установлены в Предлагаемом АЗУ с целью исключени  вли ни  вхЪдного напр жени  АЗУ на выходной сигнал и выравнивани  в содных Т1ЖОВ дифференциального усилител  1. Таким образом, введение в аналоговое запоминающее устройство двух пассивных элементов, ключа и указанных св зей позвол ет повысить его быстрог.ействие. Формула изобретени  Аналог(жое запоминающее устройство, содержащее первый дифференциальный усилитель , выхдд которого соединен через первый ключ с накопительным элементом, например с одной из обкладок конденсато- . ра, друга  обкладка которого подключена к шине нулевого потенциала, второй ференциальный усилитель, охваченный по инвертирующему входу обратной св зью, неинвертирующий вход второго дифференциального усилител  подключен к одной из обкладок ксшденсатора, выход второго дифференциального усилител  соединен с выходом устройства, шину управлени , соединенную с управл ющим входом первого ключа, отличающеес  тем, что, с целью повышени  быстродействи  устройства, в него введены второй ключ и пассивные элементы, один из выводов из которых соединен со входом устройства, другой вывод первого пассив- ного элемента соединен с неинвертируюшнм входом первого дифференциального усилител , выход второго дифференциального усил тел  подключен к оп аму вз выводов второго пассивного элемента,другой вывод которого соединен с инвертирующим входсм первого дифференциального усилител    входом второго ключа, выход которого соединен с неннвертирующим вхо дом первого дифференциального усилител , управл ющий вхоа второго ключа соеп нбн с шиной уп{)авлени . Источники информации, прин тые во внимание при акспертизв 1. Авторское свидетельство СССР hfe , кп. Q 11 С 27/00, 1977.
  2. 2. Зарубежна  радноалектроника. 1978, № 10, с. 8О-81.
    i/Л
    /
    IffM
SU792846979A 1979-12-05 1979-12-05 Аналоговое запоминающее устройство SU858113A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792846979A SU858113A1 (ru) 1979-12-05 1979-12-05 Аналоговое запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792846979A SU858113A1 (ru) 1979-12-05 1979-12-05 Аналоговое запоминающее устройство

Publications (1)

Publication Number Publication Date
SU858113A1 true SU858113A1 (ru) 1981-08-23

Family

ID=20862427

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792846979A SU858113A1 (ru) 1979-12-05 1979-12-05 Аналоговое запоминающее устройство

Country Status (1)

Country Link
SU (1) SU858113A1 (ru)

Similar Documents

Publication Publication Date Title
US4066919A (en) Sample and hold circuit
CA1180398A (en) Switched capacitor gain stage with offset and switch feedthrough cancellation scheme
EP0540052B1 (en) Ripple-free phase detector using two sample-and-hold circuits
US4255715A (en) Offset correction circuit for differential amplifiers
US4542304A (en) Switched capacitor feedback sample-and-hold circuit
US4396890A (en) Variable gain amplifier
US3982196A (en) Differential voltage amplifier
US4443757A (en) Multiplexed electrical signal processor
SU858113A1 (ru) Аналоговое запоминающее устройство
US4476568A (en) Charge coupled device subtractor
US4524425A (en) High-pass filter of the first order and application thereof to telephony
KR850007721A (ko) 신호비교회로 및 그 방법과 리미터 및 신호처리기
US4099251A (en) Analog accumulator memory device
SU1254933A1 (ru) Аналоговое запоминающее устройство
SU635513A1 (ru) Аналоговое запоминающее устройство
SU951404A1 (ru) Аналоговое запоминающее устройство
SU376783A1 (ru) УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ СРЕДНЕГО ЗНАЧЕНИЯ СТАЦИОНАРНЫХ СЛУЧАЙНЫХ ПРОЦЕССОВ
SU1012348A1 (ru) Аналоговое запоминающее устройство
SU834769A1 (ru) Аналоговое запоминающее устройство
SU1282220A1 (ru) Аналоговое запоминающее устройство
SU1014040A1 (ru) Аналоговое запоминающее устройство
SU920843A1 (ru) Аналоговое запоминающее устройство
SU712951A1 (ru) Преобразователь ток-частота
SU1091183A1 (ru) Устройство дл интегрировани посто нного тока
SU1277212A1 (ru) Аналоговое запоминающее устройство