SU1087994A1 - Calculator of difference of squares of two numbers - Google Patents

Calculator of difference of squares of two numbers Download PDF

Info

Publication number
SU1087994A1
SU1087994A1 SU823534080A SU3534080A SU1087994A1 SU 1087994 A1 SU1087994 A1 SU 1087994A1 SU 823534080 A SU823534080 A SU 823534080A SU 3534080 A SU3534080 A SU 3534080A SU 1087994 A1 SU1087994 A1 SU 1087994A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
adder
output
elements
Prior art date
Application number
SU823534080A
Other languages
Russian (ru)
Inventor
Владимир Александрович Добрыдень
Владимир Георгиевич Федоров
Original Assignee
Харьковский инженерно-строительный институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковский инженерно-строительный институт filed Critical Харьковский инженерно-строительный институт
Priority to SU823534080A priority Critical patent/SU1087994A1/en
Application granted granted Critical
Publication of SU1087994A1 publication Critical patent/SU1087994A1/en

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

ВЫЧИСЛИТЕЛЬ РАЗНОСТИ КВАДРАТОВ ДВУХ ЧИСЕЛ, содержащий элемент ИЛИ, элемент задержки, счетчик, сумматор по модулю два, триггер, группу элементов И, элемент И и накапливающий сумматор, причем первый и второй входы элемента ИЛИ соединен соответственно с первым и вто- ; рым входами сумматора по модулю два и  вл ютс  информационными входами вьпгислител , второй вход элемента ИЛИ соединен с первым входом элемента И, -выход которого соединен с входом установки в 1 триггера, выход элемента ИЛИ соединен с входом элемента эадержки, разр дные входы счетчика соединены соответственно с первыми входами элементов И группы, отличающийс  тем, что, с целью упрощени  вычислител , выход элемента эадержки соединен с тактовым входом счетчика, выход cjT iMaTopa по модулю два соединен с вторым входом элемента И, с первым разр дным входом накапливаю (/} щего сумматора и с вторыми входами элементов И группы, выходы элементов И группы соединены соответственно с разр дньми BXOja,aMH накапливающего сумматора, начина  с второго. Вшод 00 ;р со {&DIFFERENT CALCULATOR OF TWO NUMBERS containing the OR element, delay element, counter, modulo two adder, trigger, AND group of elements, AND element and accumulating adder, the first and second inputs of the OR element are connected to the first and second, respectively; The modulo two modular inputs and are information inputs of the detector, the second input of the OR element is connected to the first input of the AND element, whose output is connected to the installation input of 1 flip-flop, the output of the OR element is connected to the input of the control element, the discharge inputs of the counter are connected with the first inputs of elements AND of a group, characterized in that, in order to simplify the calculator, the output of the element of the delay is connected to the clock input of the counter, the output of cjT iMaTopa modulo two is connected to the second input of the element And, with the first p the accumulation admittance (/} of the adder and with the second inputs of elements AND groups, the outputs of elements AND groups are connected respectively to the bits BXOja, aMH accumulating adder, starting from the second. Ex. 00; p with {&

Description

Изобретение относитс  к цифровой вычислительной технике и может быть использовано в составе систем обработки ииформации. Известно устройство дл  вычислени  разности квадрата двух чисел, содержащее накагшивакиций сумматор, триггер и элемент И t1 Недостатком данного устройства  вл етс  его малое быстродействие при обработке число-импульсных последователей , обусловлеиное предварительным преобразованием число-импульсного кода в параллельный код. Наиболее близким по технической сущности к изобретению  вл етс  устройство дл  вычислени  разности квадратов двух чисел, содержащее накапливающий сумматор, триггер управлени  и элемент И, первый вход которого подключен к единичному выходу триггера управлени , триггер знака, сумматор по модулю два, групу элементов И, элемент задержки, счетчик и элемент ИЛИ, первый и второй входы которого соединены с соответствующими входами устройства и с соответствующими входами сумматора по модулю два, причем второй вход элемента ИЛИ соединен с вторым входом элемента И, а выход - с входом элемента задержки и вх дом второго разр да счетчика, разр дные выходы которого соединены с вторыми входами элементов И группы, первые входы которых соединены с выходом элемента задержки, а выход подключены к разр дным входам накап ливающего сумматора, выход сумматора iiro.модулю два подключен к единичному входу триггера управлени , единичный выход которого поключен к третьим входам элегшнтов И выход элемента И соединен с единичньм входом триггера знака Il2 J . Недостатком известного устройства  вл етс  его сложность, Целью изобретени   вл етс  упро- щение вычислител  Поставленна  цель достигаетс  тем, что в вычислителе разности квадратов двух чисел, содержащем элемент ИЛИ, элемент задержки, .счет чик, сумматор по модулю два, триггер группу элементов И,,, элемент И и на капливающий сумматор, причем первый и второй входы элемента ИЛИ соединенны соответственно с первым и вторым входами сумматора по модулю два и  вл ютс  ииЬормадионными входами вычислител ,второй вход элемента ИЛИ соединен с первым входом элемента И, выход которого .соединен с входом установки в 1 триггера, выход элемента ИЛИ соединен с входом элемента задержки,разр дные выходы счетчика соединены cooTBej cTseHTio с первыми входами элементов И группы, выход элемента задержки соединен с тактовым входом счетчика, выход сумматора по модулю два соединен с вторым входом элемента И, с первым разр дным входом накапливавдего сумматора и с вторьв н входами элементов И группы, выходы элеменг тов И группы соединены соответственно с разр дными входами Накапливающего сумматора, начина  с второго. На чертеже представлена функциональна  схема вычислител  разности квадратов двух чисел. вычислитель разности квадратов двух чисел содержит элемент- ИЛИ 1, элемент 2 задержки, счетчик 3,.сумматор 4 по модулю два, триггер 5, группу элементов И 6, элемент И 7 и иакапливанщий сумматор 8, причем первый и второй входы элемента ИЛИ 1 соединены соответственно с первым и вторым входами сумматора 4 по модулю два и  вл ютс  информационными входами вычислител , второй вход элемента ИЛИ 1 соединен с первым входом элемента И 7, выход которого соединен с входом установки в 1. триггера 5,вь1ход элемента ИЛИ 1 соединен с входом элемента 2 задержки, выход которого соединен с тактовым входом счетчика 3, разр дные выходь счетчика 3 соединены с первыми входами элеме1гтов И 6 группы, вторые входы которых соедииены с выходом с5 1матора 4 по модулю два, вторым входом элемента И 7/ и с первым разр дным входом иакапливающего сзд матора 8, выходы элементов И 6 группы соединены соответственна с, остальными разр дными входами накапливающего сумматора 8, начина  с второго. В вычислителе используетс  следующее представление квадрата числа (пМV , (2i4-l| при njfrO . (1) fsO Соответственно разность каадратов двух чиселШ и (п может быть представлена в видеThe invention relates to digital computing and can be used as part of information processing systems. A device for calculating the difference of the square of two numbers is known, which contains an accumulator adder, a trigger and an AND element. T1 The disadvantage of this device is its low speed in processing the number of pulse followers, due to the preliminary conversion of the number pulse code into a parallel code. The closest to the technical essence of the invention is a device for calculating the difference of squares of two numbers, containing a accumulating adder, a control trigger and an element, the first input of which is connected to a single output of the control trigger, a sign trigger, a modulo adder, a group of elements And, an element delays, the counter and the OR element, the first and second inputs of which are connected to the corresponding inputs of the device and the corresponding inputs of the modulo two adder, the second input of the OR element is connected to the second the input of the I element, and the output with the input of the delay element and the second discharge input of the counter, the discharge outputs of which are connected to the second inputs of the AND elements of the group, the first inputs of which are connected to the output of the delay element, and the output connected to the discharge inputs of the accumulator adder, the output of the adder iiro.module two is connected to a single control trigger input, the single output of which is connected to the third inputs of the electrodes And the output of the AND element is connected to the single input of the Il2 J sign trigger. The disadvantage of the known device is its complexity. The aim of the invention is to simplify the calculator. The goal is achieved by the fact that in the calculator of the difference of the squares of two numbers containing the OR element, the delay element, the modulator adder, two ,, Element And on the dripping adder, with the first and second inputs of the OR element connected respectively to the first and second inputs of the modulo-two adder and the outer and radial inputs of the calculator, the second input of the OR element is connected to the first the output input of the AND element, the output of which is connected to the installation input of 1 trigger, the output of the OR element is connected to the input of the delay element, the bit outputs of the counter are connected cooTBej cTseHTio to the first inputs of the AND elements of the group, the output of the delay element is connected to the clock input of the counter, the output of the adder modulo two is connected to the second input of the element I, to the first bit input of the accumulator accumulated on the adder and to the second inputs of the elements of the AND group, the outputs of the AND elements of the group are connected respectively to the bit inputs of the Accumulating adder starting from the second. The drawing shows the functional diagram of the calculator of the difference of the squares of two numbers. the calculator of the difference of the squares of two numbers contains the element OR 1, the element 2 delay, the counter 3, the adder 4 modulo two, the trigger 5, the group of elements AND 6, the element AND 7 and the accumulator adder 8, the first and second inputs of the element OR 1 are connected respectively, the first and second inputs of the adder 4 are modulo two and are information inputs of the transmitter, the second input of the OR 1 element is connected to the first input of the AND 7 element, the output of which is connected to the installation input of 1. flip-flop 5, the input of the OR 1 element is connected to the input item 2 delay, out which is connected to the clock input of the counter 3, the bit output of the counter 3 is connected to the first inputs of elements AND 6 groups, the second inputs of which are connected to the output c5 1 of the module 4 modulo two, the second input of the element I 7 / and the first bit input and an accumulator mator 8, the outputs of the elements And 6 groups are connected, respectively, with the remaining discharge inputs of the accumulating adder 8, starting with the second. The calculator uses the following representation of the square of the number (PMV, (2i4-l | with njfrO. (1) fsO Accordingly, the difference between the kadrats of two numbers S and (n can be represented

Claims (1)

ВЫЧИСЛИТЕЛЬ РАЗНОСТИ КВАДРАТОВ ДВУХ ЧИСЕЛ, содержащий элемент ИЛИ, элемент задержки, счетчик, сумматор по модулю два, триггер, группу элементов И, элемент И и накапливающий сумматор, причем первый и второй входы элемента ИЛИ соединен соответственно с первым и вто- · два и являются информационными входами вычислителя, второй вход элемента ИЛИ соединен с первым входом элемента И, выход которого соединен с входом установки в 1” триггера, выход элемента ИЛИ соединен с входом элемента задержки, разрядные входы счетчика соединены соответственно с первыми входами элементов И группы, отличающийся тем, что, с целью упрощения вычислителя, выход элемента задержки сое· динен с тактовым входом счетчика, выход сумматора по модулю два соединен с вторым входом элемента И, с первым разрядным входом накапливающего сумматора и с вторыми входами элементов И группы, выходы элементов И группы соединены соответствен· но с разрядными входами накапливаю-SU „ 1087994 рым входами сумматора по модулю щего сумматора, начиная с второго.A SQUARE DIFFERENTIAL CALCULATOR OF TWO NUMBERS, containing an OR element, a delay element, a counter, an adder modulo two, a trigger, a group of I elements, an I element and an accumulating adder, the first and second inputs of the OR element being connected respectively to the first and second to · two and are information inputs of the calculator, the second input of the OR element is connected to the first input of the AND element, the output of which is connected to the input of the 1 ”trigger, the output of the OR element is connected to the input of the delay element, the discharge inputs of the counter are connected respectively with the first inputs of the elements of the AND group, characterized in that, in order to simplify the calculator, the output of the delay element is connected to the clock input of the counter, the output of the adder modulo two is connected to the second input of the element And, with the first bit input of the accumulating adder and with the second inputs of elements AND groups, outputs of elements and groups are connected respectively to the bit inputs, I accumulate-SU „1087994 the third inputs of the adder modulating the adder, starting from the second. 1 1087994 21 1087994 2
SU823534080A 1982-11-30 1982-11-30 Calculator of difference of squares of two numbers SU1087994A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823534080A SU1087994A1 (en) 1982-11-30 1982-11-30 Calculator of difference of squares of two numbers

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823534080A SU1087994A1 (en) 1982-11-30 1982-11-30 Calculator of difference of squares of two numbers

Publications (1)

Publication Number Publication Date
SU1087994A1 true SU1087994A1 (en) 1984-04-23

Family

ID=21043408

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823534080A SU1087994A1 (en) 1982-11-30 1982-11-30 Calculator of difference of squares of two numbers

Country Status (1)

Country Link
SU (1) SU1087994A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 430389, кл..С 06 F 7/38, 1974,2, Авторское свидетельство СССР 780006, кл. G 06 F 7/38, 1980 (Нрототип), *

Similar Documents

Publication Publication Date Title
KR830007011A (en) PCM signal transmission method
SU1087994A1 (en) Calculator of difference of squares of two numbers
SU1174920A1 (en) Associative adding device
SU1283980A1 (en) Serial code-to-parallel code converter
SU951280A1 (en) Digital generator
SU1450112A1 (en) Code converter
SU1361722A1 (en) Code converter
SU1520515A1 (en) Multichannel priority device
SU1736000A1 (en) Code-to-time interval converter
SU1401630A1 (en) Phase synchronization device
SU1200429A1 (en) Device for converting number from residual class system code to position code
SU1027720A2 (en) Square root extractor
SU731592A1 (en) Pulse distributor
SU1716523A1 (en) Fibonacci code accumulator
SU1548782A1 (en) Device for comparison of codes
SU400035A1 (en) PULSE STORAGE
SU1571612A1 (en) Digit correlator of signals of different doppler frequency
SU838701A1 (en) Device for forming shortest path in digital communication system
SU1224802A1 (en) Digital harmonic function generator
SU417902A1 (en)
SU1290322A1 (en) Device for distributing jobs to processors
SU364089A1 (en) UNION h; ~~:; - ;: • -; '- • h / yy ^ -' ^^ tm / ^ s. ; : L: ;; - y '^; - ^ l; ^:' ^ "C ^ .h ^^ hi
SU612240A1 (en) Converter of the integer part of binary code into binary-decimal one
SU1003359A1 (en) One-cycle circular counter of unitary code
SU970706A1 (en) Counting device