SU400035A1 - PULSE STORAGE - Google Patents

PULSE STORAGE

Info

Publication number
SU400035A1
SU400035A1 SU1637046A SU1637046A SU400035A1 SU 400035 A1 SU400035 A1 SU 400035A1 SU 1637046 A SU1637046 A SU 1637046A SU 1637046 A SU1637046 A SU 1637046A SU 400035 A1 SU400035 A1 SU 400035A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
input
inputs
bits
coincidence circuit
Prior art date
Application number
SU1637046A
Other languages
Russian (ru)
Inventor
С. Хесин М.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1637046A priority Critical patent/SU400035A1/en
Application granted granted Critical
Publication of SU400035A1 publication Critical patent/SU400035A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

1one

Изобретение относитс  к вычислительной технике и может быть использовано в радиотехнических системах в качестве накопител  информации в устройствах первичной и вторичной обработки информации.The invention relates to computing and can be used in radio systems as an accumulator of information in devices for primary and secondary information processing.

Известные накопители импульсов, содержащие двоичный счетчик и схему совпадений, имеют емкость, равную , где п - число разр дов счетчика.Known impulse drives containing a binary counter and a coincidence circuit have a capacity equal to, where n is the number of counter bits.

Цель изобретени  - увеличение емкости накопител  на 1 единицу счета без увеличени  числа разр дов счетчика.The purpose of the invention is to increase the storage capacity by 1 counting unit without increasing the number of counter bits.

Это обеспечиваетс  введением в его схему линии задержки, соедин ющей вход счетчика с дополнительным входом схемы совпадений. Емкость такого накопител  равна 2. Его применение обеспечит сокращение оборудовани , необходимого дл  построени  накопител  на заданную емкость.This is provided by introducing into its circuit a delay line connecting the input of the counter with the additional input of the coincidence circuit. The capacity of such a storage device is equal to 2. Its application will ensure the reduction of equipment necessary for building a storage device for a given capacity.

На чертеже представлена схема предлагаемого пакопител .The drawing shows the scheme of the proposed packopitel.

Накопитель представл ет собой двоичный счетчик, состо щий из п разр дов 1, 2, 3, 4, схему 5 совпадений на п входов и линии б задержки на т мк-сек, включенной на входе счетчика. Вход линии задержки подключен к одному из входов схемы совпадений. Другие входы схемы совпадений соединены с выходами соответствующих разр дов счетчика. Каждый разр д счетчика представл ет собой статический триггер, с одного из выходов которого , соответствующего наличию в данном разр де «единицы, снимаетс  потенциал на вход схемы совпадений.The drive is a binary counter consisting of n bits 1, 2, 3, 4, a coincidence circuit 5 on n inputs and a delay line b per ton micrometer-s switched on at the counter input. The input of the delay line is connected to one of the inputs of the coincidence circuit. Other inputs of the coincidence circuit are connected to the outputs of the corresponding counter bits. Each bit of the counter is a static trigger, from one of the outputs of which, corresponding to the presence in the given bit of "one", the potential is removed at the input of the coincidence circuit.

Накопитель работает следующим образом. В начальный момент все разр ды счетчикаThe drive works as follows. At the initial moment, all bits of the counter

наход тс  в исходном состо нии; на входах схемы совпадений сигналы отсутствуют. Каждый импульс попадает на один из входов схемы совпадений и через линию задержки на вход счетчика. После накоплени  в счетчикеare in the initial state; there are no signals at the inputs of the coincidence circuit. Each pulse falls on one of the inputs of the coincidence circuit and through the delay line to the input of the counter. After accumulation in the counter

импульсов на всех входах схемы совпадений , кроме входа, соединенного со входом линии задерл ки, по в тс  потенциалы. Но сигнал на выходе схемы совпадений по витс  только с приходом следующего (2) импульса . Этот ж.е импульс, пройд  линию задержки , приведет все разр ды счетчика в исходное состо ние. При этом на входах схемы совпадений, соединенных с разр дами счетчика , исчезнут потенциалы, а на выходе схемы pulses at all inputs of the coincidence circuit, except for the input connected to the input of the delay line, are in terms of potentials. But the signal at the output of the coincidence circuit is only with the arrival of the next (2) pulse. This rail pulse, passing the delay line, will reset all the bits of the counter to the initial state. In this case, at the inputs of the coincidence circuit, connected to the counter bits, the potentials will disappear, and at the circuit output

совпадений - полезный сигнал.matches are a useful signal.

Таким образом, благодар  включению в схему линии задержки по вл етс  возмончность фиксировать 2 импульсов без увелпчеПИЯ числа разр дов счетчика.Thus, due to the inclusion of a delay line in the circuit, it is possible to fix 2 pulses without increasing the number of counter bits.

Предмет изобретени Subject invention

Накопитель импульсов, содержащий двоичный счетчик и схему совиадени  на выходе, отличающийс  тем, что, с целью увеличени  емкости накопител  при той же разр дностиA pulse accumulator containing a binary counter and an output circuit, characterized in that, in order to increase the storage capacitance at the same bit size

счетчика, на вход последнего включена лини  задержки, вход которой соединен с одним из входов схемы совиадени , остальные входы которой соединены с выходами соответствующих разр дов счетчика.the counter, to the input of the latter, is included a delay line, the input of which is connected to one of the inputs of the combination circuit, the remaining inputs of which are connected to the outputs of the corresponding bits of the counter.

лl

SU1637046A 1971-03-19 1971-03-19 PULSE STORAGE SU400035A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1637046A SU400035A1 (en) 1971-03-19 1971-03-19 PULSE STORAGE

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1637046A SU400035A1 (en) 1971-03-19 1971-03-19 PULSE STORAGE

Publications (1)

Publication Number Publication Date
SU400035A1 true SU400035A1 (en) 1973-10-03

Family

ID=20469718

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1637046A SU400035A1 (en) 1971-03-19 1971-03-19 PULSE STORAGE

Country Status (1)

Country Link
SU (1) SU400035A1 (en)

Similar Documents

Publication Publication Date Title
US3395400A (en) Serial to parallel data converter
SU400035A1 (en) PULSE STORAGE
SU454555A1 (en) Device for coupling the communication channel with the computer
SU1211740A1 (en) Interface for linking using equipment with communication channel
SU1148116A1 (en) Polyinput counting device
SU951678A1 (en) Pulse shaper
SU423176A1 (en) DEVICE FOR SHIFT INFORMATION
SU391744A1 (en) COUNTER
SU888164A1 (en) Informaion transmission device
SU953620A2 (en) Time interval meter
SU414743A1 (en) COUNTER WITH ACCOUNT COEFFICIENT 2 "—2 '^' '
SU1615712A1 (en) Generator of random combinations
SU1444937A1 (en) Divider of pulse recurrence rate with variable pulse duration
SU411628A1 (en)
SU395989A1 (en) Accumulating Binary Meter
SU898419A1 (en) Parallel-to-series code converter
SU371606A1 (en) LIBRARY ^ :: cl
SU1067610A2 (en) Discriminator of frequency-shift keyed signals
SU1026316A1 (en) Gray-code pulse counter
SU489114A1 (en) Stochastic divider
SU485564A1 (en) Subtractive binary counter
SU560222A1 (en) Device for converting binary code to gray code and vice versa
SU401999A1 (en) CONSTRUCTION DEVICE
SU425359A1 (en) CONTROLLED FREQUENCY DIVIDER
SU1084797A1 (en) Device for determining number of ones in binary number