SU1077054A1 - Счетчик импульсов - Google Patents

Счетчик импульсов Download PDF

Info

Publication number
SU1077054A1
SU1077054A1 SU823479062A SU3479062A SU1077054A1 SU 1077054 A1 SU1077054 A1 SU 1077054A1 SU 823479062 A SU823479062 A SU 823479062A SU 3479062 A SU3479062 A SU 3479062A SU 1077054 A1 SU1077054 A1 SU 1077054A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
elements
output
adder
Prior art date
Application number
SU823479062A
Other languages
English (en)
Inventor
Алексей Андреевич Борисенко
Игорь Данилович Пузько
Любовь Александровна Стеценко
Original Assignee
Сумский Филиал Харьковского Ордена Ленина Политехнического Института Им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Сумский Филиал Харьковского Ордена Ленина Политехнического Института Им.В.И.Ленина filed Critical Сумский Филиал Харьковского Ордена Ленина Политехнического Института Им.В.И.Ленина
Priority to SU823479062A priority Critical patent/SU1077054A1/ru
Application granted granted Critical
Publication of SU1077054A1 publication Critical patent/SU1077054A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

СЧЕТЧИК ИМПУЛЬСОВ, содержащий входную шину и п разр дов, каждый из которых содержит триггер, два элемента И, элемент НЕ и сумматор , перва  группа входов которого соединена с пр мым и инверсным выходами триггера, входы установки в ив О которого соединены соответственно с выходами первого и второго элементов И, первый вход второго элемента И соединен с входом элемента НЕ, выход которого соединен с первым входом первого элемента И, вторые входы первого и второго элементов И каждого разр да, начина  с (К+1)-го, где V. - контрольное . число меньше числа разр дов, но больJl ше нул , соединены с выходом второго элемента И предыдущего разр да, втора  группа входов сумматор которого соединена с выходами сумматора последующего разр да, входна  шина соединена с вторыми входами первого и второго элементов И первого разр да , отличающийс  тем, что, с целью расширени  функциональных возможностей, в каждый разр д введен первый элемент ИЛИ, а в разр ды с второго по fe-й введен второй элемент ИЛИ, в каждом разр де первый,.второй входы и выход первого элемента ИЛИ соединены соответственно с пр мым выходом триггера, выходом сумматора, соответствующим 1t-y i числу, и с входом элемента НЕ, выход второго элемента ИЛИ соединен с втоW рым входом первого элемента И, третий вход которого соединен с входной с шиной, первый вход второго элемента ИЛИ соединен с выходом второго элемента И предьщущего разр да, выходы сумматора первого разр да, соответпо (fc-l)-e. ствующие числам с О соединены соответственно с. вторыми м входо№Ш вторых элементов ИЛИ с К-го разр да по второй разр д и с третьим входом первого элемента И первого разр да.ел

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в устройствах диск ретной обработки информации, в частности , в качестве помехоустойчивых счетчиков и распределителей импульсов , Известен двоичный счетчик импульсов , содержащий в каждом разр де счетный триггер, два элемента И, два элемента ИЛИ, дешифратор полных соето ний . Указанный счетчик дает возможност обнаружить определенные виды ошибок а именно: разрешенным комбинаци м соответствуют двоичные числа, в кото рык между двум  смежными единицами располагаетс  не менее определенного количества нулей, Невыполнение этого услови  означает, что в счетчике образовалась запрещенна  комбинаци  1 . Недостаток этого счетчика - вы вление только указанного вида ошибок Реально ошибочными комбинаци ми Довольно часто бывают комбинации, в которых между единицами имеютс  нули . Такие комбинации не обнаруживаютс  данным счетчиком. Известен счетчик импульсов, содержащий входную шину и rt разр дов , каждый из которых содержит триггер, два элемента И, элемент НЕ и сумматор, перва  группа входов ко торого соединена с пр мым и инверсным выходами триггера, входы устано ки в Ч и в О которого соеди нены соответственно с выходами первого и второго элементов И, первый вход второго элемента И соединен с одним из выходов сумматора, соответ ствующим К-у контрольному числу, гд число меньше числа разр дов,соеди нен с входом элемента НЕ, выход к6торого соединен с первым входом пер вого элемента И, вторые входы перво го и второго элемента И каждого раз р да, кроме первого, соединены с вы ходом второго элемента И предыдущего разр да, втора  группа входов сумматора которого соединена с выхо . дами сумматора последующего разр да входна  шина соединена с вторыми входами первого и второго элементов И первого разр да 2. в известном устройстве контрольное число К может равн тьс  только единице и устройство имеет только (п+1) устойчивое состо ние. Недостатками устройства  вл ютс  относительно малые функциональные возможности, св занные с тем, что устройство имеет только модуль пересчета равный (п+1), где п - число разр дов, а дл  больших модулей пересчета известное устройство становитс  слишком сложным, Цель изобретени  - расширение функциональных возможностей, путем увеличени  модул  пересчета при сокращении разр дности. Указанна  цель достигаетс  тем, что в счетчик импульсов, содержащий входную шину и п разр дов, каждый из которых содержит триггер, два элемента И, элемент НЕ и сумматор, перва  группа входов которого соединена с пр мым и инверсным выходами триггера, входы установки в ив О которого соединены соответственно с выходами первого и второго элементов И, первый вход второго элемента И соединен с входом элемента НЕ, выход которого соединен с первым входом первого элемента И, вторые входы первого и второго элементов И каждого разр да, начина  с {К+1)-го, где К - контрольное число меньше числа разр дов, но больше нул , соединены с выходом второго элемента И предыдущего разр да, втора  группа входов сумматора которого соединена с выходами сумматора последующего разр да, входна  шина соединена с вторыми входами первого и второго элементов И первого разр да, в каждый разр д введен первый элемент ИЛИ, а в разр ды с второго по К-й введен второй элемент ИЛИ, в каждом разр де первый, второй входы и выход первого элемента ИЛИ соединены соответственно с пр мым выходом триггера, выходом сумматора, соответствующим К-у числу, и с входом элемента НЕ, выход второго элемента ИЛИ соединен с вторым входом первого элемента И, третий вход которого соединен с входной ШИНОЙ, первый вход второго элемента ИЛИ соединен с выходом второго элемента И предьщущего разр да, выходы сумматора первого разр да, , соответствующие числам с О по (K-l)L-re, соединены соответственно с вторыми входами вторых элементов ИЛИ с К-го разр да по второй разр д и с третьим входом первого элемента И первого разр да. На фиг. 1 приведен-п тиразр дный счетчик импульсов с контрольным числом К, равным четырем; на фиг. 2 реализаци  одчого из сумматоров. Счетчик импульсов содержит первые элементы ИЛИ 1,1 - 1,5, триггеры 2,1 - 2,5, элементы 3,1 - 3,5 НЕ, первые элементы И 4,1 - 4,5, вторые элементы И 5,1 - 5,5, вторые элементы ИЛИ 6,1 - 6,3, сумматоры 7,1.7 ,5 и входную шину 8. Первые группы входов сумматоров 7,1 - 7,5 соединены соответственно с пр мыми, инверсными выходами триггеров 2,1 - 2,5, входы установки в которых соединены соответственно с выходами первых элементов И , 4,1 - 4,5, входы установки в О триггеров 2,1 - 2,5 соединены соответственно с выхода1ии вторых элементов И 5,1 - 5,5, первые входы вторых элементов И 5,1 - 5,5 соединены соответственно с выходами пер.вых элементов ИЛИ 1,1 - 1,5 и соединены соответственно с входами элемен тов НЕ 3,1 - 3,5, выходы которых соединены соответственно с первыми входами первых элементов И 4,1 - 4, выходы вторых элементов И 5,1 - 5,4 соединены соответственно с первыми входами вторых элементов ИЛИ 6,1 6 ,3, с вторым входом первого элемента И 4,5 и соединены соответственно с вторыми входами вторых элементов И 5,2 - 5,5, вторые входы первых эле ментов И 4,2 - 4,4 соединены соответ ственно с выходами вторых элементов ИЛИ 6,1 - 6,3, входна  шина 8 соединена с вторым входом первого элемента И 4,1, с вторым входом второго элемента И 5,1 и с третьими входами первых элементов И 4,2 - 4,4, первые входы первых элементов ИЛИ 1,1 - 1, соединены соответственно с пр мыми выходами триггеров 2,1 - 2,5, вторые входы первых элементов ИЛИ 1,1 соединены с выходами, соответствующими контрольному числу К, соответственно сумматоров 7,1 - 7,5, вторые группы входов сумматоров 7,1 - 7,4 соединены соответственно с выходами сумматоров 7,2 - 7,5, выходы сумматора 7,1, соответствующие числам с О по (К-1)-е, соединены соответственно с вторыми входами вторых эл ментов ИЛИ 6.3, 6,2, 6.1 и с третьим входом первого элемента И 4.1, Сумматор (фиг, 2) содержит первую группу 9 (К+1) элементов И 10, вторую группу 11 из (К+1) элементов И 12 и группу 13 из К элементов 14 ИЛИ, первую группу 15 входов и вторую группу 16 входов. Входы сумматора из группы 15 соединены соответственно с первыми входами элементов И 10 и с первыми входами элементов И 12, вторые входы соответствующей пары из элементов И 10 и 12 соединены с соответствующим входом сумматора из второй группы 16, входы каждого из элементов ИЛИ 14 из группы 13 соединены с выходами соответствующих элементов И 10 и 12 из групп 9 и 11. В качестве примера дл  числа К равного двум приведено соединение выходов элементов И 10 и 12 с входами элементов ИЛИ 14, Втора  группа 16 входов Шрва  группа 15 входов Наличие числа, превьииающего К, на выходе сумматора свидетельствует о том, что в результате суммировани  произсшша сшибка (сумма единиц больше К), что  вл етс  индикаторюм ошибки. Счетчик импульсов работает следующим образом, В исходном состо нии все триггеры счетчика сто т в О, т.е. счетчик находитс  в нулевом состо нии 00000. На нулевом выходу сумматора 7,1 соответственно имеетс  единичный сигнал, который проходит через элемент ИЛИ 6,3 на вход элемента И 4,4, Так как с четвертого выхода сумматора 7,4 и единичного выхода триггера 2.4поступают нулевые сигналы на элемент ИЛИ 1.4, то элемент И 5.4 закрыт нулевым сигналом, а элемент И 4,4 открыт единичным сигналом с элемента НЕ 3,4, Поэтому тактовый сигнал, поступающий на входную шину 8, устанавливает триггер 2,4 в единичное состо ние 01000, соответственно на первом выходе сумматора 7,1 по вл етс  единичный сигнал, который через элемент ИЛИ 6,2 дает разреше-ние на установку в единичное состо ние триггера 2,3, т.е, счетчик по тактовому импульсу переходит в состо ние 01100, Аналогично получены состо ни  01110и 01111, Так как при состо нии счетчика 01111триггер 2,1 находитс  в единичном состо нии и, следовательно, на ВЕдходе элемента ИЛИ 1,1 и входе элемента И 5,1 имеетс  , то следующий тактирующий сигнал устанавливает триггер 2,1 в О и с выхода элемента И 5,1 походит на вход элемента 5,2 И и сбрасывает его в нуль. Аналогично сброс триггеров распростран етс  до триггера 2,5,-Так как он находитс  в нуле, то элемент ИЛИ 1.5выдает О и через элемент НЕ 3,5 разрешает сигналу сброса установить его в , т,е, получают состо ние 10000, При этом на первом выходе сумматора 7,1 присутствует единичный сигнал. Этот сигнал через элементы ИЛИ 6,2 и И 4,3 устанавливает триггер 2,3 в , в результате счетчик находитс  в состо нии 10100. По следующим тактовым импульсам по аналогии с вышеописанным происходит заполнение i и второго и первого разр дов счетчика, в результате получают следующие состо ни : 10110 и 10111, По следующему тактовому импульсу происходит сброс в О триггеров 2,1 - 2,3 и записываетс  i в триггер 2.4 - 11000. Затем процесс записи. 1 в младшие разр ды повтор етс  - 11100, 11110. в состо нии счетчика 11110 на 4-ом выходе сумматора 7.1 по вл етс  единица. Она разрешает прохождение тактовому импульсу через элемент И 5.1 на вход триггера 2.1 и установки в дальнейшему его распространению через элементы И 5.2 - 5,5 . В результате счетчик переходит в исходное (нулевое) состо ние (00000). В предлагаемой схеме единственны обнаруживаемым запрещенным состо ни ем  вл етс  состо ние 11111. В этом случае происходит переполнение сумматора 7.1 и на выходе ошибки сумма тора 7.1 находитс  сигнал (жибки. Однако ошибкообрануживсиощую способность счетчика можно повысить, изме нив контрольную цифру К, т.е. число обратных св зей с сумматора 7.1. Чем их меньше, тем вьвие ошибкообнаруживаема  способность. Например, при ошибочные состо ни  счетчика 01110; 10011; 11100 обнаружены. В этом случае на 5-м выходе сумматоров (7.2, 7.1) , (7.1), (7.3, 7.2, 7.1) по вл етс  сигнал ошибки. Таким образом, введение новых конструктивных признаков позвол ет увеличить модуль пересчета при сохранении разр дности, что расшир ет функциональные возможности предлагаемого устройства.
pt/f,t
ie

Claims (1)

  1. СЧЕТЧИК ИМПУЛЬСОВ, содержащий входную шину и η разрядов, каждый из которых содержит триггер, два элемента И, элемент НЕ и сумматор, первая группа входов которого соединена с прямым и инверсным выходами триггера, входы установки в ’’1’’ ив ’’О’’ которого соединены соответственно с выходами первого и второго элементов И, первый вход второго элемента И соединен с входом элемента НЕ, выход которого соединен с первым входом первого элемента И, вторые входы первого и второго элементов И каждого разряда, начиная с (к+1)-го, где к - контрольное число меньше числа разрядов, но боль ше нуля, соединены с выходом второго элемента И предыдущего разряда, вторая группа входов сумматор а которого соединена с выходами сумматора последующего разряда, входная шина соединена с вторыми входами первого и второго элементов И первого разряда, отличающийся тем, что, с целью расширения функциональных возможностей, в каждый разряд введен первый элемент ИЛИ, а в разряды с второго по k-й введен вто рой элемент ИЛИ, в каждом разряде первый,.второй входы и выход первого элемента ИЛИ соединены соответствен но с прямым выходом триггера, выходом сумматора, соответствующим к-у числу, и *с входом элемента НЕ, выход второго элемента ИЛИ соединен с втоа SU „„1077054 рым входом первого элемента И, третий вход которого со’единен с входной шиной, первый вход второго элемента ИЛИ соединен с выходом второго элемента И предыдущего разряда, выходы сумматора первого разряда, соогветствующие числам с ’’О1* по (k-l)-e, соединены соответственно с вторыми входами вторых элементов ИЛИ с К-го разряда по второй разряд и с третьим входом первого элемента И первого разряда.·
SU823479062A 1982-07-27 1982-07-27 Счетчик импульсов SU1077054A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823479062A SU1077054A1 (ru) 1982-07-27 1982-07-27 Счетчик импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823479062A SU1077054A1 (ru) 1982-07-27 1982-07-27 Счетчик импульсов

Publications (1)

Publication Number Publication Date
SU1077054A1 true SU1077054A1 (ru) 1984-02-29

Family

ID=21025225

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823479062A SU1077054A1 (ru) 1982-07-27 1982-07-27 Счетчик импульсов

Country Status (1)

Country Link
SU (1) SU1077054A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 577682, кл. Н 03 К 23/00, 1974. 2. Авторское свидетельство СССР по за вке 3449199, кл. Н 03 К 23/02, 1982. *

Similar Documents

Publication Publication Date Title
CA1075817A (en) Sequential encoding and decoding of variable word length fixed rate data codes
US3567916A (en) Apparatus for parity checking a binary register
US3624372A (en) Checking and fault-indicating arrangements
US3581066A (en) Programmable counting circuit
US3938087A (en) High speed binary comparator
US4498178A (en) Data error correction circuit
SU1077054A1 (ru) Счетчик импульсов
US3903474A (en) Periodic pulse check circuit
US3221154A (en) Computer circuits
SU1619264A1 (ru) Генератор псевдослучайной бинарной последовательности
SU1156251A1 (ru) Многокаскадный счетчик с контролем
US3336468A (en) Hamming magnitude determinator using binary threshold logic elements
SU1166105A1 (ru) Устройство дл вычислени суммы квадратов двух числоимпульсных величин
SU902282A1 (ru) Устройство дл приема информации по двум параллельным каналам св зи
SU1023323A1 (ru) Устройство дл извлечени кубического корн
SU1075260A1 (ru) Устройство дл суммировани @ -разр дных последовательно поступающих чисел
SU1151960A1 (ru) Микропрограммное устройство управлени
SU1619396A1 (ru) Делитель частоты следовани импульсов
SU941992A1 (ru) Преобразователь число-импульсного кода в параллельный двоичный код
SU987616A1 (ru) Устройство дл последовательного выделени единиц из @ -разр дного двоичного кода
SU1662009A1 (ru) Устройство дл контрол 2-кода Фибоначчи
SU402154A1 (ru) Ан ссср
SU1084813A1 (ru) Устройство дл автоматического контрол генератора случайных чисел
SU311405A1 (ru) Двоичный реверсивный счетчик
SU1116426A1 (ru) Устройство дл поиска чисел в заданном диапазоне