SU1072257A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU1072257A1
SU1072257A1 SU823454563A SU3454563A SU1072257A1 SU 1072257 A1 SU1072257 A1 SU 1072257A1 SU 823454563 A SU823454563 A SU 823454563A SU 3454563 A SU3454563 A SU 3454563A SU 1072257 A1 SU1072257 A1 SU 1072257A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
inputs
bus
Prior art date
Application number
SU823454563A
Other languages
English (en)
Inventor
Сергей Павлович Иванов
Вячеслав Михайлович Киселев
Владимир Вениаминович Лапин
Original Assignee
Предприятие П/Я В-2097
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2097 filed Critical Предприятие П/Я В-2097
Priority to SU823454563A priority Critical patent/SU1072257A1/ru
Application granted granted Critical
Publication of SU1072257A1 publication Critical patent/SU1072257A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Pulse Circuits (AREA)

Abstract

ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ, содержащий первый и второй блоки задержки, вьтолнённые в D - триггерах , выходы которых соединены с цервыми входами соответственно первого и второго элементов И,,вторые входы которых соединены между оОбйй, при этом управл ющие входы, первого и второго блоков задержки подключены со- .ответственно к инверсному и пр мому выходам управл ющего триггера, первый -вход которого тюдключен к выходу первого блока задержки, а синхронизируюВДй вход соединен ссинхронизйрунлцими входами блоков задержгки , тактова  и входна  шины формировател  подключены к входам соответственно первого и второго инверторов , от л и ч а ю щ и-и с   (тем,. что, с целью расширени  функционаЛй ных возможностей, в него введены /ftS -триггер, третий инвертор, два элемента ИЛИ, третий .элеме нт И, элемент И-НЕ, причем входна  и тактова  шины формировател  через элемент И-НЕ соединены с единичным входом RS -триггера, пр мой выход которого соединен с установочными входами первого блока задержки и управл клцего триггера, второй вход которого соединен с нулевой шиной, первый нулевой вход R5 -триггера соединен с входами установки в нуль второго блока задержки и шиной начальной установки, а второй нулевой вход R5 -триггера через третий инвертор соединен с выходом второго элемента И и вторым входом второго i элемента ИЛИ, выход которого подключен к выходной шине, а первый вход (Л подключен к выходу третьего элемента И, первый вход которого соединен с пр мым выходом управЛ .к цето триггера , а второй вход - с вторым входом второго элемента И, третий вход которого подключен к выходу второго инвертора, выход второго элемента И подключен к второму входу первого элемента ИЛИ, выход которого соединен с вторым выходом формировател  а второй вход - сВЫХОДОМ первого элемента И, второй вход которого соединен с входом первого инвертора, выход которого соединен с тактовым входом второго -блока задержки.

Description

Изобретение относитс  к импульсиой технике и может быть использова но в устройствах обработки и сбора информации.
Известно устройство вьиелени  первого и последнего импульсов в пачке содержащее формирователь импульсов, первый и второй элементы И и триггер tl3.
Однако данное устройство харак .теризуетс  ограниченным частотным диапазоном вследствие применени  дискретной линии задержки, величина которой определ етс  периодом следовани  импульсов в пачке, а также низким быстродействием, обусловленным необходимостью применени  элементов с малой чувствительностью по входу, св занной с тем, что первый элемент И и элемент НЕ имеют конечные времена срабатывани .
Наиболее близким к предлагаемому по технической сущности  вл етс  фор Мирователь импульсов, содержащий первый и второй блоки задержки, выполненные на D -триггерах, выходь которых соединены с первыми входак соответственно первого и второго, элементов и, .вторые входы которых соединены между срёой, при.ЭТОМ управл ю щие входы первого и второго блоков , задержки подключены соответственно к инверсному и пр мому выходам управл ющего триггера, первый, вход которого подключен к йыходу первого блока задержки, а синхронизирующий вход соединен с синхронизирующими входами блоков задержки, входна  и тактова  шины формировател  под7 ключены к входам соот-ветственно первого и .второго инверторов 23.
Однако известное устройство не обеспечивает выделени  первого и . прследнего импульсов из пачки, что ограничивает его функциональные возможности .
Цель изобретени  - расширение функциональных возможностей формировател  импульсов.
Поставленна  цель достигаетс  тем, что в формирователь Импульсов, содержащий первый и второй блоки задержки, выполненные на D -триггерах , выходы которых соединены с первыми входами соответственно первого и второго элементов и, вторые входы которых соединены между собой, при этом управл к цие входы первого и второго блоков задержки подключены соответственно к инверсному и пр мому выходам управл ющего триггера, первый.вход которого подключ ен к выходу первого блока зйдержки, а синхронизирук чий вход соединен с синхронизирующими BxoQaNSH блоков задержки , тактова  и входна  шины форм1 ровател  подключены к входам соответственно первого и второго инверторов , введены R5 -триггер, третий инвертор, два элемента ИЛИ, третий элемент И, элемент И-НЕ, причем входна  и та ктова  шины формировате5 Л  через элемент И-НЕ соединены-tc единичным входом RS -триггера, пр мой выход которого соединен с установочными входами первого блока задержки и управл нвдего триггера.,
0 второй вход которого соединен с нулевой шиной, первый нулевой вход ,R5 триггера соединён с входами установки в нуль второго блока задержки и шиной начальной установки, а второй
5 нулевой вход RS -триггера через третий инвертор соединен с выходом «второго элемента И и вторым входом
второго элемента ИЛИ, выход которого подключен к выходной шине, а пер
0 ВЫЙ вход подключен к выходу третьего элемента И, первый вход которого , соединен с пр мым выходом управл й- v weго триггера, а второй вход - с вторым входом второго элемента И, тре5 тий вход которого подключен к вызсоду второго инвертора, выход второго
элемента/И подключен к второму входу первого элемента ИЛИ, выход которого соединен с вторым выходом формироваQ тел , а второй вход соединен с выходом первого элемента И, второй вход которого соединен с входом первого инвертора, выход которого соединен с тактовым входом второго блока задержки.. .
На фиг. 1 приведена функци альна  схема формировател  импульсов; на фиг. 2 - диаграммы его работы.
Формирователь импульсов содер сит Q первый и второй блоки 1 и 2. задержки , выполненные на В -триггер ах, выходы которых соединены с первыми входами соответственно первого и второго элементов И 3 и 4, вторые входы которых соединены между собой.
Управл ющие входы первого и второго
блоков 1 и 2 задержки подключены соответственно к инвер сному и пр мому выходам управл н цего триггера 5, nepw вый вход которого подключен к йыхо0 ду первого блока 1 задержки, а синхронизирующий вход соединен с синх- ронизирующими входами блоков задержки . Тактова  и входна  шины .6 и 7 формировател  подключены к входам
5 соответственно первого и второго инверторов 8 и 9. В формирователь введены R5 -триггер 10, третий инвертор 11, два элемента ИЛИ 12 и 13, третий элемент И 14 и элв0 мент и-НВ 15, причем входна  и тактова  шины .7 и € формировател  через элемент И-НЕ 15 соеданены с единичным входом R5 -триггера 10, пр мой выход которого соединен с установочными входами первого бЛока 1. задержки и управл квдего триггера 5, второй вход которого соединен с.нулевой шиной. Нулевой вход Р5 -триггера 10 .соединен с входами установ ки в нуль второго блока 2 задержки и шиной 16 начальной установки, а второй нулевой вход R5 -триггера 10 через третий инвертор 11 соединен с вЬ1ходом второго элемента И 4 и вторым входом второго элег мента ИЛИ 13, кЬтррого пой1сл1а чен к выходной шине 17, а первый вход подключен к выходу третьего элемента И 14, первый вход которого соединен с пр ьолм выходрм управл ввд го триггера 5, а второй вход - с вторым входом второго элемента И 4, третий вход которого подключен к выходу второго инвертора 9. Выход второго элемента И 4 подключён к второму входу первого элемента ИЛИ: 1 вйход которого соединен с второй вы ходной шиной 18 форлшровател , а второй вход - с выходом первого эле ИЗ, второй вход которого сое динен с входом первого инвертора 8, выход которого соединен с тактовым входом второго блока 2 задержки. Формирователь импульсов работает следукщим образом. 6 исходном состо нии на шине 16 начальной установки нулевой сигнал, HaSTopOM входе 19 триггера 5 нулевой потенциал. На выходе 20 триггера 10 (фиг. 2г) нулевой сигнал , поэтому блоки 1 и 2 задержки и триггер 5 принудительно устанавливаютс  в нулевое состо ние. После подачи на шину 16 единичного формирователь готов к работе . С приходом пачки импульсов на входвук шину 7 (фиг, 26) происходит переключение R5 -триг1 ера 10 в еди ничное состо ние по первому импульсу из пачки, при этом разрешаетс , переключение блока 1 задержки. Как видно ИЗ временной диагра ммы (г. 2а), по заднему фронту третье го тактового импульса происходит переключение блока 1 задержки и на v его входе по вл етс  единичный . Этот сигнал,  вл етс  разреша - щим дл  прохождени  четвертого) таКг тбвого импульса через элемент ОД 3 (фИг. 2ж) и далее через первый элемент ИЛИ 12 на выходную шину 18 (фиг. 2л}. Этот импульс  вл етс  из пачки, сдвинутым на перио следовани  импульсов в пачке. Едк  ичный сигнал с выхода 21 блока 1 (фиг. 2eJ задержки поступает также На .а-вход триггера 5. На выходе 22 триггера 5 (фиг. 2з) по фронтуMeapiвертого тактового импульсй по рл ;ет с  единичный сигнал, который поступает на D -вход блока 2 задержки. Одновременно на выходе 23 триггера 5 по вл етс  нулевой сигнал, который возвращает блок 1 задержки в :нулевое состо ние по спаду четвертого тактового импульса. Блок 2 задержки переклгочаетс  в единичное состо ние по спаду четвертого тактового иютульса, и на еГо выходе 24 (фиг. 2и) по вл етс  единичный сигнал . ....,.:.. -, Когда пачка импульсов закончитс , то в мс лент прихода третьего тактового импульса Г фиг. 2а на вьрсо.-. де 25 инвертора 9 будет единичный сигнал, который разрешит прохождение восьмого тактового импульса через элемент И 4 и далее через элемент ИЛИ 12 на выходную шину 18 (фиг. 2л J. Этот импульс - вл етс  последним из пачки, сдвинутым на период следовани  импульсов в пачке. При атом необходимо выполнение услови  ВХ + зсеА ЙНЕ ти - длительность входного импульса; ЬЗОА и-н врем ,срабатывани  элемента И-НЕ;t - длительность тактового импульса. - . Инвертированный импульс с выхода 26 элемента И 4 (фиг. 2к} поступает на первый вход R5 -триггера 10 и устанавливает его в нулевое состо ние. Нулевой сигнал с выхода (фиг. 2г ) fiS -триггера 10 поступа-вход триггера 5 и устанавет на R ливает его в нулевое состо ние. Нулевой сигнал с выхода 22 тригге|ра 5 (. 2з ) поступает на задержки . Йо спаду, восьмого тактового импульса блок 2 устанавливаетс  в нулевое состо ние. Таким образом формирователь возвращаетс  в исходное v состо ние и готов к приему следующей пачки импульсов. Элемент И 14 и элемент ИЛИ 13 необходимы дл  получени  на выходнойшине 17 (фиг. 2м пачки импульсов, сдвинутой по отношению к исходной на период следовани  импульсов в пачке. Как видно из временной диаграммы . 2в, д ), на выходах 27 и 28 имеютс  инвертированна  . пачка и инвертированные синхроимпульсы соответственно. При поступлении на входную шину 7 одного входног о импульса устройство сработает как формирователь импульсов по фронту и . Таким образом, изобретение обеспечивает расширение функциональных возможностей формировател  импульсов, а именно выдел ет первый и последний импульс из пачки..

Claims (1)

  1. ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ, содержащий первый и второй блоки задержки, выполненные в D -триггерах, выходы которых соединены с первыми входами соответственно первого и второго элементов И, вторые входы которых соединены между ообОй, при этом управляющие входы, первого и второго блоков задержки подключены соответственно к инверсному и прямому выходам управляющего триггера, первый -вход которого подключен к выходу первого блока задержки, а синхронизирующий вход соединен с синхронизирующими входами блоков задержки, тактовая и входная шины форми- : рователя подключены к входам соответственно первого и второго инверторов, о т л и ч а ю щ и й с я ( тем,, что, с целью расширения функционаЛй1· ' ных возможностей, в него введены
    Л?5 -триггер, третий инвертор, два элемента ИЛИ, третий..элемент И, элемент И-НЕ, причем входная и тактовая шины формирователя через элемент И-НЕ соединены с единичным входом RS -триггера, прямой выход которого соединен с установочными входами первого блока задержки и управляющего триггера, второй вход которого соединен с нулевой шиной, первый нулевой вход RS -триггера соединен с входами установки в нуль второго блока задержки и шиной начальной установки, а второй нулевой вход R5 -триггера через третий инвертор соединен с выходом второго элемента И и вторым входом второго элемента ИЛИ, выход которого подключен к выходной шине, а первый вход подключен к выходу третьего элемента И, первый вход которого соединен с прямым выходом управляющего триггера, а второй вход - с вторым входом второго элемента И, третий вход которого подключен к выходу второго инвертора, выход второго элемента И подключен к второму входу первого элемента ИЛИ, выход которого соединен с вторым выходом формирователя)) а второй вход - с выходом первого элемента И, второй вход которого сое дивен с входом первого инвертора, выход которого соединен с тактовым входом второго блока задержки.
    IM, SU „Л 072257 >
    1· * г
SU823454563A 1982-06-17 1982-06-17 Формирователь импульсов SU1072257A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823454563A SU1072257A1 (ru) 1982-06-17 1982-06-17 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823454563A SU1072257A1 (ru) 1982-06-17 1982-06-17 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU1072257A1 true SU1072257A1 (ru) 1984-02-07

Family

ID=21017204

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823454563A SU1072257A1 (ru) 1982-06-17 1982-06-17 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU1072257A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство GCGP 739.725, кл. Н 03 К 5/01, 1980. 2. Авторское свидетельство СССР 711671, кл. Н 03 К 5/01, 1980. *

Similar Documents

Publication Publication Date Title
SU1072257A1 (ru) Формирователь импульсов
SU839034A1 (ru) Формирователь импульсов
SU1764155A1 (ru) Устройство дл выделени синхронизированной пачки импульсов
SU1282315A1 (ru) Устройство дл формировани импульсных последовательностей
SU1275746A1 (ru) Устройство дл синхронизации импульсов
SU733096A1 (ru) Селектор импульсов по длительности
SU1370751A1 (ru) Формирователь импульсов
SU993453A1 (ru) Формирователь импульсов
SU425337A1 (ru) Устройство для выделения одиночного импульсам\
SU1451840A1 (ru) Устройство дл формировани импульсов
SU1411953A1 (ru) Селектор импульсов по длительности
SU839029A1 (ru) Формирователь импульсов
SU1190498A1 (ru) Устройство дл синхронизации импульсов
SU822341A1 (ru) Селектор интервалов между импульсами
SU758546A2 (ru) Устройство дл генерировани тактовых импульсов
SU978349A1 (ru) Кольцевой распределитель импульсов
SU741445A2 (ru) Селектор импульсов заданной длительности
SU1158968A1 (ru) Устройство дл коррекции сигналов времени
SU1182651A1 (ru) Устройство дл выделени одиночного импульса
SU1277389A1 (ru) Управл емый делитель частоты
SU714636A1 (ru) Управл емый формирователь импульсов
SU1195431A1 (ru) Устройство длф формировани серий импульсов
SU1226638A1 (ru) Селектор импульсов
SU1661979A1 (ru) Устройство дл выделени первого и последнего импульсов в пачке
SU1236603A1 (ru) Устройство дл разделени двух последовательностей импульсов