SU1068925A1 - Device for exchange of information - Google Patents

Device for exchange of information Download PDF

Info

Publication number
SU1068925A1
SU1068925A1 SU823500744A SU3500744A SU1068925A1 SU 1068925 A1 SU1068925 A1 SU 1068925A1 SU 823500744 A SU823500744 A SU 823500744A SU 3500744 A SU3500744 A SU 3500744A SU 1068925 A1 SU1068925 A1 SU 1068925A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
inputs
register
Prior art date
Application number
SU823500744A
Other languages
Russian (ru)
Inventor
Виктор Вениаминович Глазков
Борис Ефимович Шлозберг
Евгений Адольфович Билов
Original Assignee
Специализированное Проектно-Конструкторское Бюро Автоматизированных Систем Управления Узбекского Научно-Производственного Объединения "Кибернетика"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специализированное Проектно-Конструкторское Бюро Автоматизированных Систем Управления Узбекского Научно-Производственного Объединения "Кибернетика" filed Critical Специализированное Проектно-Конструкторское Бюро Автоматизированных Систем Управления Узбекского Научно-Производственного Объединения "Кибернетика"
Priority to SU823500744A priority Critical patent/SU1068925A1/en
Application granted granted Critical
Publication of SU1068925A1 publication Critical patent/SU1068925A1/en

Links

Landscapes

  • Communication Control (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ОБМЕНА ИНФОРМАЦИЕЙ, содержащее блок сопр жени  с каналом св зи, бход-выход которого  вл етс  входом-выходом устройства, а первый вход - входом сигнала запроса устройства, регистр управлени , входом соединенный с первым выходом блока сопр жени  с каналом св зи, а выходом - с адресным входом коммутатора входных сиг- налов, выход которого подключ ен к инфор-. мационному входу регистра прИема-передаЧи , выходом соединенного с вторым входомЬлока сопр жени  с каналом св; зи, и выходной регистр, выход которого  вл етс  информационным выходом устройства, а управл ющий вход - подключен к второму выходу блока сопр жени  с каналом св зи , отличающеес  тем, что, с целью сокращени  аппаратурных затрат устройства, выход регистра приема-передачи соединен с информационным входом выходного регистра , а вход сброса - с входом сброса выходного регистра и первым выходом блока сопр жени  с каналом св зи, третьим входом подключенного к выходу регистра управлени , третьим и четвертым выходами соответственно к информационн(му и управл ющему входам регистра приема-пере дачи , а Т1ЯТЫМ выходом - к управл ющему входу коммутатора, вхоцных сигналов, информационный вход которого  вл етс  информационным входом устройства, причем блок сопр жени  с каналом св зи содержит четыре триггера, три элемента ИЛИ, восемь элементов И и переключатель питани , причем первый вход первого триггера соединен через переключатель питани  с шиной питающего напр жени , а первый выход - с первым входом первого элемента ИЛИ, выход которого соединен с первыми входами второго, третьего и четвертого триггеров, второй вход второго триггера соединен с первым входом блока, а первый выход - с вторым входом первого элемента ИЛИ, третий вход которого и второй вход третьего триггера образуют третий вход блока, первый выход четвертого триггера подключен к первым входам первого элемента И и второго элемента ИоЧИ, вторые входы которых соединень с третьим входом третьего триггера, третий вход вто- . |d рого элемента ИЛИ подключен к второму выходу второго триггера и к первому входу второго элемента И, вторым входом сое-; динениого с первыми входами третьего и четвертого элементов И и вторым выходом первого триггера, вторые входы которых подключены соответственно к выходу третье05 го триггера и к второму выходу четвертого 00 триггера, вторым входом соединенного с п тым выходом блока и выходом п того элесо мента И, первый вход которого соединен с 1C выходом третьего элемента ИЛИ,- первым и ел вторым входами подключенного соответственно к выходам второго и третьего элементов И, первым входом . -естого и седь . мого элементов И, вторые входы которых соединены с вторым входом второго элемента И, первым входом восьмого элемента И и вторым выходом первого триггера, а третьи входы - с третьим входом второго . триггера и вторым .входом п того элемента И, третьим входом подключенного к четвертым входам второго триггера и седьмогоA DEVICE FOR INFORMATION EXCHANGE, containing a interface to a communication channel, the on-output of which is the input-output of the device, and the first input - an input of the device request signal, a control register, the input connected to the first output of the interface block, and the output is with the input input of the switch of input signals, the output of which is connected to the info. the gear input of the transfer register, the output connected to the second input of the interface unit with the channel; and the output register, the output of which is the information output of the device, and the control input is connected to the second output of the interface unit, characterized in that, in order to reduce the hardware costs of the device, the output of the reception-transfer register is connected to the information input of the output register, and the reset input with the reset input of the output register and the first output of the interface unit with the communication channel, the third input connected to the output of the control register, the third and fourth outputs, respectively and the control inputs of the receive-transmit register, and the TI HOWN output to the control input of the switch, input signals, whose information input is the information input of the device, and the interface with the communication channel contains four flip-flops, three elements OR , eight AND elements and a power switch, the first input of the first trigger is connected via a power switch to the supply voltage bus, and the first output is connected to the first input of the first OR element, the output of which is connected to the first inputs of the second the third and fourth flip-flops, the second input of the second flip-flop is connected to the first input of the block, and the first output is connected to the second input of the first OR element, the third input of which and the second input of the third flip-flop form the third input of the block, the first output of the fourth flip-flop And the second element of IoChI, the second inputs of which are connected to the third input of the third trigger, the third input is the second. | d of the OR element is connected to the second output of the second trigger and to the first input of the second element AND, the second input soy; with the first inputs of the third and fourth elements And the second output of the first trigger, the second inputs of which are connected respectively to the output of the third 05 trigger and to the second output of the fourth 00 trigger, the second input of the unit connected to the fifth output and the output of the fifth element And, the first the input of which is connected to 1C output of the third element OR, the first one and the second input connected to the outputs of the second and third elements AND, the first input. -shy and seven. And, the second inputs of which are connected to the second input of the second element And, the first input of the eighth element And and the second output of the first trigger, and the third inputs - with the third input of the second. the trigger and the second input of the fifth element AND, the third input connected to the fourth inputs of the second trigger and the seventh

Description

элемента И. а четвертым входом - к второму входу первого триггера и четвертому входу шестого элемента И, выход которого  вл етс  третьим выходом блока, п тый вход седьмого элемента И  вл етс  вторым входом блока, выходы первого и восьмого элементов И  вл ютс  соответственно вторым и четвертым выходами блока, выходelement I. and the fourth input is to the second input of the first trigger and the fourth input of the sixth element AND whose output is the third output of the block, the fifth input of the seventh element AND is the second input of the block, the outputs of the first and eighth elements AND are respectively the second and fourth block output, output

первого элемента ИЛИ образует первый выход блока, третгий и четвертый входы второго триггера, третий вход третьего триггера , четвертый и п тый входы шестого элемента И, второй вход восьмого элемента И и выходы второго, третьего, четвертого и седьмого элементов И и второй выход первого триггера образуют вход-выход блокаThe first element OR forms the first output of the block, the third and fourth inputs of the second trigger, the third input of the third trigger, the fourth and fifth inputs of the sixth And element, the second input of the eighth And element, and the outputs of the second, third, fourth and seventh And elements, and the second output of the first trigger form the input-output unit

Изобретение OTHOCHTCJI к вычислительной технике и может быть использовано в системах дл  обмена информацией между ЭВМ и удаленными контролируемыми объектами (пунктами), соединенными с ЭВМ через канал , оснащенный модемами.The invention of OTHOCHTCJI to computer technology and can be used in systems for the exchange of information between computers and remote controlled objects (points) connected to computers through a channel equipped with modems.

Известны устройства дл  обмена информацией , содержащие блок формированийуправл ющих сигналов, схему сравнени , блок приема из канала св зи, блок синхронизации , блок формировани  заг1роса, счетчик сообщений и блок выдачи информации в канал св зи I.Equipment for exchanging information is known, comprising a control signal generation unit, a comparison circuit, a communication reception unit, a synchronization unit, a polling unit, a message counter, and an information output unit on communication channel I.

Недостаток устройства состоит в больших аппаратурных затратах.The disadvantage of the device is large hardware costs.

Наиболее близким к изобретению по технической сущности  вл етс  устройство дл  обмена информацией, содержащее блок св зи с каналом, вход-выход которого  вл етс  входом-выходом устройства, буферный регистр, выходом соединенный с первым входом блока св зи с каналом, второй вход которого через формирователь- обобщенного запроса соединён с первым выходом регистра состо ни , группа входов которого  вл етс  группой входов запроса устройства а второй выход подключен к первому входу блока коммутации, второй и третий входы которого соединены соответственно через блок приема информации с информационным входом устройства и первым выходом блока угфавлени , а выход - с первым входом буферного регистра, второй вход которого подключен к второму выходу блока управлени , первым входом соединенного с первым выходом блока св зи с к-аналом, а вторым входом - с вторым входом регистра состо ни  и выходом блока формировани  обменных сигналов, группа входов которого со единена с соответствующими выходами дешифратора режима и регистра адресов, соединенного с блоком выдачи информации 2J.The closest to the invention to the technical essence is a device for information exchange, containing a communication unit with a channel, the input-output of which is an input-output of the device, a buffer register, an output connected to the first input of the communication unit with a channel, the second input of which through The driver-generalized request is connected to the first output of the status register, the group of inputs of which is the group of inputs of the device request and the second output is connected to the first input of the switching unit, the second and third inputs of which are connected respectively, through the information receiving unit with the information input of the device and the first output of the corrupted block, and the output with the first input of the buffer register, the second input of which is connected to the second output of the control unit, the first input connected to the first output of the communication unit with the -an, and the second the input is with the second input of the status register and the output of the exchange signal generation unit, the group of inputs of which is connected to the corresponding outputs of the mode decoder and the address register connected to the information output unit 2J.

Недостаток известного устройства состоит в больших аппаратурных затратах.A disadvantage of the known device is large hardware costs.

ЦеЛь изобретени  - сокращение аппаратурных затрат.The goal of the invention is to reduce hardware costs.

Поставленна  цель достигаетс  тем, что в устройстве, содержащем блок сопр жени  с каналом св зи, вход-выход которого  вл етс  входом-выходом устройства, а первый вход - входом сигнала запроса уст,ройства , регистр управлени , входом соединенный с первым выходом блока сопр х ени  с каналом, св зи, а выходом - с адресным входом коммутатора входных сигналов, выход которого подключен к информационному входу регистра приема-передачи , выходом соеднненного с вторым входом блока сопр жени  с каналом св зи , и выходной регистр, выход которого Явл етс  информационным выходом устройст5 ва, а управл ющий вход - подключен к йторому выходу блока сопр жени  с канаj;iOM св зи, выход регистра приема-передачи Соединен с информационным входом выходного регистра, а вход сброса - с входом выходного регистра и первым выходом бло0 ка .сопр жени  с.каналом св зи, третьим входом подключенного к выходу регистра управлени , третьим и четвертым выходами - соответственно к информационному.и ynpaej л ющему входам регистра приема-передачи, а п тым выходом - к управл юи ему входу коммутатора входных сигналов, информа ционный вход которого  вл етс  информационным входом устройства, причем блок сопр жени  с каналом св зи содержит четыре триггера, трк элемента ИЛИ, восемьThe goal is achieved by the fact that in the device containing the interface unit with the communication channel, the input-output of which is the input-output device, and the first input is the input signal of the device request, the control register input connected to the first output of the interface unit x with the channel, communication, and output with the address input of the input switch, the output of which is connected to the information input of the reception-transmission register, the output connected to the second input of the interface unit with the communication channel, and the output register whose output is the information output of the device, and the control input is connected to the second output of the interface unit; iOM communication, the output of the reception-transmission register is connected to the information input of the output register, and the reset input - with the input of the output register and the first output of the block .control with the communication channel, the third input connected to the output of the control register, the third and fourth outputs, respectively, to the information and interface inputs of the receive-receive register, and the fifth output to the control and its input of the input signal c, the information input of which is the information input of the device, and the interface unit with the communication channel contains four flip-flops, one or three elements of the OR, eight

п элементов И и переключатель питани , причем первый вход первого триггера соединен через переключатель питани  с щиной питающего напр жени , а первый выход - с первым входом первого элемента ИЛИ, выход которого соединен с первыми входами второго, третьего и четвертого триггеров , второй вход второго триггера соединен с первым входом блока, а первый выход - с вторым входом первого элемента ИЛИ, третий вход которого и второй вход третьего триггера образуют третийn And elements and a power switch, the first input of the first trigger is connected via a power switch with a voltage supply voltage, and the first output is connected to the first input of the first OR element, the output of which is connected to the first inputs of the second, third and fourth triggers, the second input of the second trigger connected to the first input of the block, and the first output to the second input of the first OR element, the third input of which and the second input of the third trigger form the third

0 вход блока, первый выход четвертого триггера подключен к первым входам первого элемента И и второго элемента ИЛИ, вто0 block input, the first output of the fourth trigger is connected to the first inputs of the first element AND the second element OR, second

рые входы которых соединены с третьим входом третьего триггера, третий вход второго элемента ИЛИ подключен к второму выходу второго триггера и первому входу второго элемента И, вторым входом соединенного с первыми входами третьего и четвертого элементов И, и вторым выходом первого триггера, вторые входы которых подключены соответственно к выходу третьего триггера и к второму выходу четвертого триггера, вторым входом соединенного с п тым выходом блока и выходом п того элемента И, первый вход которого соединен с выходом третьего элемента ИЛИ, первым и вторым входами подключенного соответственно к выходам второго и третьего элементов И, первым входам шестого и седьмого элементов И, вторые входы которых соединены с вторым входом второго элемента И, первым входом восьмого элемента И и вторым выходом первого триггера, а третьим входы - с третьим входом второго триггера и вторым входом п того элемента И, третьим входом подключенного к четвертым входам второго триг.гера и седьмого элемента И, а четвертым входом - к второму входу первого триггера и четвертому входу шестого элемента И, выход которого  вл етс  третьим выходом блока, п тый вход седьмого элемента И.  вл етс  вторым входом блока,ВЫХОДЫ первого и восьмого элемента И  вл ютс  соответственно вторым и четвертым выходами блока, выход первого элемента ИЛИ образует первый выход блока, третий и четвертый входы второго триггера, третий вход третьего триггера, четвертый и п тый входы шестого элемента И, второй вход восьмого элемента И и выходы второго, третьето , четвертого и седьмого элементов И и второй выход первого триггера образуют вход - выход блока.These inputs are connected to the third input of the third trigger, the third input of the second element OR is connected to the second output of the second trigger and the first input of the second element And the second input connected to the first inputs of the third and fourth elements And the second output of the first trigger, the second inputs of which are connected respectively to the output of the third trigger and to the second output of the fourth trigger, the second input of the block connected to the fifth output and the output of the fifth element I, the first input of which is connected to the output of the third element enta OR, the first and second inputs connected respectively to the outputs of the second and third elements AND, the first inputs of the sixth and seventh elements AND, the second inputs of which are connected to the second input of the second element AND, the first input of the eighth element AND and the second output of the first trigger, and the third inputs - with the third input of the second trigger and the second input of the fifth element I, the third input connected to the fourth inputs of the second trigger and the seventh element I, and the fourth input to the second input of the first trigger and fourth input sixth The AND element, the output of which is the third output of the block, the fifth input of the seventh element I., is the second input of the block, the OUTPUTS of the first and eighth element And are the second and fourth outputs of the block, respectively; the output of the first OR element forms the first output of the block, the third and the fourth inputs of the second trigger, the third input of the third trigger, the fourth and fifth inputs of the sixth element And, the second input of the eighth element And and the outputs of the second, third, fourth and seventh elements And the second output of the first trigger form the input - output Loka.

На чертеже представлена функциональна  схема предлагаемого устройства.The drawing shows a functional diagram of the device.

Устройство содержит блок 1 сопр лсени  с каналом св зи, регистр 2 управлени , регистр 3 приема-передачи, выходной регистр 4, коммутатор 5 входных сигналов.The device comprises a link unit with a communication channel, a control register 2, a reception-transmission register 3, an output register 4, an input signals switch 5.

Блок 1 сопр жени  с каналом содержит триггеры б-9, второй элемент ИЛИ Ш импульса , первый ..элемент ИЛИ 11, элементы И .12-19, третий элемент ИЛИ 20, переключатель 2i питани , информационные вход 22 и выход 23 устройства, входные шины 24-29 входа-выхода устройства и выходные шины 30-34 входа-выхода устройства и вход 35 запроса устройства. Регистры 2 и 3  вл ютс  регистрами сдвига,The interface unit 1 with the channel contains triggers b-9, the second element OR of the pulse, the first .. element OR 11, the elements AND .12-19, the third element OR 20, the power switch 2i, information input 22 and output 23 of the device, input Bus 24-29 input-output device and the output bus 30-34 input-output device and input 35 of the device request. Registers 2 and 3 are shift registers,

По входным шинам 24-29 из канала, св зи поступают сигналы «Готовность канала , «Готовность к передаче, «Вызов приема , «Синхронизаци  знаков, «Данные и «Синхронизаци  битов. По выходным шинам 30-34 и канал св зи выдаютс  сигналы «Запрос передачи, «Готовность устройства , .«Запрос приема, «Завершение св зи и «Данные.On the input buses 24-29 from the channel, the communication receives the signals "Channel readiness," Readiness for transmission, "Receive call," Sign synchronization, "Data and" Bit synchronization. On output buses 30-34 and the communication channel, the signals are Transmission Request, Device Readiness, Receive Request, Terminate Communication, and Data.

Устройство работает следующим обра .чом.The device works as follows.

Режим I - установка устройства в исходное состо ние. После включени  питани  переключатель 21 переводитс  о полп жение «Работа. При этом положительный потеннлал подаетс  на второй вход триггера 6.Mode I - set the device to its original state. After turning on the power, switch 21 is switched to the “Operation. In this case, a positive potential is fed to the second input of the trigger 6.

Триггер 6 взводитс  (переключаетс  в единичное состо ние) и с выхода по шине 31 выдаетс  сигнал, соответствующий логической единице. Кроме того от переднего фронта сигнала на шине 31 формируетс  сигнал, который поступает через элемент ИЛИ 11 на выходы «Установка в исходное состо нием регистров 2-4 триггеров 7-9,The trigger 6 is energized (switches to one state) and a signal corresponding to a logical unit is output from the bus 31. In addition, a signal is generated from the leading edge of the signal on the bus 31, which is fed through the OR 11 element to the outputs of the resetting of the registers 2–4 triggers 7–9,

8случае исправности канала св зи на -вход триггера 6. по шине 24 поступает сигнал логической единицы. Па выходах регистров 3 и 4 устанавливаютс  логические нули, В регистре 2 на первом выходе устанавливаетс  логическа  единица, а на остальных - логические нули.8, if the communication channel is healthy, the trigger input 6 is input. On bus 24 a signal of a logical unit is received. The pa outputs of registers 3 and 4 are set to logical zeros. In register 2, a logical one is set at the first output, and logical zeros are set at the first output.

Режим II - передача данных в ЭВМ, При по влении на шине 35 сигнала от датчика триггер 7 при наличии сигнала на шине 24 взводитс  и выдает через элемент И 13 сигнал на шину 30. Одновременно сигнал переключени , сформированный триггером 7, поступает через элемент ИЛИ 11 на входы «Установка в исходное с.осто ние регистров 2-4 и триггеров 7-9. В случае готовности прин ть информацию в ответ на сигнал по шине 30 из ЭВМ приходит сигнал по шине 25, После этого на вход триггераMode II - transmission of data to the computer. When a signal from the sensor 35 appears on the bus 35, the trigger 7, if there is a signal on the bus 24, is energized and outputs a signal to the bus 30 through the element 13. At the same time, the switching signal formed by trigger 7 enters through the element 11 to the inputs “Installation into the initial state of the registers 2–4 and triggers 7–9. When ready to receive information in response to a signal on bus 30, a signal comes from the computer on bus 25, then the trigger input

9через элемент И 16 поступает сигнал с шины 27.9 through the element And 16 receives a signal from the bus 27.

Триггер 9 взводитс  и выдает сигнал через элемент И 15 в шику 32 при наличии сигнала по шине 31: После установки всех элементов в исходное состо ние передним фронтом сигнала 30 {как описано выше) на выходе первого разр да регистра 2 устанавливаетс  сигнал логической единицы и первый байт информации из коммутатора 5 и переписываетс  в регистр 3,The flip-flop 9 is cocked and generates a signal through the AND 15 element in the shear 32 when there is a signal on the bus 31: After all the elements have been reset, the signal of the logical unit is set to the first edge of the signal 30 (as described above) and the first information byte from switch 5 and rewritten to register 3,

По сигналу на шине 33 канал св зи выдает серию синхроимпульсов по шине 29, которые при наличии сигнала на шине 31 поступают через элемент И 19 на вход регистра 3 и содержимое регистра .3 последовательно с последнего выхода поступает через элемент И 18 в канал св зи по шине 34. После этого снимаетс  сиг эл на шине 27, Триггер 9 по заднему фронту сигнала на шине 27 формирует сигнал, поступающий на элемент ИЛИ 10, с выхода которого сигнал сдвигает логическую единицу с первого разр да во второй разр д регистра 2 и второй байт информации с входа 22 через коммутатор 5 переписываетс  в регистр 3, .Далее с приходом серии синхросигналов по шине 27 процесс ввода информации в канал св зи повтор етс  ГГбсЛе Передачи В канал св зи из ЭЙМ последнего, например, четвертого, байта информации после сн ти  сигнала по тине 27, триггер 9 сдвигает в регистре 2 сигнал, соответствуюиЖй логической единице с четвертого разр да и, таким образом на выходе четвертого разр да оказываетс  сигнал нулевого уровн . В элементе ИЛИ 11 по заднему фронту сигнала идущего с последнего выхода регистра 2, формируетс  короткий импульс, который производит установ-(| ну в исходное состо ние всего устройства. После этого снимаетс  сигнал на шине 30, в ответ на это канал св зи снимает сигнал на шине 25, что свидетельствует об окончании перед,ачи информации в ЭВМ.. Далее устройство находитс  в ждущем ре-Ч жиме до по влени  следующего сигнала по мине 35 или перехода в режим приема ниформации от ЭВМ. Режим П1 - прием данных от ЭВМ. Дл  передачи информации ЭВМ через. 2о канал св зи выставл ют сигнал на шине 26. Этот сигнал поступает на триггер 8 и взводит его. На выходе триггера 8 по вл етс  сигнал, который через элемент И 14 при наличии сигнала на шине 31 поступает в канал св зи и далее в ЭВМ. Наличие сиг-25 нала иа-шине 32 свидетельствует о готовнести устройства принимать из ЭВМ ин формацию. Далее из канала св зи по шине 27 приходит сигнал, который при наличии сигналов на шинах 25, 24 и 32 поступает на вход триггера 9. С выхода триггера 9 Щ сигнал через элемент И 15 поступает на щииу 33. После этого каиал св зи выдает по шине 29 синхроимпульсы, которые чере элемент И 19 постуЬают на вход регистра 3. I идновременно с синхроимпульсами с шинй 28 через элемент И 17 при наличии сигналов на шинах 24, 31, 32 и 27 на вход ре гистра 3 проход т информационные сигналы сообщени  от ЭВМ. После заполнени  регистра 3 информацией канал св зи снимает сигнал с щины 27. В ответ на это триггер 9 переключаетс  и запирает элемент И 15, снима  сигнал на шине 33. Одновременно, короткий импульс, сформированный от заднего фронта сигнала переключени  триггера 9 через элемент И 12, производит перезапись прин той из канала св зи от ЭВМ информации из регистра 3 в регистр 4. Этот же короткий импульс поступает через эле мент ИЛИ 10 (при наличии сигнала на шине 26) на вход регистра 2 и сдвигает потенциал логической единицы с выхода пер.-, вого разр да регистра 2 во второй разр д, Нулевой сигнал с первого разр ДйГ регистра 2 поступает на вход триггера 8 и устанавливает его в исходное сое-. тонн е, а сигнал с выхода триггера 8 через, элемент И 14 блокирует выдачу сигнала по щине 32. В ответ на это канал св зи рнймает сигнал иа шине 26, после чего oneраци  ввода информации из ЭВМ заканчиваетс  Аналогично можно передать из ЭВМ сколько угодно байтов информации. Такой набор ЖИИ ММ с кана.Пом соответствует известному стыку С2 и ориентирован иа работу с каналом св зи, осийщенным модемом, Таким образом, предлагаемое устройство позвол ет осуществл ть обмен информацией; по каналу св зи между ЭВМ и источниками р приемниками удаленного объекта.On a signal on bus 33, the communication channel generates a series of clock pulses on bus 29, which, if there is a signal on bus 31, arrive through AND 19 at the input of register 3 and register .3 sequentially from the last output enters through AND 18 into the communication channel bus 34. After that, the signal is removed on bus 27, Trigger 9 generates a signal at the falling edge of the signal on bus 27 to the element OR 10, from the output of which the signal shifts the logical unit from the first bit to the second bit of the register 2 and the second byte information from input 22 via comm The encoder 5 is rewritten into register 3. Further, with the arrival of a series of sync signals via bus 27, the process of entering information into the communication channel is repeated. GGS Transmission To the communication channel from the AIM of the latter, for example, the fourth byte of information after removing the signal of 27, trigger 9 shifts in register 2 the signal corresponding to the logical one from the fourth bit and thus the output of the fourth bit is a zero level signal. In the OR 11 element, on the falling edge of the signal from the last output of register 2, a short pulse is generated, which produces a set- (well to the initial state of the entire device. After that, the signal on bus 30 is removed, in response to this, the communication channel takes the signal bus 25, which indicates the end of the information before the computer .. Next, the device is in standby mode until the next signal is received for a mine of 35 or a transition to the computer receiving mode.The P1 mode is receiving data from the computer. To transfer information to the computer through the .2o channel The signal on bus 26 is set to this signal. This signal arrives at trigger 8 and recharges it. At the output of trigger 8, a signal appears that through element 14 when there is a signal on bus 31 enters the communication channel and further to a computer. Signal 25 on the bus 32 indicates that the device is ready to receive information from the computer.From the communication channel, the bus 27 receives a signal that, when signals are present on buses 25, 24 and 32, goes to the trigger input 9. From the trigger output 9 U the signal through the element I 15 enters schiuyu 33. After that, the communication link on the bus sends 29 si hroimpulsy that alternation postuayut AND gate 19 to the input of register 3. I idnovremenno sync with a shiny 28 via the AND gate 17 in the presence of signals on the buses 24, 31, 32 and 27 to the input of re giste 3 pass the information signals from the computer messages. After register 3 is filled with information, the communication channel removes the signal from strip 27. In response, trigger 9 switches and locks element 15, removing the signal on bus 33. Simultaneously, a short pulse generated from the trailing edge of the switching signal of trigger 9 through element 12 , overwrites the information from register 3 to register 4 from the communication channel from the computer. This same short pulse goes through the element OR 10 (if there is a signal on bus 26) to the input of register 2 and shifts the potential of the logical unit from the output of the first. - vyog ra da d gist 2 is in the second bit, the zero signal from the first bit of the dyg register 2 is fed to the input of trigger 8 and sets it to the original connection-. The signal from the output of the trigger 8 through, element 14 blocks the output of the signal from bus 32. In response, the communication channel takes the signal to bus 26, after which one of the data input from the computer ends in the same way you can send as many bytes from the computer information. Such a set of LIs of the MM is from the channel. It corresponds to the well-known C2 junction and is oriented to work with the communication channel, an opt-in modem. Thus, the proposed device allows the exchange of information; over the communication channel between the computer and the sources p by the receivers of the remote object.

Claims (1)

154) УСТРОЙСТВО ДЛЯ ОБМЕНА ИНФОРМАЦИЕЙ, содержащее блок сопряжения с каналом связи, Вход-выход которого является входом-выходом устройства, а первый вход — входом сигнала запроса устройства, регистр управления, входом соединенный с первым выходом блока сопряжения с каналом связи, а выходом — с адресным входом коммутатора входных сиг- ; налов, выход которого подключен к инфор-. мационному входу регистра прНема-переда- ’ чи, выходом соединенного с вторым входомблока сопряжения с каналом связи, и выходной регистр, выход которого является информационным выходом устройства, а. управляющий вход — подключен к второму выходу блока сопряжения с каналом связи, отличающееся тем, что, с целью сокращения аппаратурных затрат устройства, выход регистра приема-передачи соединен с информационным входом выходного регистра, а вход сброса — с входом сброса выходного регистра и первым выходом блб-’ ка сопряжения с каналом связи, третьим входом подключенного к выходу регистра^ управления, третьим и четвертым выходами соответственно к информационному и управляющему входам регистра приема-пёре|дачи, а Пятым выходом — к управляющему входу коммутатора, входных сигналов, информационный вход которого является информационным входом устройства, причем блок сопряжения с каналом связи содержит четыре триггера, три элемента ИЛИ, восемь элементов И и переключатель питания, причем первый вход первого триггера соединен через переключатель питания с шиной питающего напряжения, а первый выход — с первым входом первого элемента ИЛИ, выход которого соединен с первыми входами второго, третьего и четвертого триггеров, второй вход второго триггера соединен с первым входом блока, а первый выход — с вторым входом первого элемента ИЛИ, третий вход которого и второй вход третьего триггера образуют третий вход блока, первый выход четвертого триг- д гера подключен к первым входам первого ® элемента И и второго элемента ИЛИ, вторые входы которых соединены с третьим входом третьего триггера,” третий вход вто- . рого элемента ИЛИ подключен к второму выходу второго триггера и к первому входу второго элемента И, вторым входом сое-) диненного с первыми входами третьего и четвертого элементов И и вторым выходом Первого триггера, вторыё входы которых подключены соответственно к выходу третьего триггера и к второму выходу четвертого i триггера, вторым входом соединенного с пятым выходом блока и выходом пятого эле- I мента И, первый вход которого соединен с ' выходом третьего элемента ИЛИ,- первым и вторым входами подключенного соответ ственно к выходам второго и третьего элементов И, первым входом шестого и седьмого элементов И, вторые входы которых соединены с вторым входом второго элемента И, первым входом восьмого элемента И и вторым выходом первого триггера, а третьи входы — с третьим входом второго триггера и вторым входом пятого элемента И, третьим входом подключенного к четвертым входам второго триггера и седьмого элемента И, а четвертым входом — к второму входу первого триггера и четвертому входу шестого элемента И, выход которого является третьим выходом блока, пятый вход седьмого элемента И является вторым входом блока, выходы первого и восьмого элементов И являются соответственно вторым и четвертым выходами блока, выход первого элемента ИЛИ образует первый выход блока, тре?;ий и четвертый входы второго триггера, третий вход третьего триггера, четвертый и пятый входы шестого элемента И, второй вход восьмого элемента И и выходы второго, третьего, четвертого и седьмого элементов И и второй выход первого триггера образуют вход-выход блока154) A DEVICE FOR INFORMATION EXCHANGE, containing an interface unit with a communication channel, the input-output of which is the input-output of the device, and the first input is the input of the request signal of the device, the control register, the input connected to the first output of the interface unit with the communication channel, and the output is with the address input of the input sig- switch ; catch, the output of which is connected to the inf. to the input of the transmit-receive register, the output connected to the second input of the interface unit with the communication channel, and the output register, the output of which is the information output of the device, a. control input - connected to the second output of the interface unit with a communication channel, characterized in that, in order to reduce the hardware costs of the device, the output of the transmit-receive register is connected to the information input of the output register, and the reset input is connected to the reset input of the output register and the first output of the blb - interface with the communication channel, the third input connected to the output of the control register ^, the third and fourth outputs, respectively, to the information and control inputs of the receive-transmit register, and the fifth output to the control the input of the switch, input signals, the information input of which is the information input of the device, and the interface unit with the communication channel contains four triggers, three OR elements, eight AND elements, and a power switch, the first input of the first trigger connected via a power switch to the supply voltage bus, and the first output - with the first input of the first OR element, the output of which is connected to the first inputs of the second, third and fourth triggers, the second input of the second trigger is connected to the first input of the unit ka, and the first output - with the second input of the first OR element, the third input of which and the second input of the third trigger form the third input of the block, the first output of the fourth trigger is connected to the first inputs of the first ® element And and the second OR element, the second inputs of which are connected with the third input of the third trigger, ”the third input is second. of the first OR element is connected to the second output of the second trigger and to the first input of the second AND element, the second input connected to the first inputs of the third and fourth AND elements and the second output of the First trigger, the second inputs of which are connected respectively to the output of the third trigger and to the second output the fourth i trigger, the second input connected to the fifth output of the block and the output of the fifth element I, the first input of which is connected to the output of the third OR element, the first and second inputs connected respectively to the outputs of w of the second and third elements And, the first input of the sixth and seventh elements And, the second inputs of which are connected to the second input of the second element And, the first input of the eighth element And and the second output of the first trigger, and the third inputs - with the third input of the second trigger and the second input of the fifth element And, the third input connected to the fourth inputs of the second trigger and the seventh element And, and the fourth input - to the second input of the first trigger and the fourth input of the sixth element And, the output of which is the third output of the block, the fifth input is seventh about the AND element is the second input of the block, the outputs of the first and eighth elements of And are the second and fourth outputs of the block, the output of the first OR element forms the first output of the block, the third; the third and fourth inputs of the second trigger, the third input of the third trigger, the fourth and fifth inputs of the sixth element And, the second input of the eighth element And and the outputs of the second, third, fourth and seventh elements And and the second output of the first trigger form the input-output of the block
SU823500744A 1982-10-15 1982-10-15 Device for exchange of information SU1068925A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823500744A SU1068925A1 (en) 1982-10-15 1982-10-15 Device for exchange of information

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823500744A SU1068925A1 (en) 1982-10-15 1982-10-15 Device for exchange of information

Publications (1)

Publication Number Publication Date
SU1068925A1 true SU1068925A1 (en) 1984-01-23

Family

ID=21032211

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823500744A SU1068925A1 (en) 1982-10-15 1982-10-15 Device for exchange of information

Country Status (1)

Country Link
SU (1) SU1068925A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 723560, кл. G 06 F 3/04. 1978. 2. Авторское свидетельство СССР Ко 756400, кл. G 06 F 3/04, 1977 (прототип)..: 54) *

Similar Documents

Publication Publication Date Title
US4815110A (en) Method and a system for synchronizing clocks in a bus type local network
EP0051332B1 (en) Two-wire bus-system comprising a clock wire and a data wire for interconnecting a number of stations
EP0183273B1 (en) Serial interface system flexibly applicable to a one-to-plurality connection
US4056851A (en) Elastic buffer for serial data
EP0051794B1 (en) Distributed-structure message switching system on random-access channel for message dialogue among processing units
KR910009004A (en) Monolithic integrated device for speed application processing and speed application of integrated service digital network (ISDN)
SU1068925A1 (en) Device for exchange of information
US5414740A (en) Synchronous communication system having multiplexed information transfer and transition phases
USRE40317E1 (en) System for receiving a control signal from a device for selecting its associated clock signal for controlling the transferring of information via a buffer
KR100286536B1 (en) Arbitration apparatus of transrmission for multidrop communication system
SU1003064A1 (en) Information exchange device
SU1117624A1 (en) Controller for data swapping via asynchronous bus of computer system
SU1151943A1 (en) Interface for linking computer with telegraph communication line
SU1238088A1 (en) Interface for linking computer with using equipment
SU1149255A1 (en) Device for control of multichannel measuring system
SU1180905A1 (en) Information exchange device
SU962896A1 (en) Device for interfacing digital computing bus with telegraphic communication channel
SU1280631A1 (en) Device for connecting information sources with common bus
SU1037237A1 (en) Data input device
SU1164670A1 (en) Device for monitoring parameters of object
KR100299854B1 (en) Device for sending arbifrafion in multidrop communication system
SU1156053A1 (en) Device for reading information from two-position transducers
SU1679498A1 (en) Device to communicate data sources to the common bus
SU1072035A1 (en) Information exchange device
SU1401469A1 (en) Device for interfacing a computer with controlled objects