SU1062684A1 - Устройство дл предварительной обработки информации - Google Patents
Устройство дл предварительной обработки информации Download PDFInfo
- Publication number
- SU1062684A1 SU1062684A1 SU823484062A SU3484062A SU1062684A1 SU 1062684 A1 SU1062684 A1 SU 1062684A1 SU 823484062 A SU823484062 A SU 823484062A SU 3484062 A SU3484062 A SU 3484062A SU 1062684 A1 SU1062684 A1 SU 1062684A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- information
- block
- switch
- Prior art date
Links
Landscapes
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
-Д, УСТРОЙСТВО ДЛЯ ПРЕДВАРИТЕЛЬНОЙ ОБРАБОТКИ ИНФОРМАЦИИ, содержащее блок ввода, информационный вход которого вл етс информационным входом устройства, а выход подключен к входу блока буферной пам тиj первый выход которрго подключен к информационному входу блока пам ти, первый информационный выход которого подключен к первому входу арифметического блока, второй и третий входы которого /J соединены соответственно с вторым выходом блока буферной пам ти и с информационным выходом счетчика времени, отличающеес тем, что, с целью расширени функциональных возможностей путем определени значений обрабатываемых сигналов информационного потока в момент времени, определ емый запросом , в него введены коммутатор, элемент задержки и шифратор, вход которого вл етс управл ющим входом устройства, выход шифратора соединен с адресным входом блока пам ти и с управл ющим входом коммутатора , первый и второй входы коCi торого соединены соответственно с выходом арифметического блока и с/) с выходом элемента задержки/ вход которого соединен с вторым информационным выходом блока пам ти, выход коммутатора вл етс информационным выходом устройства, информационный вход счетчика времени подключен к второму выходу блока буферной пам ти, управл киций выход счетчика времени вл етс управл ющим выходом устройствДо IS
Description
:2о .Устройство по л :i о т л и ч а, ю щ е е с тем, что арифметический блок содержит два сумматора , узел умножени и делитель, входы которого вл ютс соответственно вторым и третьим входами блока, выход делител соединен с nepBJdM входом узла умножени , второй вход которого подключен к в.ыходу первого сумматора, вход которого и первый вход второго сумматора соединены с первым входом блока, второй вход второго сумматора подключен к выходу узла умножени , выход второго сумматора вл етс выходом блок;а в :
Изобретение относитс к вычислительной технике и может быть использовано при проведении отладки и испытаний систем управлени , а также в различного типа имитаторах и тренажерах, работающих в комплексе с электронной вычислительной машиной OEM,) в :
Известно устройство имитации технологического объекта, которое содержит устройство ввода данных, запоминающее -устройство, интерполирующее устройство, аналоговое запоминающее устройство, устройство формировани дискретных сигналов и устррйство управлени |l;j
Недостатком данного устройства вл етс Необходимость применени разветвленной .системы устройства св зи с объектом, чем ограничиваетс возможность его использовани;Яв :
Наиболее близким по технической сущности к изобретению вл етс устройство , которое содержит последовательно соединенные устройства вйоа информации, буферные и рабочие запоминающие устройства, арифметиеское устройство, подключенное входами к выходам устройства управени , счетчика текущего времени и буферных запоминающих устройств, исполнительные органы, блок поиска кадра и счетчик шагов интерполировани , подключенный через последовательно соединенные арифметическое устройство и блок поиска кадра к устройству управлени , св занному со счетчиком шагов интерполировани 2; о : .
К недостаткам устройства следует отнести отсутствие возможности выбора из общего, потока информации сигнала, соответствующего заданноу каналу, а также невозможность воспроизведени и передачи информации в произвольный момент времени, определ емый.запросом ЭВМ, длл последующего анализ,а, ;
Целью изобретени вл етс расширение функциональных возможностей путем определени значений обрабатываемых сигналов информационного потока в момент времени, определ емый запросомо
Поставленна цель достигаетс тем, что в устройство, содержащее блок ввода, информационный вход которого вл етс информационньом входом устройства, а выход подключен к входу блока буферной пам ти, первый выход которого подключен к информационному входу блока пам ти, первый информационный выход которого подключен к первому входу арифметического блока, второй и третий входы которого соединены соответственно с вторым выходом блока буферной пам ти и с информационным счетчика времени, введены коммутатор, элемент задержки и.шифратор , вход которого вл етс управл ющим входом устройства, выход шифратора соединен с адресным входом блока пам ти и с управл ющим входом коммутатора, первый и второй
25 входы которого соединены соответственно с выходом арифметического блока и с выходом элемента задерж- . .ки, вход которого соединен с вторым информационным выходом блока .пам ти, выход коммутатора вл етс инфор мационным выходом.устройства, информационный вход счетчика времени подключен к второму выходу блока буферной пам ти, управл ющий выход счетчика времени вл етс управл ющим выходом устройствао
Кроме того, арифметический блок содержит два сумматора, узел умножени и делитель, входы которого вл ютс соответственно вторым и третьим входами блока, выход делител соединен с первым входом узла умножени , второй вход которого подключен к выходу первого сумматора , вход которого и первый вход второго сумматора соединены а первым входом блока, второй вход второго сумматора подключен к выходу узла умножени , выход второго сумматора вл етс выходом блокд.
На чертеже представлена схема устройствдо :
Устройство содержит блок 1 ввода , блок 2 буферной пам ти, блок 3 пам ти, счетчик 4 времени, арифметический блок 5, включающий делитель 6,.сумматоры 7 и 8, узел 9 умножени , шифратор 10, элемент 11 задержки, коммутатор 12, управл ющи вход 13 устройства, информационный и управл ющий выходы 14 и 15, информационный вход 16 -устройствао
Принцип работы устройства основа на вычислении значени воспроизводимого сигнала в момент поступлени запросов от ЭВМ-на участке интерпол ции , заданном кодами его начала , конца и длительности., При этом номер канала преобразовани , момент времени вычислени значени сигнала и участок интерпол ции, на котором проводитс вычисление, определ ютс моментом поступлени и содержанием запроса ЭВМ, совместно с которой функционирует устройство по соответствующим алгоритмам обмена и временной диаграмме, :
Количество каналов преобразовани зависит не только от .объема используемой пам ти, а также разр дности шифратора и коммутатора, опре дел ющей возможности адресациио :
В каждый момент времени в систем хранитс информаци двух кадров текущего и последующегоо Текущий кадр содержит крэффициенты K(i-l) и К, начала и конца интервала интерпол ции по всем каналам преобразован и , величину интервала интерпол ции v,общую дл всего кадра (всех каналов преобразовани ), а также величины задержки выдачи сигнала, подобранные таким образом, чтобы задержка в получении ЭВМ информации в ответ на запрос соответствовала времени прохождени ее через систему устройств св зи с объектом (УСО), или любых других систем преобразовани информациив ;
Причем по истечении интервала интерпол ции предыдущего кадра начинаетс отсчет времени текущего кадра, а в систему вводитс информаци последующего кадра, и такое обновление информации происходит независимо от наличи или отсут - стви запросов от ЭВМ, ;
Поскольку конец предыдущего кадра вл етс началом последующего то в последующем кадре отсутствует коэффициент начала интервала интерпол ции :
В исходном состо нии в блоке 3 пам ти наход тс коэффициенты К о и К. всех каналов преобразовани и соответствующие им величины задержек ; величина интер вала интерпол ции первого кадра f занесена в делитель бив счетчик ;4в ;
Информаци второго кадра, ;То.е:в коэффициенты К всех каналов преобразовани , соответствующие величины задержек и величина интервала интерпол ции второго кадра наход тс в блоке ,2 в :
В начальный мсадент времени на управл ющий вход 13 шифратора 10 поступает запрос от внешнего управл ющего устройства (например, ЭВМ,), По этому сигналу шифратор 10 вырабатывает соответствующий код, поступающий на вход блока 5/ как адрес чейки пам ти, и на управл ющий вход коммутатора 12 как номер канат ла„ :
Значени коэффициентов, выбранные по адресам, сформированным шифртором 10, с выхода блока 3 поступают на сумматор ,7, Кроме того, значение коэффициента К поступает на вход сумматора ,8, Одновременно , на вход делител 6 поступает значение t - текущего времени интервала интерпол ции 1 с выхода счетчика ,4 о При этом делитель 6 вырабатывает код t ft, который поступает на вход узла 9 умножени , на другой вход которого поступает разност вида , с выхода сумматора ,7 о :
Результат умножение с выхода узла 9 поступает на вход сумматора и суммируетс с коэффициентом К, поступающим на другой вход сумматора ,8о Полученное таким образом значение сигнала в точке опроса в виде кода (.) t/t с выхода сумматора 8 поступает на вход коммутатора 1,2 о :
С выхода блока 3 на вход элемента 11 задержки, выполненного на базе счетчика, поступает код, определ ющий врем задержки выдачи сигнала в ответ на внешний запрос, С выхода элемента 11 задержки код задержки поступает на вход коммутатора 12, на управл ющем входе которого установлен номер канала с выхода шифратора 1,0«
С информационного вьгхода 14 коммутатора 12 считываетс значение сигнала в точке опроса, полученное в арифметическом блоке 5, в момент времени, определенный элементом L1 задержки, по каналу, заданному шифратором 1;0,-
Поскольку информаци кадра сохран етс в пам ти устройства неизменной до конца отработки интервала интерпол ции, ;То;ео до заполнени счетчика 4, запрос от внешнего управл ющего устройства может быть повторен по произвольному или прежнему каналу, и на выходе 14 коммутатора 12 будут получены
новые значени сигналов в точке опроса.
По окончании заполнени счетчика 4 формируетс запрос очередного кадра информации, который с выхода 15 поступает во внешний источник информации. По этому запросу на вход 16 блока 1 ввода (информации) от внешнего источника информации поступают коды, соответствующие очередному кадру информации, и записывавтб 2 буферной пам ти . При этом .коэффициенты и соответствующие , им величины- задержек очередного кадра переписываютс из блока 2 в блок 3, а значениес выхода блока 2 поступает на вход делител 6 и вход счетчика ;4, В
дальнейшем устройство функционирует в соответств-ии с вышеизложенным алгоритмоА,
Таким образом, использование предлагаемого устройства дает возможность непосредственно передавать информацию в ЭВМ по заданным каналам в моменты времени, определ емые запросом ЭВЛ,
При работе устройства совместно с ЭВМ отпадает необходимость в использовании разветвленной сети св зи с объектом, что сокращает аппаратурные затраты и стоимость работ , например при отладке программного обеспечени систем управлени , функционирующих в реальном времен .
Claims (1)
- ;1, УСТРОЙСТВО ДЛЯ ПРЕДВАРИТЕЛЬНОЙ ОБРАБОТКИ ИНФОРМАЦИИ, содержащее блок ввода, информационный вход которого является информационным входом устройства, а выход подключен к входу блока буфер- . ной памяти» первый выход которого подключен к информационному входу блока памяти, первый информационный выход которого подключен к первому входу арифметического блока, второй и третий входы которого соединены соответственно с вторым выходом блока буферной памяти и с информационным выходом счетчика времени, отличающееся тем, что, с целью расширения функциональных возможностей путем определения значений обрабатываемых сигналов информационного потока в момент времени, определяемый запросом, в него введены коммутатор, элемент задержки и шифратор, вход которого является управляющим входом устройства, выход шифратора соединен с адресным входом блока памяти и с управляющим входом коммутатора, первый и второй входы которого соединены соответственно с выходом арифметического блока и с выходом элемента задержки, вход которого соединен с вторым информационным выходом блока памяти, выход коммутатора является информационным выходом устройства, информационный вход счетчика времени подключен к второму выходу блока буферной памяти, управляющий выход счетчика времени является управляющим выходом устройству.SU и 1062684 ;2о .Устройство по л« 1, о т л и ча, ющееся тем, что арифметический блок содержит два сумматора, узел умножения и делитель, входы которого являются соответственно вторым и третьим входами блока, выход делителя соединен с первым входом узла умножения, вто рой вход которого подключен к в.ыходу первого сумматора, вход которого и первый вход второго сумматора соединены с первым входом блока, второй вход второго сумматора подключен к выходу узла умножения, выход второго сумматора является выходом блока, ;
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823484062A SU1062684A1 (ru) | 1982-08-25 | 1982-08-25 | Устройство дл предварительной обработки информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823484062A SU1062684A1 (ru) | 1982-08-25 | 1982-08-25 | Устройство дл предварительной обработки информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1062684A1 true SU1062684A1 (ru) | 1983-12-23 |
Family
ID=21026831
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823484062A SU1062684A1 (ru) | 1982-08-25 | 1982-08-25 | Устройство дл предварительной обработки информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1062684A1 (ru) |
-
1982
- 1982-08-25 SU SU823484062A patent/SU1062684A1/ru active
Non-Patent Citations (1)
Title |
---|
,1, Авторское свидетельство СССР № 924672, кл, G 05 В 19/18, 198,0, ,2, Авторское свидетельство СССР № 519685, кл, G 05 В 19/18, 1973 (прототип.) , ; * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4651274A (en) | Vector data processor | |
JP2628493B2 (ja) | コサイン変換計算装置並びに計算装置等を備えた画像コード装置及び画像デコード装置 | |
US4340781A (en) | Speech analysing device | |
US3646333A (en) | Digital correlator and integrator | |
SU1062684A1 (ru) | Устройство дл предварительной обработки информации | |
US3573797A (en) | Rate augmented digital-to-analog converter | |
SU1198505A2 (ru) | Устройство дл предварительной обработки информации | |
US5130921A (en) | Digital controller for scanned actual condition signals | |
RU1837274C (ru) | Устройство дл предварительной обработки информации | |
SU1314330A1 (ru) | Устройство дл предварительной обработки информации | |
SU1562900A2 (ru) | Устройство дл предварительной обработки информации | |
SU1501087A1 (ru) | Устройство дл определени весовых функций | |
US5959862A (en) | Variable-rate data entry control device and control method | |
US3599157A (en) | Feedback minimized optimum filters and predictors | |
SU1111197A1 (ru) | Устройство отображени графической информации | |
SU1117677A1 (ru) | Многоканальное устройство дл сбора информации | |
RU2037190C1 (ru) | Многоканальная система для регистрации физических величин | |
SU805191A1 (ru) | Устройство дл вычислени спектраМОщНОСТи | |
SU942059A1 (ru) | Ступенчато-линейный экстрапол тор | |
SU857965A1 (ru) | Абонентский пункт | |
SU1418712A1 (ru) | Устройство адресации | |
SU1278863A1 (ru) | Устройство дл сопр жени абонентов с ЦВМ | |
SU883923A1 (ru) | Функциональный преобразователь | |
RU2040039C1 (ru) | Устройство для определения модуля трехмерного вектора | |
SU1405051A1 (ru) | Устройство дл преобразовани координат |