SU1058066A1 - Делитель частоты - Google Patents

Делитель частоты Download PDF

Info

Publication number
SU1058066A1
SU1058066A1 SU823461407A SU3461407A SU1058066A1 SU 1058066 A1 SU1058066 A1 SU 1058066A1 SU 823461407 A SU823461407 A SU 823461407A SU 3461407 A SU3461407 A SU 3461407A SU 1058066 A1 SU1058066 A1 SU 1058066A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
control
counter
pulse counter
Prior art date
Application number
SU823461407A
Other languages
English (en)
Inventor
Юрий Владимирович Чубученко
Original Assignee
Предприятие П/Я Г-4056
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4056 filed Critical Предприятие П/Я Г-4056
Priority to SU823461407A priority Critical patent/SU1058066A1/ru
Application granted granted Critical
Publication of SU1058066A1 publication Critical patent/SU1058066A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Noise Elimination (AREA)

Abstract

ДЕЛИТЕЛЬ ЧАСТОТЫ, содержа11Ц1Й первьшй счетчик импульсов с двум  фиксированными значени ми коэффи циеита пересчета, вхьд которого соединен с входной шиной, а выход подключей к входу второго счетчика импульсов , входы управлени  которого соединены с перв|Ф и шинами управлени , а выход -. с ВЫХОДНОЙ шиной, а также вторые шины управлени г о тличающийс  тем, что, с целью упрощени  устройства и повышени  его помехоустойчивости, в него введен дешифратор, перва  группа входов которого соединена с группой выходов второго счетчика импульсов, втора  - с вторыми шинами управлени , а выход подключен к входу управлени  коэффициентом пересчета первого счетчика и myльcoвi (П с СП 00 о CXi

Description

Изобретение относитс  к импульсно технике и может быть использовано дл построени  высокочастотных програглми руемых делителей, частоты, в частност дл  цифровых синтезаторов частот. Известе н делитель частоты, содержащий счетчик импульсов, вход которого соединен с входной шиной, а выходы подключены к первой группе входов элемента сравнени , втора  группа входов соединена с выходами накаиливающего сумматора, вхоДы устано ки которого соединены с выходами уст ройства управлени , а суммирующий вход накапливающего сумматора через расширитель импульсов соединен с выходом элемента, сравнени Си. Коэффициент передачи этого устройства измен етс  при изменении сиг налов Hai выходах уетройства управлени . Ццнако указанный делитель чартоты содержит болы ое число элементов и имеет невысокую помехоустойчивость из-за возможных сбоев в на-. капливсиокем с} 1матрре. Наиболее влизким к предлагаемому по технической суадности  вл етс  де литель частоты, содержащий первый счетчик и и1ульсов с Двум  фиксированными экач ёни ми коэффициента пересчета (N и N + 1 выход которого соединен с входами второго и третьего счетчиков импульсов, выход третье го счетчика импульсов соединен с вхо дом управлени  второго счетч:ика импульсов , выход которого соединен с входом управлени  коэффициентом пере счета первого счетчика импульсов. Установка коэффициента пересчета пер вого счетчика импульсов производитс  по , вырабатываемой вторым счбтчиксмх импульсов. После переключвни  первого счетчика импульсов с Коэффициента пересчета N+1 на коэф фициент пересчета N второй счетчик импульсов прекращает счет до при хода импульса сброса с выхода третьего счетчика импульсов, после чего весь цикл счета повтор етс . Известнь делитель частоты устойчиво работает на высоких частотах (до 10® Гц). Однако устройство доста точно сложно (содержит три счетчика импульсов). Кроме того, при колеба и x нашр жени  питани  или при наложении помех возможны Сбои в счетчи ках импульсов, воздействие которых сохран етс  до окончани  цикла работы делител  частоты. В результате общий коэффициент делени  отличаетс  от требуемого. Это требует дополнительных мер дл  исключени  помех и обеспечени  помехоустойчивой работ . делифел  частоты, что приводит к усложнению устройства. Цель изобретени  - упрощение устройства и повышение его помехоустойчивости . Поставленна  цель достигаетс  теми что в делитель частоты содержащий первый счетчик импульсов с двум  фиксированными значени ми коэффициента пересчета, вход которого соединен с входной шиной, а выход подключен к входу второго счетчика импульсов, входы управлени  которого соединены с первыми шинами управлени  , а выход - с выходной шиной , а также вторые шины управлени , введен дешифратор, перва  группа входов которого соединена с группой выходов второго счетчика импульсов , втора  - с вторыми шинами управлени , а выход подключен к входу управлени  коэффициент 1 пересчета первого счетчика импульсов. На чертеже изображена структурна  схема делител  частоты. Делитель частоты содержит первый счетчик 1 импульсов с двум  фиксированными значени ми коэффициента пересчета, выход которого соединен с входом второго счетчика 2 импульсов , группа выходов которого соединена с первой грулпой входов дешифратора 3, выход которого подключен к входу управлени  коэффициентом пересчета счетчика 1, выход которого соединен с входной шиной 4, входы Управлени  счетчика 2 соединены с первыми шинами 5 управлени , вторые ши ны б управлени  соединены с второй группой входов дешифратора 3, а выход счетчика 2 соединен с выходной шиной 7. Делитель частоты работает следую-; щим образом.. J Предположим, что на шинах 6 уста-1 новлен код, соответствующий длмтельнс сти выходного импульса (-или серии импульсов I с суммарной длительностью L периодазв входной частоты счетчика 2, а на шинах 5 - код коэффициента делени  этого счетчика. Так как выход дешифратора 3 подключен к входу управлени  коэффициентом пересчета счетчика 1, то за цикл счетчика 2 счетчик 1 будет делить I, раз на N+1 и М-U раз на и . Суммарный коэффициент счета устройства можно записать в виде выражени  (N+1)-(M-L)N, Таким образом, измен   значени  кодов на шинах 5 и 6, можно получить общий коэффициент делени  частоты ycTpofliCTBa А L + М N . Преимущества предлагаемого делител  частоты по сравнению с прототипом заключаютс  в его упрощении и в повышении помехоустойчивости, так как дешифратор представл ет собой устройство с комбинационной схемой и поэтому менее подвержен воздействию помех, чем счетчик импульсов, в котором не310580664
правильно записанна  под воздействи- возобновл етс  нормальный режим его
ем помехи информаци  сохран етс  пос-работы ). Упроцение же достигнуто за
ле окончани  действи  помехи до окон-счет исключени  третьего счетчика имчани  цикла счета (в дешифраторе ера-пульсов, содержащего дополнительное
ЗУ после окончани  действи  помехиустройство управлени .

Claims (1)

  1. ДЕЛИТЕЛЬ ЧАСТОТЫ, содержащий первый счетчик импульсов с двумя фиксированными значениями коэффициента пересчета, вход которого сое динен с входной шиной, а выход подключей к входу второго счетчика импульсов, входы управления которого соединены с первьвии шинами управления, а выход - с выходной шиной, а также вторые шины управления, о тличающийся тем, что, с целью упрощения устройства и повышения его помехоустойчивости, в него введен дешифратор, первая группа входов которого соединена с группой выходов второго счетчика импульсов, вторая - с вторыми шинами управления, а выход подключен к входу управления коэффициентом пересчета первого счетчика импульсов* §
SU823461407A 1982-07-01 1982-07-01 Делитель частоты SU1058066A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823461407A SU1058066A1 (ru) 1982-07-01 1982-07-01 Делитель частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823461407A SU1058066A1 (ru) 1982-07-01 1982-07-01 Делитель частоты

Publications (1)

Publication Number Publication Date
SU1058066A1 true SU1058066A1 (ru) 1983-11-30

Family

ID=21019467

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823461407A SU1058066A1 (ru) 1982-07-01 1982-07-01 Делитель частоты

Country Status (1)

Country Link
SU (1) SU1058066A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторскбе свидетельство СССР 6082681 кл. Н 03 К 23/OQ, 24.12.76 2. Манасевич В. Синтезаторы частот(Теори и проектирование |.Пер. с англ, под ре . А.С.Галина, М., Св зь, 1979, с. 263 (прототип). *

Similar Documents

Publication Publication Date Title
SU1058066A1 (ru) Делитель частоты
US4471310A (en) Pulse generator having variable pulse occurrence rate
SU1226619A1 (ru) Формирователь последовательности импульсов
SU1182667A1 (ru) Делитель частоты с переменным коэффициентом делени
RU1830612C (ru) Распределитель импульсов дл управлени шестифазным шаговым двигателем
SU1370783A1 (ru) Перестраиваемый делитель частоты следовани импульсов
SU1288726A2 (ru) Устройство дл восстановлени непрерывных функций по дискретным отсчетам
JPS6030135B2 (ja) Pcm伝送装置のa/d・d/a変換器
SU1354125A1 (ru) Устройство распознавани частоты
SU1381502A1 (ru) Цифровой умножитель частоты
SU1072044A1 (ru) Вычислительное устройство
SU1596453A1 (ru) Делитель частоты следовани импульсов
SU985923A1 (ru) Цифровое устройство дл управлени инвертором напр жени
SU1058039A1 (ru) Распределитель импульсов
SU955208A1 (ru) Устройство дл контрол оперативной пам ти
SU684561A1 (ru) Функциональный генератор напр жени
SU984055A2 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU1086419A1 (ru) Функциональный генератор
SU1195433A1 (ru) Преобразователь последовательности импульсов
SU1151990A1 (ru) Многоканальное селективное измерительное устройство
SU1312740A1 (ru) Цифровое устройство управлени трехфазным мостовым инвертором
SU1506553A1 (ru) Преобразователь частота-код
SU1095413A2 (ru) Управл емый делитель частоты следовани импульсов
SU1547057A2 (ru) Делитель частоты с переменным коэффициентом делени
SU489087A1 (ru) Многоканальное автоматическое калибровочное устройство