SU1050126A1 - Устройство дл контрол распределител импульсов - Google Patents
Устройство дл контрол распределител импульсов Download PDFInfo
- Publication number
- SU1050126A1 SU1050126A1 SU823469941A SU3469941A SU1050126A1 SU 1050126 A1 SU1050126 A1 SU 1050126A1 SU 823469941 A SU823469941 A SU 823469941A SU 3469941 A SU3469941 A SU 3469941A SU 1050126 A1 SU1050126 A1 SU 1050126A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- pulse
- distributor
- pulse distributor
- input
- output
- Prior art date
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
УСТРОЙСТВО ДЛЯ КОНТРОЛЯ РАСПРЕДЕЛИТЕЛЯ ИМПУЛЬСОВ, содержащее . элемент ИЛИ-НЕ, о т л и чающеес тем, что, с целью контрол распределител импульсцв независимо от их длительности при одновременном упрощении устройства путем сокраще ,ни общего .числа элементов, введены первый и второй элементы ИЛИ ипервый и второй одновибраторы, при этом нечетные выходы распределител импульсов соедине 1ы с соответствующими входами первого элемента ИЛИ, выход которого через первый одновибратор соединен с первым входом элемента ИЛИ-НЕ, а четные выходы распределител импульсов соединены с соответствующими входами второго элемента ИЛИ, выход которого через второй одновибратор соединен с вторым входом ё элемента ИЛИ-НЕ, (Л
Description
О
фиг. / f Изобретение относитс к электросв зи и может быть использовано при построении телемеханических устройст с временным разделением сигналов, а также в схемах.контрол вычислительных устройств.. . Иавестно устройство дл контрол распределител импульсов, содержащее два идентичных распределител , одноименные выходы которых соединены с входами соответствующего элем та И, а выход каждого элемента И соединен с одним из входов элемента ИЛИ-НЕ tl . Однако устройство может контролир вать работу только распределителей импульсов большой длительности (т.е. уровней), у которых заданный фронт предыдущего импульса совпадает по Bpef-.ени с передним фронтом последующего . Контроль распределителей коротких импульсов устройство осуществ л ть не может, так как в этих распре делител х выходной сигнал формируетс только во врем действи тактовог или специального стробирующего импульса . Длительность формируемого сиi- нала обычно равна длительности стробирующего импульса. Следовательно, даже при нормальной работе распределител импульсов в устройстве на выходе элемента ИЛИ-НЕ формируетс импульсна последовательность, инверсна входной тактовой последовательности . Кроме того, устройство имеет сложную конструкцию, так как содержит два распределител , п двухвходовых элементов И и п-входовой элемент ИЛИ-НЕ (п- число разр дов распределител ). Известно также устройство дл контрол распределител импульсов, содержащее п-1 элементов И, первые входы которых соединены соответственно с выходами с второго по п расп ределител импульсов, выход каждого элемента И через соответствующий эле мент задержки соединен с вторым вход соответствующего элемента И, а на второй вход первого элемента И через первый элемент задержки подан сигнал с первого выхода распределител импу сов, при этом выходы всех элементов И соединены с соответствующими входа ми элемента ИЛИ-НЕ С 2. Это устройство также контро лировать работу тол.ко распределите лей импульсой большой длительности и не обеспечивает контрол распреде 6 . 2 лителей коротких импульсов, так как даже при нормальной работе последних на выходе элемента ИЛИ-НЕ формируетс импульсна последовательность, ин.версна входной переключающей последовательности и не завис ща от установок элементов задержки. Кроме того, контроль многоразр дных распределителей по известной схеме требует п-1 эле ментов И и п-1 элементрв задержки ,а элемент ИЛИ-НЕ должен иметь п входов. Это значите1льно усложн ет построение многоразр дных распределителей.Нали- . чие большого числа элементов, задержки требует такое же количество задающих конденсаторов (резисторов),что, в свою очередь-, определ ет недостаточную приспособленность дл интегрального ис полнени . Цель изобретени .- контроль распределител импульсов независимо от их длительности при одноврейенном упрощении устройства путем сокращени общего числа элементов. Цель достигаетс тем, что в устройство дл контрол распределител импульсов, содержащее элемент ИЛИ-НЕ, введены первый и второй элементы ИЛИ и первый и второй одновибраторы, при этом нечетные выходы распределител импульсов соединены с соответствующими входами первого элемента ИЛИ, выход которого через первый одновибратор соединен с первым входом элемента ИЛИ-НЕ, а четные выходы распределител импульсов соединены с соответствующими входами второго элемен Va ИЛИ, выход которого через второй одновибратор coeди чeн с вторым входом элемента ИЛИ-НЕ.. На фиг. 1 представлена структурна электрическа схема устройства дл контрол распределител импульсов; на фиг. 2 - временные диаграммы работы устройства. Устройство содержит распределитель 1 импульсов, шину 2 тактовых импульсов , первый элемент ИЛИ 3,и второй элемент ИДИ , первый одновибратор 5 и второй одновибратор 6, элемент ИЛИНЕ 7. Устройство работает следующим образом .В нерабочем состо нии распределител 1 импульсов (при отсутствии тактовых импульсов) на всех его выходах сигналы отсутствуют (нулевые логические уровни), а значит, на выходах эле . 3.1 ментов ИЛИ 3 и и на выходах одновибраторов 5 и 6 также имеютс нулевые логические уровни. Следовательно, на выходе элемента ИЛИ-НЕ 7 имеетс единичный лргический уровень сигнала ошибки. Этот си|- нал ошибки в нерабочем состо нии распределител 1 рассматриваетс как признак его исходного .состо ни . При подаче первого тактового импульса на вход распределител 1 импульсов при правильной его работе на его первом выходе формируетс единичный логический уровень, который поступает через первый элемент ИЛИ 3 (фиг.2а,ибГ), объедин ющий все нечетные выходы распределител 1 импульсов , и запускает первый одновибратор 5 (фиг.2а, ив) . Единичный логически уровень, поступающий с выхода первого одновибратора 5 на первый вход эл мента ИЛИ-НЕ 7, формирует на его выходе нулевой логический уровень отсутстви ошибки. . Второй импульс с второго выхода распределител 1 импульсов поступает через второй элемент ИЛИ Ц (фиг.2а, Ut), объедин ющий все четные выходы распределител 1 импульсов, и запуска ет второй одновибратор ,6 (фиг.2а,и) Таким образом, первый одновибратор 5 запускаетс каждым импульсов с нечетных выходов распределител 1 импульсов , а второй одновибратор 6 каждым импульсом с четных выходов распределител 1 импульсов, причем длительность импульсов, формируемых одновибраторами 5 и 6, выбрана несколько большей (на Т) периода следовани тактовых импульсрв (фиг.2а). Это обеспечивает перекрытие во вре мени импульсов с выходов одновибраторов , поочередно смен ющих друг друга на входах элемента ИЛИ-НЕ 7, и исключает возможные кратковременные провалы между ними за счет разброса временных параметров логических схем например, времени задержки вклюмени и выключени . Следовательно, нормальна работа распределител 1 импульсов характеризуетс посто нным в течение цикла присутствием на входах элемента ИЛИ-НЕ 7 единичных сигналов с выходов одновибраторов 5 и 6, поочередно смен ющих друг друга. Единичный сиг264 . нал на выходе элемента ИЛИ-НЕ 7 при этом отсутствует. При обнулении распределител в конце цикла работы и, следовательно, контрол на в.ыходе элемента ИЛИ-НЕ 7 оп ть по вл етс единичный логический уровень сигнала ошибки, рассматриваемый как признак исходного. Допустим, что с приходом очередного i-ro тактового импульса на вход распределител 1 импульсов состо ние сигнала на ero.i-ом выходе, не-изменилось (неисправность в Г-ом разр .де), В этом случае одновибратор, сое-, диненный через соответствующий элемент ИЛИ с i-M выходом распределител 1 импулъсов , не запускаетс и, следовательно , в момент исчезновени импульса на одном входе элемента ИЛИ-НЕ 7 на другом его входе единичный сигнал не по вл етс , что приводит к формированию единичного.сигнала Сбой на выходе элемента ИЛИ-НЕ 7, сигнализирующего о неисправном состо нии контролируемого распределител . Устройство позвол ет также контролировать последовательность тактовых импульсов на входе распределител 1 импульсов и сигнализировать пропадание хот бы одного из них. При этом кратковременное (на врем , приблизительно равное периоду следовани тактовых импульсов) формирование снгиала Сбой, свидетельствующее о потере одного импульса из тактовой последовательности , может быть использовано в данном случае дл блокировани оставшихс тактов данного цикла работы распределител с целью предотвращени выполнени ложных команд рассинхронизации. Кроме того, предлагаемое устройство позвол ет контролировать работу как распределителей импульсов, так и работу распределителей уровней (фиг..2б). Технико-экономическа эффективность устройства дл контрол распределителей импульсов заключаетс в обеспеченйи в полном объеме контрол .распределителей импульсов любой длительности (в т.ч. и распределителей уровней), B простоте технической реализации, так как требует независимо .от разр дности распределител наличи только двух временных элементов (одновибраторов ). . Q) fyocnpede ument) импульсов
J П FLn П П П n
Л
П П П П
Q) pacnfjedenumenb сигналоВ
4 njnjnJ lTT rLTT /
.i
Фиг. г
Claims (1)
- УСТРОЙСТВО ДЛЯ КОНТРОЛЯ РАСПРЕДЕЛИТЕЛЯ ИМПУЛЬСОВ, содержащее . элемент ИЛИ-HE, отличающее- ределителя импульсов* независимо от их длительности при одновременном упрощении устройства путем сокращения общего числа элементов, введены первый и второй элементы ИЛИ и'первый и второй одновибраторы, при этом нечетные выходы распределителя импульсов соединены с соответствующими ' входами первого элемента ИЛИ, выход которого через первый одновибратор соединен с первым входом элемента ИЛИ-HE, а четные выходы распределителя импульсов соединены с соответству' ющими входами второго элемента ИЛИ, выход которого через второй одновибратор соединен с вторым входомSU ,.„1050126 >V1 1050126
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823469941A SU1050126A1 (ru) | 1982-07-09 | 1982-07-09 | Устройство дл контрол распределител импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823469941A SU1050126A1 (ru) | 1982-07-09 | 1982-07-09 | Устройство дл контрол распределител импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1050126A1 true SU1050126A1 (ru) | 1983-10-23 |
Family
ID=21022253
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823469941A SU1050126A1 (ru) | 1982-07-09 | 1982-07-09 | Устройство дл контрол распределител импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1050126A1 (ru) |
-
1982
- 1982-07-09 SU SU823469941A patent/SU1050126A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1050126A1 (ru) | Устройство дл контрол распределител импульсов | |
SU940288A1 (ru) | Устройство контрол импульсов многоканального генератора | |
SU1411953A1 (ru) | Селектор импульсов по длительности | |
SU1241457A1 (ru) | Распределитель уровней | |
SU1087998A1 (ru) | Устройство дл обслуживани запросов | |
SU1367149A1 (ru) | Импульсный ключ с запоминанием сигнала управлени | |
SU1099395A1 (ru) | Приемник команд согласовани скоростей | |
SU1019642A1 (ru) | Пересчетное устройство по модулю 1,5 | |
SU1248046A1 (ru) | Адаптивный коммутатор | |
SU1169156A1 (ru) | Устройство дл формировани и распределени импульсов | |
SU1193784A1 (ru) | Устройство дл формировани пачки импульсов | |
SU1183970A1 (ru) | Сигнатурный анализатор | |
SU1005285A2 (ru) | Устройство дл умножени частоты следовани периодических импульсов | |
SU1434435A1 (ru) | Многоканальное устройство дл обработки запросов | |
SU1584097A1 (ru) | Устройство дл контрол очередности поступлени импульсов в N последовательност х | |
SU1102039A1 (ru) | Устройство дл контрол распределител | |
SU1508213A1 (ru) | Устройство дл фиксации сбоев | |
SU1652986A1 (ru) | Устройство дл селекции признаков при распознавании образов | |
SU853814A1 (ru) | Устройство дл контрол распре-дЕлиТЕл иМпульСОВ | |
SU1264337A1 (ru) | Счетное устройство с контролем | |
SU1325375A1 (ru) | Устройство допускового контрол периода сигнала | |
SU1491308A1 (ru) | Импульсный ключ с запоминанием сигнала управлени | |
SU1173543A1 (ru) | Коммутатор | |
SU1290554A1 (ru) | Устройство дл передачи данных в многоканальной системе св зи | |
SU1527631A1 (ru) | Устройство дл контрол сумматора |