SU1050108A1 - Цифро-аналоговый преобразователь - Google Patents
Цифро-аналоговый преобразователь Download PDFInfo
- Publication number
- SU1050108A1 SU1050108A1 SU813241402A SU3241402A SU1050108A1 SU 1050108 A1 SU1050108 A1 SU 1050108A1 SU 813241402 A SU813241402 A SU 813241402A SU 3241402 A SU3241402 A SU 3241402A SU 1050108 A1 SU1050108 A1 SU 1050108A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- inputs
- bus
- decoding
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
ЦИФРОАНДДОГС)ВЫЙ ПРЁОБРАЗОВАТЕЛЬ , содержащий два декодирующих преобразовател , первые входы которых соединены с шиной источника пог ложительного напр жени , а выходы подключены к первому и второму входам сум матора соответственно, отличающийс тем, что, с целью расширени функциональных возможноотей, в него введены два нульоргана , реверсивный счетчик, управл емый генератор импульсов и дешифратор, выход которого через управл емый генератор импульсов соединен с первым входом реверсивного счетчика, второй и третий входы которого подключены ссютветствённо к выходам первого и второго нуль-органа, входы которых соединены с выходом сумматора и выходной шиной, причем второй вход второго декодирующего преобразовател подключен к выходу реверсивного счетчика, третий - к щине источника отрицательного напр жени и к второму входу первого декодирующего преобразовател , третий вхол которого подключен к входной шиНе и вуогду доиифратора.
Description
Изобретение относится к вычислительной технике к цифроаналоговым преобразователям и может быть использовано в устройствах автоматики для преобразования информации из цифровой в аналоговую форму. '
Известен цифроаналоговый преобразователь, содержащий блок весовых резисторов, источник опорного напряжения, усилитель постоянного тока и нагрузочный резистор fl], . f
Недостатком устройства является ограниченная точность, обусловленная смещением нулевого уровня передаточной характеристики из-за нестабильности параметров элементов.
Известен также цифроана'логовый преоб- 1 разователь, содержащий два дикодирующих, преобразователя, первые входы которых соединены с шиной источника· положительного напряжения, а выходы подключены к первому и второму входам сумматора . соответственно (2J. 2
Недостатком данного устройства является наличие специального режима контроля, что ограничивает функциональные возможности устройства.
Цель изобретения повышение функци- 2 ональных возможностей устройства.
Поставленная цель достигается тем, что в цифроаналоговый преобразователь, содержащий два дикодирующих .преобразователя, первые входы которых соединены с шиной источника положительного напря-· 2 жения, а выходы подключены к первому и второму входам сумматора соответственно, введены два нуль-органа, реверсивный счетчик, управляемый генератор импульсов и дешифратор', выход которого через управляемый генератор импульсов соединен с пер- 3 вым входом реверсивного счетчика, второй и третий входы которого подключены соответственно к выходам первого и второго нуль-органов, входы которых соединены с выходом сумматора и выходной шиной, причем второй вход второго. декодирующего преобразователя подключен к выходу реверсивного счетчика, третий вход — к шине источника отрицательного напряжения и к второму входу первого декодирующего преобразователя, третий вход которого под- ι ключей к выходной шине и входу дешифратора.
На чертеже представлена структурная схема устройства.
Шина входного кода N соединена с входом первого декодирующего преобразователя 1 и дешифратором 2, выход которого через управляемый генератор 3 соединен с первым входом реверсивного счетчика 4. 5 Выход реверсивного счетчика 4 соединен с входом второго декодирующего преобразователя 5. Выходы преобразователей 1 и 5t соединены с входами сумматора 6, выход которого подключен к выходной шине и вхо0 дам нуль-органов 7 и 8. Выход нуль-органа 7 соединен с вторым, а выход нуль-органа 8
с. третьим входами реверсивного счетчика 4. Вторые и третьи входы преобразователей 1 и 5 подключены к шинам источников положительного + Uo и отрицательного - Цо напряжения,
Устройство работает следующим образом.
Входной код N* поступает на вход деко дирующего преобразователя 1 и дешифратора 2, вырабатывающего сигнал в течение интервала времени, при котором код Νχ=Νβ,
т. е. соответствуем нулевому сигналу на выходе устройства, и сигнал при любых других кодах Νχ£ No- По сигналу с выхода дешифратора 2 генератор 3 формирует один или несколько импульсов, поступающих на вход реверсивного счетчика 4. Число импульсов, вырабатываемых генератором 3, зависит от соотношения периода импульсов генератора 3 и длительности интервала времени, при котором Νχ = No. Импульсы, поступающие с генератора 3, суммируются с прежним значением кода, записанного в счетчике 4, или вычитаются из него в зависимости от управляющих сигналов, поступающих на входы сложения и вычитания реверсивного счетчика 4 с выходов нульорганов 7 и 8. Нуль-органы 7 и 8 определяют в какую сторону отклонился сигнал на выходе устройства после очередной коррекции. Код с выхода счетчика 4 поступает на вход декодирующего преобразователя 5 на выходе которого образуется корректирующий аналоговый сигнал. Аналоговые сигналы с выходов декодирующих преобразователей! и 5 складываются в сумматоре бис его выхода поступают на выходную шину устройства.
Таким образом, в устройстве осуществляется с помощью декодирующего преобразователя 5 коррекция нуля передаточной характеристики декодирующего преобразователя 1 в процессе его работы.
Claims (1)
- ^ЦИФРОАНАЛОГОВЫЙ ПРЕОБРАЗОВАТЕЛЬ, содержащий два декодирующих преобразователя, первые входы которых соединены с шиной’источника πογ ложительного напряжения,’ а выходы подключены к первому и второму входам сум- матора соответственно, отличающийся тем, что, с целью расширения функциональных возможностей, в него введены два нульоргана, реверсивный счетчик, управляемый генератор импульсов и дешифратор, выход которого через управляемый генератор импульсов соединен с первым входом реверсивного счетчика, второй и третий входы которого подключены соответственно к выходам первого и второго нуль-органа, входы которых соединены с выходом сумматора и выходной шиной, причем второй вход второго : декодирующего преобразователя подклю. чен к выходу реверсивного счетчика, третий — к шине источника отрицательного напряжения и к второму входу первого декодирующего преобразователя, третий вход которого подключен к входной шийе и входу дешифратора.>
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813241402A SU1050108A1 (ru) | 1981-01-29 | 1981-01-29 | Цифро-аналоговый преобразователь |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813241402A SU1050108A1 (ru) | 1981-01-29 | 1981-01-29 | Цифро-аналоговый преобразователь |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1050108A1 true SU1050108A1 (ru) | 1983-10-23 |
Family
ID=20940663
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813241402A SU1050108A1 (ru) | 1981-01-29 | 1981-01-29 | Цифро-аналоговый преобразователь |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1050108A1 (ru) |
-
1981
- 1981-01-29 SU SU813241402A patent/SU1050108A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Гитис Э. И. Преобразователи информации дл электроииых цифровых вычислительных устройств. М., «Энерги , 1975, с. 278, рис. 7 - 1а. 2. Микроэлектронные цифроаналоговые и аналого-цифровые преобразователи информации. Под. ред. В. Б. Смолова. Л., «Энерги , 1976, с. 197, рис. 7-9 (прототип) * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ES8106384A1 (es) | Un convertidor digital a analogico que utiliza modulacion sigmadelta para sistemas telefonicos | |
GB1298371A (en) | Improvements in or relating to analogue to digital conversion systems and methods | |
SE7508438L (sv) | Telekommunikationssystem | |
EP0078687A3 (en) | Analog to digital converter | |
SE7512829L (sv) | Analog-digitalomvandlare | |
SU1050108A1 (ru) | Цифро-аналоговый преобразователь | |
JPH0821859B2 (ja) | D/a変換方式 | |
JPS57106221A (en) | Analogue-digital converter | |
GB1459674A (en) | Digital-analogue converters | |
SU702512A1 (ru) | Функциональный преобразователь код-напр жение | |
SU1309086A1 (ru) | Аналоговое запоминающее устройство | |
SU660243A1 (ru) | Бипол рный преобразователь напр жени в частоту | |
SU938390A1 (ru) | Устройство дл измерени дрейфа аналого-цифровых преобразователей | |
SU1485400A1 (ru) | Устройство для аналого-цифрового преобразования. | |
SU960837A1 (ru) | Цифровой функциональный преобразователь | |
SU1112548A1 (ru) | Аналого-цифровой преобразователь | |
SU1285602A1 (ru) | Устройство формировани блочного балансного троичного кода | |
SU760132A1 (ru) | Устройство для воспроизведения функций | |
SU1492478A1 (ru) | След щий аналого-цифровой преобразователь | |
SU1510090A2 (ru) | Дельта-модул тор | |
GB1460898A (en) | Code modulation transmission system | |
SU924853A2 (ru) | Преобразователь напр жени в код | |
SU496652A1 (ru) | Усилитель фазовых сдвигов | |
SU1417189A1 (ru) | След щий аналого-цифровой преобразователь | |
SU1571768A1 (ru) | Синтезатор частот |